Sie sind auf Seite 1von 9

INVESTIGACION

FACULTAD.-

Ciencias y Tecnologa

CARRERA.-

Ingeniera Electrnica y Sistemas

MATERIA.-

Arquitectura de Computadoras

DOCENTE.-

Ing. Rodrigo Trigo

ALUMNO.-

Carlos A. Aguilar Antelo

05 / Diciembre / 2013 SANTA CRUZ BOLIVIA

EVOLUCION DE LOS MICROPROCESADORES Objetivo Las arquitecturas de las computadoras han estado evolucionando de forma rpida alcanzando sorprendes velocidades y capacidades. En esta investigacin daremos a conocer las principales y ms importantes cambios que han ocurrido. Marco Terico El microprocesador es un circuito integrado que contiene algunos o todos los elementos hardware, y el de CPU, que es un concepto lgico. Una CPU puede estar soportada por uno o varios microprocesadores, y un microprocesador puede soportar una o varias CPU. Un ncleo suele referirse a una porcin del procesador que realiza todas las actividades de una CPU real. La tendencia de los ltimos aos ha sido la de integrar ms ncleos dentro de un mismo empaque, adems de componentes como memorias Cache y controladores de memoria, elementos que antes estaban montados sobre la placa base como dispositivos individuales. Cronologa de aparicin de los Procesadores ms importantes: 1971 El Intel 4004 (i4004), un CPU de 4bits, fue el primer microprocesador en un simple chip, as como el primero disponible comercialmente. Aproximadamente al mismo tiempo, algunos otros diseos de CPU en circuito integrado, tales como el militar F14 CADC de 1970, fueron implementados como chipsets, es decir constelaciones de mltiples chips. Originalmente diseado para la compaa japonesa Busicom para ser usado en su lnea de calculadoras, el 4004 tambin fue proporcionado con una familia de chips de soporte especialmente diseados para l. Por ejemplo, cada "ROM de programa" internamente guardaba para su propio uso los 12 bit de direccin de programa del 4004, lo que permita, si las 16 ROM fueron instaladas, acceso de 4 KB de memoria desde el bus de direcciones de 4 bits. El circuito 4004 fue construido con 2.300 transistores, y fue seguido el ao siguiente por el primer microprocesador de 8 bits, el 8008, que contena 3.300 transistores, y el 4040, que era una versin revisada del 4004.

1974 El Intel 4040 fue el sucesor del Intel 4004. Diseado por Federico Faggin (quien propuso la arquitectura y condujo el proyecto) y Tom Innes. El 4040 fue usado primariamente en juegos, pruebas, desarrollo, y equipos del control. El paquete del 4040 era ms de dos veces el ancho del 4004 y tena 24 pines en lugar de los 16 del 4004. El 4040 agreg 14 instrucciones, un espacio ms grande para el stack (7 niveles en vez de 3), un espacio para programas de 8KB, 8 registros adicionales, y habilidades de interrupcin (incluyendo sombras (shadows) de los primeros 8 registros). 1975 El MOS 6502 o MOS Technology 6502 es un microprocesador de 8 bits diseado por MOS Technology. Cuando fue introducido fue, con bastante diferencia, la CPU ms barata con caractersticas completas de mercado, con alrededor de un sexto del precio o menos que las CPU con las que competa de compaas ms grandes como Motorola e Intel. Era sin embargo ms rpido

que la mayora de ellos, y, junto con el Zilog Z80, fueron la chispa de una serie de proyectos de computadores que finalmente daran lugar a la revolucin del ordenador personal de finales de los 1970 y principios de los aos 1980. Adems de MOS Technology, el diseo del 6502 tuvo originalmente como segunda fuente a Rockwell y Synertek y fue licenciado ms adelante a un nmero de compaas. Todava se hace para sistemas integrados (embedded systems). En realidad, consiste en una familia de CPU's que comparten el chip, pero estn encapsuladas con diferentes nmeros de patillas, abaratando costes y sacrificando algunas prestaciones. El microprocesador Western Design Center WDC 65C02 (tambin llamado 65C02 y W65C02) es una versin mejorada en tecnologa CMOS del microprocesador de 8 bits MOS 6502 (NMOS) realizada por William D. Mensch, Jr del Western Design Center (WDC). Los AVR son una familia de microcontroladores RISC de Atmel. La arquitectura de los AVR fue concebida por dos estudiantes en el Norwegian Institute of Technology, y posteriormente refinada y desarrollada en Atmel Norway, la empresa subsidiaria de Atmel, fundada por los dos arquitectos del chip. El AVR es una CPU de arquitectura Harvard. Tiene 32 registros de 8 bits. Algunas instrucciones slo operan en un subconjunto de estos registros. La concatenacin de los 32 registros, los registros de entrada/salida y la memoria de datos conforman un espacio de direcciones unificado, al cual se accede a travs de operaciones de carga/almacenamiento. A diferencia de los microcontroladores PIC, el stack se ubica en este espacio de memoria unificado, y no est limitado a un tamao fijo.

El Intel 8085 es un procesador de 8 bits fabricado por Intel. Era binariamente compatible con el anterior Intel 8080 pero exiga menos soporte de hardware, as permita unos sistemas de microordenadores ms simples y ms baratos de hacer. El nmero 5 de la numeracin del procesador proviene del hecho que solamente requera una alimentacin de 5 voltios, no como el 8080 que necesitaba unas alimentaciones de 5 y 12 voltios. Ambos procesadores fueron usados alguna vez en ordenadores corriendo el sistema operativo CP/M, y el procesador 8085 fue usado como un microcontrolador. Ambos diseos fueron sobrepasados por el Z80 que era ms compatible y mejor, que se llev todo el mercado de los ordenadores CP/M, al mismo tiempo que participaba en la prosperidad del mercado de los ordenadores personales en mediados de los 80. 1978 Los Intel 8086 e Intel 8088 (i8086, llamado oficialmente iAPX 86, e i8088) son dos microprocesadores de 16 bits diseados por Intel en 1978, iniciadores de la arquitectura x86. La diferencia entre el i8086 y el i8088 es que este ltimo utiliza un bus externo de 8 bits, para poder emplear circuitos de soporte al microprocesador ms econmicos, en contraposicin al bus de 16 bits del i8086. 1979 El 6809 es un microprocesador de 8 bits fabricado por Motorola. El 6809 fue un avance mayor sobre sus dos predecesores, el Motorola 6800 y el MOS Technology 6502. Es considerado como el

precursor moral de la familia de procesadores Motorola 68000, aunque el diseo del 68K actualmente se sobrepasa al proyecto 6809. Entre las mejoras ms significativas que el 6809 introdujo sobre sus predecesores fue el empleo de dos acumuladores de 8 bits, mejor que uno en el 6502, el cual puede ser combinado en un nico registro de 16 bits. Tambin tena dos registros ndices de 16 bits (frente a los 8 bits del 6502) y dos punteros de pila (frente a uno en el 6502), permitiendo modos de direccionamiento bastante avanzados. El 6809 es compatible a nivel de cdigo fuente con el 6800, aunque el 6800 tena 78 instrucciones y el 6809 solo 59. Algunas instrucciones fueron reemplazadas por otras ms generales que el ensamblador poda traducir, y algunas donde reemplazadas por modos de direccionamiento. El conjunto de instrucciones y complemento de registro fue altamente ortogonal, haciendo la programacin en lenguaje ensamblador bastante agradable, y no la pesadilla de la mayora de otros CPUs de microcomputadoras de la poca. 1982 Los Intel 80186 y 80188 (i80186 e i81088) son dos microprocesadores que fueron desarrollados por Intel alrededor de 1982. Los i80186 e i80188 son una mejora del Intel 8086 y del Intel 8088 respectivamente. Al igual que el i8086, el i80186 tiene un bus externo de 16 bits, mientras que el i80188 lo tiene de 8 bits como el i8088, para hacerlo ms econmico. La velocidad de reloj del i80186 e i80188 es de 6 MHz. Ambos microprocesadores no fueron muy usados en ordenadores personales, sino que su uso principal fue como procesadores empotrados. De todos modos hubo excepciones, como el Mindset, un ordenador muy avanzado para la poca, y el Gateway Handbook, un pequeo subnotebook. Otro ms fue el Compis, un ordenador escolar sueco. Una caracterstica principal del i80186 e i80188 es que utilizndolos es posible reducir el nmero de circuitos integrados auxiliares necesarios, al integrar caractersticas como un controlador de acceso directo a memoria (DMA), un controlador de interrupciones, temporizadores y lgica de seleccin de circuito integrado. 1983 La arquitectura del ARM2 posee un bus de datos de 32 bits y ofrece un espacio de direcciones de 26 bits, junto con 16 registros de 32 bits. Uno de estos registros se utiliza como contador de programa, aprovechndose sus 4 bits superiores y los 2 inferiores para contener los flags de estado del procesador. El ARM2 es probablemente el procesador de 32 bits til ms simple del mundo, ya que posee slo 30 000 transistores. Su simplicidad se debe a que no est basado en microcdigo (sistema que suele ocupar en torno a la cuarta parte de la cantidad total de transistores usados en un procesador) y a que, como era comn en aquella poca, no incluye cach. Gracias a esto, su consumo en energa es bastante bajo, a la vez que ofrece un mejor rendimiento que un 286. Su sucesor, el ARM3, incluye una pequea memoria cach de 4 KB, lo que mejora los accesos a memoria repetitivos. 1985 SPARC (del ingls Scalable Processor ARChitecture) es una arquitectura RISC big-endian. Es decir, una arquitectura con un conjunto reducido de instrucciones.

Fue originalmente diseada por Sun Microsystems y dirigido por el ingeniero Kaa en 1985, se basa en los diseos RISC I y II de la Universidad de California en Berkeley. La empresa Sun Microsystems dise esta arquitectura y la licenci a otros fabricantes como Texas Instruments, Cypress Semiconductor, Fujitsu, LSI Logic entre otros. SPARC es la primera arquitectura RISC abierta y como tal, las especificaciones de diseo estn publicadas, as otros fabricantes de microprocesadores pueden desarrollar su propio diseo. Una de las ideas innovadoras de esta arquitectura es la ventana de registros que permite hacer fcilmente compiladores de alto rendimiento y una significativa reduccin de memoria en las instrucciones load/store en relacin con otras arquitecturas RISC. Las ventajas se aprecian sobre todo en programas grandes. La CPU SPARC est compuesta de una unidad entera, UI (Integer Unit) que procesa la ejecucin bsica y una FPU (Floating-Point Unit) que ejecuta las operaciones y clculos de reales. La IU y la FPU pueden o no estar integradas en el mismo chip. Aunque no es una parte formal de la arquitectura, las computadoras basadas en sistemas SPARC de Sun Microsystems tienen una unidad de manejo de memoria (MMU) y un gran cach de direcciones virtuales (para instrucciones y datos) que estn dispuestos perifricamente sobre un bus de datos y direcciones de 32 bits. 1989 El Intel i860 (tambin conocido como el 80860, y nombre cdigo N10) era un microprocesador RISC de Intel, lanzado en 1989. El i860 fue, junto con el i960, uno de los primeros intentos de una Arquitectura de Conjunto de Instrucciones (Instruction Set Architecture, ISA) completamente nueva y de alto nivel desde el fallido Intel i432 de los aos 1980. Fue lanzado con considerable fanfarria, y oscureci el lanzamiento del Intel i960 que muchos consideraban era un mejor diseo. El i860 nunca alcanz xito comercial y el proyecto fue terminado a mediados de los aos 1990. El chip fue usado en subsistemas grficos de alto nivel como la tarjeta de expansin "NeXT Dimension" para el NeXT Cube. El i860 combin un nmero de caractersticas que eran nicas en ese tiempo, lo ms notablemente fue su arquitectura VLIW (Very Long Instruction Word) y un buen soporte para operaciones de alta velocidad de coma flotante. El diseo mont una ALU de 32 bits junto con una FPU de 64 bits que en s misma fue hecha en tres partes, un procesador sumador, uno multiplicador, y uno grfico. El sistema tena pipelines separados para el ALU, el sumador y el multiplicador, y poda manejar hasta tres instrucciones por ciclo de reloj. A finales de los 80, HP comenz a construir dos series de computadores, ambas basadas en CISC. Una de ellas es la serie HP 9000 de estaciones de trabajo Unix, basadas en el microprocesador Motorola 68000. La otra serie era la serie HP 3000 de minicomputadoras, basadas en un diseo de CPU de HP de 16 bits. Los primeros PA-RISC fueron dispositivos de 32 bits. Se usaron por primera vez en las ltimas series de HP 3000, la 930 y la 950, comnmente conocidos como sistemas Spectrum (nombre que le pusieron en los laboratorios de HP). Estas mquinas corran sobre MPE/iX. La serie HP 9000 se actualiz tambin a la arquitectura PA-RISC recin creada, pero en esta serie se trabajaba sobre HPUX. Otros sistemas operativos que se pueden usar sobre arquitecturas PA-RISC son Mach kernel, Linux, OpenBSD, NetBSD y FreeBSD entre otros.

Una caracterstica interesante de PA-RISC es que la mayora de sus microprocesadores no tiene cach L2. En su lugar se implementaba una cach L1 mayor, formada por chips separados conectados al microprocesador a travs de un bus (actualmente est integrada en el propio chip). Slo el modelo PA-7300LC tiene cach L2. Otra innovacin de esta arquitectura fue la adicin de un repertorio de instruccin multimedia (SIMD) conocido como MAX e introducido por primera vez en el 7100LC. 1992 DEC Alpha es una arquitectura diseada por DEC e introducida bajo el nombre AXP, como reemplazo a la serie VAX. Cuenta con un set de instrucciones RISC de 64 bits especialmente orientada a clculo de punto flotante. Una de las arquitecturas de computadoras existentes. La arquitectura Alpha se caracteriza por seguir la filosofa RISC (Conjunto reducido de instrucciones). El primer procesador que hizo gala de la tecnologa Alpha fue el 21064. La organizacin de sus registros es de uso general con una arquitectura que se puede encuadrar como de registro-registro. Esto hace que la mayora de sus instrucciones operen sobre los registros, haciendo uso de la memoria RAM slo para instrucciones de carga y almacenamiento. La razn es que se intenta minimizar los accesos a memoria, puesto que suponen el cuello de botella para los procesadores actuales. La longitud de palabra de los registros es de 64 bits, ya sea desde el PC (contador de programa), pasando por los registros de enteros, punto flotante, etc. Est preparado para manejar datos de 64 bits, pero tambin puede manejar datos de 32, 16 bits y por ltimo de 8 bits. 1993 PowerPC (usualmente abreviada PPC) es el nombre original de la arquitectura de computadoras de tipo RISC, fue desarrollada por IBM, Motorola y Apple. Los procesadores de esta familia son producidos por IBM y Freescale Semiconductor que es la divisin de semiconductores y microprocesadores de Motorola, siendo utilizados principalmente en ordenadores o computadores Macintosh de Apple Computer hasta el ao 2006. En 1993, aparece la primera generacin PowerPC con el nombre clave PowerPC 601, fue desarrollada por la alianza Apple, IBM y Motorola. En Austin, fue el lugar donde desarrollaron el procesador, en el diseo utilizaron la interfaz de bus del Motorola 88110. El PowerPC 601 tuvo bastante xito. Se lanza el primer Pentium de Intel al mercado, con velocidades iniciales de 60 y 66 MHz, 3.100.000 transistores, cache interno de 8 KB para datos y 8 KB para instrucciones; sucediendo al procesador Intel 80486. Intel no lo llam 586 debido a que no es posible registrar una marca compuesta solamente de nmeros. Pentium tambin fue conocido por su nombre clave P54C. Se comercializ en velocidades entre 60 y 200 MHz, con velocidad de bus de 50, 60 y 66 MHz. Las versiones que incluan instrucciones MMX no solo brindaban al usuario un mejor manejo de aplicaciones multimedia, como por ejemplo, la lectura de pelculas en DVD si no que se ofrecan en velocidades de hasta 233 MHz, incluyendo una versin de 200 MHz y la ms bsica proporcionaba unos 166 MHz de reloj. 1995

El Pentium Pro es la sexta generacin de arquitectura x86 de los microprocesadores de Intel, cuya meta era remplazar al Intel Pentium en toda la gama de aplicaciones, pero luego se centr como chip en el mundo de los servidores y equipos de sobremesa de gama alta. Posteriormente Intel lo dej de lado a favor de su gama de procesadores de altas prestaciones llamada Xeon. A pesar del nombre, el Pentium Pro es realmente diferente de su procesador antecesor, el Intel Pentium, ya que estaba basado en el entonces nuevo ncleo P6 (que se vera modificado para luego ser usado en el Intel Pentium II, Intel Pentium III e Intel Pentium M). Adems utilizaba el Socket 8, en lugar del Socket 5 o 7 de los Pentium de la poca. Las caractersticas del ncleo del P6 eran la ejecucin desordenada, ejecucin especulativa y una tubera adicional para instrucciones sencillas. La ejecucin especulativa (era la ejecucin provisional de cdigo despus de un salto que no se saba si iba a ser realizado), incrementaba considerablemente el fallo de despreciar un salto, y el Pentium Pro en aquel entonces usaba un algoritmo de prediccin de saltos ms sofisticado que el Pentium. Por la misma razn el Pentium Pro tambin introduca una instruccin de movimiento condicional (llamado cmov) que en alguno de los casos tambin poda ser usada para evitar la necesidad de una instruccin de salto. El microprocesador AMD 5x86 es un procesador compatible x86 por Advanced Micro Devices destinado a ser utilizado en ordenadores basados en un 486. El AMD 5x86 (conocido tambin con el nombre de 5x86-133, Am5x86 o X5-133) es un procesador 486estndar con un multiplicador interno a 4x, permitindole funcionar a 133 MHz en sistemas para procesadores 486 DX2 o DX4 sin multiplicador. El 5x86 tena una memoria cach L1 de tipo writeback de 16 kB, siendo los dems de 8 kB. Algunos modelos salieron a 150 MHz producidos por AMD. 1997 El Pentium II es un microprocesador con arquitectura x86 diseado por Intel. Est basado en una versin modificada del ncleo P6, usado por primera vez en el Intel Pentium Pro. Los cambios fundamentales respecto a ste ltimo fueron mejorar el rendimiento en la ejecucin de cdigo de 16 bits, aadir el conjunto de instrucciones MMX y eliminar la memoria cach de segundo nivel del ncleo del procesador, colocndola en una tarjeta de circuito impreso junto a ste. El Pentium II se comercializ en versiones que funcionaban a una frecuencia de reloj de entre 166 y 450 MHz. La velocidad de bus era originalmente de 66 MHz, pero en las versiones a partir de los 333 MHz se aument a 100 MHz. Posea 32 KB de memoria cach de primer nivel repartida en 16 KB para datos y otros 16 KB para instrucciones. La cach de segundo nivel era de 512 KB y trabajaba a la mitad de la frecuencia del procesador, al contrario que en el Pentium Pro, que funcionaba a la misma frecuencia. AMD lanza al mercado el procesador AMD K6. ste procesador estaba diseado para funcionar en placas base Pentium. La principal ventaja del AMD con respecto al Pentium era su precio, bastante ms barato con las mismas prestaciones. El K6 tuvo una gran aceptacin en el mercado presentndose como un rival fuerte para Intel. Su sucesor fue el microprocesador K6-2. Con el K6, AMD no slo consigui hacerle la competencia a Intel en el terreno de los Pentium MMX, sino que adems amarg lo que de otra forma hubiese sido un plcido dominio del mercado, ofreciendo un procesador que casi se pone a la altura del mismsimo Pentium II. En cuanto a potencia bruta, si comparamos sus prestaciones en la ejecucin de software de 16 bits, vemos que la diferencia es escasa entre todos los procesadores, quedando como nico rezagado el Pentium Pro.

Si pasamos a los programas de 32 bits, aqu es al revs, y el que se lleva la palma es el Pentium Pro (El Pentium II puede vencerle slo si lo comparamos con versiones a mayor velocidad), quedando el K6 algo por debajo del Pentium II, pero muy por encima del Pentium MMX. En clculos en coma flotante, el K6 tambin queda por debajo del Pentium II, pero por encima del Pentium MMX y del Pro. El K6 cuenta con una gama que va desde los 166 hasta los 300 Mhz y con el juego de instrucciones MMX, que ya se han convertido en estndar. 1999 Con el nombre de MIPS (siglas de Microprocessor without Interlocked Pipeline Stages) se conoce a toda una familia de microprocesadores de arquitectura RISC desarrollados por MIPS Technologies. Cifras de 1999 estiman que uno de cada tres procesadores RISC fabricados en el mundo estn basados en el MIPS. Los diseos del MIPS son utilizados en la lnea de productos informticos de SGI; en muchos sistemas integrados; en dispositivos para Windows CE; routers Cisco; y videoconsolas como la Nintendo 64 o las Sony PlayStation, PlayStation 2 y PlayStation Portable. Las primeras arquitecturas MIPS fueron implementadas en 32 bits (generalmente rutas de datos y registros de 32 bits de ancho), si bien versiones posteriores fueron implementadas en 64 bits. Existen cinco revisiones compatibles hacia atrs del conjunto de instrucciones del MIPS, llamadas MIPS I, MIPS II, MIPS III, MIPS IV y MIPS 32/64. En la ltima de ellas, la MIPS 32/64 Release 2, se define a mayores un conjunto de control de registros. Asimismo estn disponibles varias "extensiones", tales como la MIPS-3D consistente en un simple conjunto de instrucciones SIMD en coma flotante dedicadas a tareas 3D comunes, la MDMMaDMaX) compuesta por un conjunto ms extenso de instrucciones SIMD enteras que utilizan los registros de coma flotante de 64 bits, la MIPS16 que aade compresin al flujo de instrucciones para hacer que los programas ocupen menos espacio (presuntamente como respuesta a la tecnologa de compresin Thumb de la arquitectura ARM) o la reciente MIPS MT que aade funcionalidades multithreading similares a la tecnologa HyperThreading de los procesadores Intel Pentium 4. El Pentium III es un microprocesador de arquitectura i686 fabricado por Intel; el cual es una modificacin del Pentium Pro. Las primeras versiones eran muy similares al Pentium II, siendo la diferencia ms importante la introduccin de las instrucciones SSE. Al igual que con el Pentium II, exista una versin Celeron de bajo presupuesto y una versin Xeon para quienes necesitaban de gran poder de cmputo. Esta lnea ha sido eventualmente reemplazada por el Pentium 4, aunque la lnea Pentium M, para equipos porttiles, est basada en el Pentium III. La primera versin era muy similar al Pentium II (usaba un proceso de fabricacin de 250 nanmetros), con la introduccin de SSE como principal diferencia. Adems, se haba mejorado el controlador del cach L1, lo cual aumentaba ligeramente el desempeo. Los primeros modelos tenan velocidades de 450 y 500 MHz. El 17 de mayo de 1999 se introdujo el modelo de 550 MHz y el 2 de agosto del mismo ao el de 600 MHz. Posteriormente (antes de la salida del Coppermine), salieron versiones de 133Mhz de Bus. El procesador Athlon se lanz al mercado el 21 de agosto de 1999 por AMD. El primer ncleo del Athlon, conocido en clave como "K7" (en homenaje a su predecesor, el K6), estuvo disponible inicialmente en versiones de 500 a 650 MHz, pero despus alcanz velocidades de hasta 1 GHz. El

procesador es compatible con la arquitectura x86 y debe ser conectado en placas base con Slot A, que son compatibles mecnicamente, pero no elctricamente, con el Slot 1 de Intel. Internamente el Athlon es un rediseo de su antecesor, al que se le mejor substancialmente el sistema de coma flotante (ahora son 3 unidades de punto flotante que pueden trabajar simultneamente) y se le aument la memoria cach de primer nivel (L1) a 128 KB (64 KB para datos y 64 KB para instrucciones). Adems incluye 512 KB de cach de segundo nivel (L2) externa al circuito integrado del procesador y funcionando, por lo general, a la mitad de velocidad del mismo (En los modelos de mayor frecuencia la cach funcionaba a 2/5 [En los 750, 800 y 850 MHz] 1/3 [En los 900, 950 y 1.000 MHz] de la frecuencia del procesador). El bus de comunicacin es compatible con el protocolo EV6 usado en los procesadores DEC 21264 de Alpha, funcionando a una frecuencia de 100 MHz DDR (Dual Data Rate, 200 MHz efectivos).

2006: El Intel Core Duo Intel lanz sta gama de procesadores de doble ncleo y CPUs 2x2 MCM (mdulo Multi-Chip) de cuatro ncleos con el conjunto de instrucciones x86-64, basado en el la nueva arquitectura Core de Intel. La microarquitectura Core regres a velocidades de CPU bajas y mejor el uso del procesador de ambos ciclos de velocidad y energa comparados con anteriores NetBurst de los CPU Pentium 4/D2. 2008: El Intel Core Nehalem Intel Core i7 es una familia de procesadores de cuatro ncleos de la arquitectura Intel x86-64. Los Core i7 son los primeros procesadores que usan la microarquitectura Nehalem de Intel y es el sucesor de la familia Intel Core 2. FSB es reemplazado por la interfaz QuickPath en i7 e i5 (zcalo 1366), y sustituido a su vez en i7, i5 e i3 (zcalo 1156) por el DMI eliminado el northBrige e implementando puertos PCI Express directamente. Memoria de tres canales (ancho de datos de 192 bits): cada canal puede soportar una o dos memorias DIMM DDR3. Las placa base compatibles con Core i7 tienen cuatro (3+1) o seis ranuras DIMM en lugar de dos o cuatro, y las DIMMs deben ser instaladas en grupos de tres, no dos. El Hyperthreading fue reimplementado creando ncleos lgicos. Est fabricado a arquitecturas de 45 nm y 32 nm y posee 731 millones de transistores su versin ms potente. Se volvi a usar frecuencias altas, aunque a contrapartida los consumos se dispararon. 2011: El Intel Core Sandy Bridge Llegan para remplazar los chips Nehalem, con Intel Core i3, Intel Core i5 e Intel Core i7 serie 2000 y Pentium G. Intel lanz sus procesadores que se conocen con el nombre en clave Sandy Bridge. Estos procesadores Intel Core que no tienen sustanciales cambios en arquitectura respecto a nehalem, pero si los necesarios para hacerlos ms eficientes y rpidos que los modelos anteriores. Es la segunda generacin de los Intel Core con nuevas instrucciones de 256 bits, duplicando el rendimiento, mejorando el desempeo en 3D y todo lo que se relacione con operacin en multimedia. Llegaron la primera semana de Enero del 2011. Incluye nuevo conjunto de instrucciones denominado AVX y una GPU integrada de hasta 12 unidades de ejecucin Ivy Bridge es la mejora de sandy bridge a 22 nm. Se estima su llegada para 2012 y promete una mejora de la GPU, as como procesadores de sexdcuple ncleo en gamas ms altas y cudruple ncleo en las ms bajas, abandonndose los procesadores de ncleo doble.

Das könnte Ihnen auch gefallen