Sie sind auf Seite 1von 8

UNIVERSIDAD DE LAS

FUERZAS ARMADAS
ESPE




CARRERA DE INGENIERA MECATRNICA
PRCTICA # 5 DE SISTEMAS DIGITALES
Nivel: Sexto Fecha: 26 de Noviembre del 2013 Paralelo: A
Nombres: Aimacaa Pal, Montero Dennis
A. TEMA.
Diseo e implementacin de un contador asincrnico mod 8.
B. OBJETIVOS.
Realizar la configuracin del LM555 en modo astable mediante el clculo de las
resistencias para obtener la seal de reloj con una frecuencia regulable de 1 a 10 Hz.
Implementar el contador asincrnico mediante flip flops J-K y publicar la salida en
un display de 7 segmentos.
Comprobar que el circuito cumpla las condiciones propuestas.
C. MATERIALES Y EQUIPOS.
Regulador de voltaje 7805.
Regulador de voltaje 7809.
1 C.I. LM555
2 C.I 74LS73
1 C.I 74LS47
1 led
1 display de 7 segmentos nodo comn
Un dip swicth.
Cables.
Protoboard.
1 capacitor de 0.01uF
1 capacitor de 100uF
1 resistencia de 470 ohm
1 potencimetro de 10k

D. MARCO TERICO.

MULTIVIBRADOR ASTABLE
Este tipo de funcionamiento se caracteriza por una salida con forma de onda
cuadrada (o rectangular) continua de ancho predefinido por el diseador del circuito.
El esquema de conexin es el que se muestra. La seal de salida tiene un nivel alto
por un tiempo t1 y un nivel bajo por un tiempo t2. La duracin de estos tiempos
depende de los valores de R1, R2 y C
La frecuencia con que la seal de salida oscila est dada por la frmula:



Ilustracin 1. NE555 configuracin astable

CONTADOR ASNCRONO BINARIO
El contador asncrono binario est constituido por una cadena de flip-flops unidos por
sus salidas de informacin y su entrada de sincronismo. La entrada de sincronismo
del primer biestable es la entrada de contaje del contador. Todas las entradas de
informacin de los biestables se ponen a uno.

Ilustracin 2. Contador asncrono 4 bits
Para la implementacin de un contador mod8 ascendente no es necesario colocar
una compuerta adicional que nos permita resetear el conteo debido a que cuando los
flip-flops cumplen todos sus estados vuelve automticamente la cuenta a cero.
E. PROCEDIMIENTO.
Trabajo Preparatorio.
CONFIGURACIN LM 555 (ASTABLE)
Calcular los valores correspondientes para obtener una frecuencia variable
de 1 10 Hz asumiendo un valor de condensador de 100 uF.

=
1.44
(
1
+2
2
)
1

1
= 470
1.44
(
1
+2
2
)
1
< 10
1.44
(470 +2
2
)(10010
6
)
< 10
1440 < 470 + 2
2

970 < 2
2

> 485
1.44
(
1
+2
2
)
1
> 1
1.44
(470 +2
2
)(10010
6
)
> 1
14400 > 470 + 2
2

2
2
< 13930

< 6965
<

<
= 0.7
2

1

= 0.7(485 )(10010
6
)
= 0.034
= 0.7 (
1
+
2
)
1

= 0.7 (470 + 485 )(10010
6
)
= 0.067
= +
= 0.034 +0.067
= 0.1
=
1

=
1
0.1

=
= 0.7
2

1

= 0.7(6.9 )(10010
6
)
= 0.483
= 0.7 (
1
+
2
)
1

= 0.7 (470 +6.9)(10010
6
)
= 0.52
= +
= 0.483 +0.52
= 1
=
1

=
1
1
=
Realizar la simulacion del contador asincronico mod 8.





Figura 1. Simulacin del contador funcionando en dos
Figura 2. Simulacin del contador funcionando en tres
Trabajo en el Laboratorio.
Llene la tabla con los valores calculados de R2 adecuados para obtener la frecuencia
requerida.

=
1,44
(
1
+2
2
)
1


f [Hz]
2
[K]
1 6,97
2 3,37
3 2,17
4 1,57
5 1,2
6 0,965
7 0,794
8 0,665
9 0,565
10 0,485

Tabla 1. Tabulacin de las resistencia 2 a partir de la frecuencia
,

,

Implemente el contador asincrnico simulado mediante circuitos integrados.


Figura 3. Circuito contador completamente armado Figura 4. Circuito contador en cero



Figura 5. Circuito contador en 5 Figura 6. Circuito contador en 7

F. ANLISIS DE RESULTADOS

Los valores de resistencia calculados de R2 para obtener una frecuencia
regulable de 0 a 10 Hz fueron calculadas mediante frmulas matemticas, el
inconveniente que se present en la implementacin fue que se utiliz un
potencimetro y con ayuda del multmetro se marcaba los valores calculados
pero a partir de la frecuencia de 6 a 10 Hz el valor de la resistencia variaba
una cantidad mnima la cual ya no se logr poder marcar en el potencimetro.
G. CUESTIONARIO

a) Cmo se podra hacer un contador descendente?
Colocando las salidas negadas a las entradas del reloj del siguiente flip
flop.
b) Con la misma cantidad de flip flops, como podra cambiar de mod?
Se podra cambiar el mod por medio de la implementacin de compuertas
lgicas.
c) Qu valor lgico se debe colocar al reset para siempre iniciar el conteo
desde cero?
Dependiendo de la entrada del reset, si es negada se conecta a GND (0L)
para resetear el conteo caso contrario a Vcc (1L).
d) Al detener el conteo en cualquier instante, se debera mantener el
nmero mostrado o resetearlo inmediatamente?
Si la aplicacin requiere continuar con el conteo una vez que se detuvo es
necesario mantener el nmero mostrado en el display.

H. CONCLUSIONES

Cuando el contador estaba encendido y las entradas de J K se las pona
en cero, el contador se detena y se mantena el nmero que se mostraba en
el display, luego cuando las entradas J-K se conectaban nuevamente a Vcc
el conteo continuaba a partir del nmero que se qued.
El reset nicamente se acciona cuando se enciende el circuito lo cual permite
que el conteo siempre comience en cero.
Para lograr una frecuencia variable es aconsejable variar la capacitancia ya
que si se vara la resistencia se alteraba la relacin de trabajo.

I. RECOMENDACIONES
No olvidar conectar las terminales de reset de los flip flops J-K, las
cuales sirven para reiniciar el conteo.
Evite el contacto entre cables, esto provoca una falla en todo el sistema
alterando los resultados de las salidas.

J. REFERENCIAS BIBLIOGRFICA.
REFERENCIAS
Tocci Ronald, Sistemas Digitales, Principios y Aplicaciones, sexta edicin. Pg.
424 460.
http://es.wikibooks.org/wiki/Dise%C3%B1o_de_circuitos_digitales_y_tecnolog%
C3%ADa_de_computadores/Contadores

Das könnte Ihnen auch gefallen