Sie sind auf Seite 1von 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS

Sistema Digitales y Arquitectura de Computadoras (IS-341)

LABORATORIO NRO. 04
NOTA TEMA: ALUMNO: GRUPO: Mircoles: 2:00 pm 6:00pm Circuitos Aritmticos CODIGO: Jueves: 12:00 m 4:00 pm

1 OBJETIVO
Implementar un circuito sumador/restador con signo para operadores de 4 bits. Manipular el C.I. 74LS83 para sumar y restar operadores de 4 bits. Manipular diplays de 7 segmentos para mostrar los resultados con signo. Con el apoyo del simulador Proteus Isis y Winbreadboard, verificar el diseo y funcionamiento del circuito desarrollado.

2 MATERIALES Y SOFTWARE DE SIMULACIN REQUERIDOS


Fuente de voltaje VDC = 5V, protoboard, cables de conexin y pela-cables. C.I. 74LS00, 74LS02, 74LS04, 74LS08 (4 integrados), 74LS32 (2 integrados), 74LS86 (4 integrados). 2 C.I. 74LS83 2 C.I. 74LS83 2 C.I. decodificadores de 7 segmentos (74LS46 74LS48) 14 LEDs y 2 displays de 7 segmentos con sus respectivos decodificadores (tem anterior). Resistores de carbn de 1/2W. 9 de 220 y 14 de 470. Software: Proteus Isis c 7.2, Winbreadboard v 1.2

3 INFORMACIN TERICA
a) C.I. Sumador Completo de 4 bits: 74LS83 74LS283

Operandos de 4 bits: A = A4 A3 A2 A1 La suma de operandos de 4 bits

B = B4 B3 B2 B1

Cin Carry de entrada

Carry de salida

A4 A3 A2 A1 + B4 B3 B2 B1 Cout S4 S3 S2 S1

=A+B

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 1 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

b) Diagramas esquemticos de las compuertas lgicas con circuitos integrados estndar de la serie TTL 74LSxx. NAND: 74LS00 C.I.: 74LS00

NOR: 74LS02

NOT: 74LS04

AND: 74LS08

OR: 74LS32

XOR: 74LS86

XNOR: 74LS266

c)

Display de 7 segmentos Es un componente que se utiliza para la representacin de nmeros en muchos dispositivos electrnicos, y aunque cada vez es ms frecuente encontrar LCDs en estos equipos (debido a su

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 2 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

bajsima demanda de energa), todava hay muchos que utilizan el display de 7 segmentos por su simplicidad. Est ensamblado de manera que se pueda activar cada segmento (diodo LED) por separado logrando de esta manera combinar los elementos y representar todos los dgitos decimales en el display (del 0 al 9). Cada elemento del display tiene asignado una letra que identifica su posicin en el arreglo del display. Ver el grfico Activando todos los segmentos se forma el dgito "8" Activando los segmentos: "a,b,c,d,e,f" se forma el "0" Activando los segmentos: "a,b,g,e,d" se forma el dgito "2" Activando los segmentos: "b,c,f,g" se forma el dgito "4" p.d. representa el punto decimal Tipo1: El display nodo comn Tiene todos los nodos de los diodos LED unidos y conectados a la fuente de alimentacin. En este caso para activar cualquier elemento hay que poner el ctodo del elemento a tierra a travs de una resistencia para limitar la corriente que pasa por el elemento.

Tipo2: El display ctodo comn Tiene todos los ctodos de los diodos LED unidos y conectados a tierra. Para activar un segmento de estos hay que poner el nodo del segmento a encender a Vcc (tensin de la fuente) a travs de una resistencia para limitar el paso de la corriente.

Tambin hay display alfanumricos que permiten representar tanto letras como nmeros. d) Decodificador de cdigo BCD a 7 segmentos Permite decodificar un nmero binario expresado en BCD y activar los LEDs que corresponden a los segmentos para formar los dgitos decimales equivalentes. Existe un decodificador para cada tipo de display.

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 3 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

4 INFORME PREVIO
a) Investigar y completar en los siguientes recuadros, con la informacin que corresponde al resumen de la hoja de especificaciones tcnicas de los C.I. 74LS83 74LS283:

Condiciones de operacin recomendados: Smbolo Parmetro Voltaje de suministro Voltaje de entrada de nivel alto Voltaje de entrada de nivel bajo Corriente de salida en nivel alto Corriente de salida en nivel bajo Temperatura de operacin (aire libre) Mnimo Nominal Mximo Unidad

VCC VIH VIL IOH IOL TA

Caractersticas elctricas: Smbolo Parmetro Voltaje de salida en alto nivel Voltaje de salida en bajo nivel Condiciones Mnimo Tpico Mximo Unidad

VOH VOL

VCC=mn, IOH=mx, VIL=mx. VCC=mn, IOL=mx, VIH=mn. VCC=mn, IOL=4 mA

Nota: valores tpicos son con VCC=5V y TA=25C. Caractersticas de conmutacin (a VCC=5V y TA=25C): estime un promedio RL = 2 K CL = 15pF CL = 50pF Mnimo Mximo Mnimo Mximo

Smbolo

Parmetro Tiempo de retardo de propagacin Salida de BAJO a ALTO nivel. Tiempo de retardo de propagacin Salida de ALTO a BAJO nivel.

Unidad

tPLH tPLH

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 4 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

Observaciones

b) Sumador/Restador con signo para operandos de 4 Bits El Docente de prcticas ser el facilitador para que los alumnos trabajando en grupo, concreten el diseo de un circuito sumador/restador con signo para operandos de 4 bits, que mediante una lnea de control (k), se pueda seleccionar las operaciones SUMA o RESTA, haciendo uso del Complemento a 2. Los operandos binarios de 4 bits se mostrarn utilizando leds y el resultado con signo deber mostrarse utilizando de primera instancia leds que determinaran el cdigo binario resultante y como una segunda etapa mostrar los resultados en el displays de 7 segmentos. K 0 1 Operacin Suma A + B Resta A - B

5 DESARROLLO DE LA PRCTICA
5.1 SUMADOR/RESTADOR DE 4 BITS: IMPLEMENTACIN EN PROTOBOARD
Implemente en protoboard, el circuito sumador/restador para operandos de 4 bits, el mismo que ser implementado haciendo uso de Mdulos FULL ADDER y el Complemento a 2. Seleccione la lnea de control (k=0) para realizar la operacin SUMA: A + B. Half Adder Suma: Cout: A.B ) Suma: ( Cout: A.B + A.Cin + B.Cin Full Adder

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 5 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito. Operandos 1er. Sumando: A 2do. Sumando: B Resultado SUMA Leds de Suma

Led Carry

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 0 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 0 1

B3
0 1 1 0 0 1 0 1

B2
0 1 0 1 1 1 1 1

B1
0 1 0 0 1 0 1 1

Cout

S4

S3

S2

S1

Seleccione la lnea de control (k=1) para realizar la operacin RESTA: A - B Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito. Operandos Minuendo: A Sustraendo: B Resultado DIFERENCIA Led Signo Leds de Resta

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 1 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 1 1

B3
0 1 0 0 0 1 0 1

B2
0 1 1 1 0 1 0 1

B1
0 1 1 0 1 0 0 1

Cout

D4

D3

D2

D1

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 6 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

Observaciones

5.2 SUMADOR/RESTADOR DE 4 BITS: SIMULACIN CON PROTEUS ISIS


Implemente en Proteus Isis, el circuito sumador/restador para operandos de 4 bits, el mismo que ser implementado haciendo uso de Mdulos FULL ADDER y el Complemento a 2. Seleccione la lnea de control (k=0) para realizar la operacin SUMA: A + B. Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito.

Operandos 1er. Sumando: A 2do. Sumando: B

Led Carry

Resultado SUMA Leds de Suma

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 0 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 0 1

B3
0 1 1 0 0 1 0 1

B2
0 1 0 1 1 1 1 1

B1
0 1 0 0 1 0 1 1

Cout

S4

S3

S2

S1

Seleccione la lnea de control (k=1) para realizar la operacin RESTA: A - B Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito. Operandos Minuendo: A Sustraendo: B Led Signo Resultado DIFERENCIA Leds de Resta

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 1 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 1 1

B3
0 1 0 0 0 1 0 1

B2
0 1 1 1 0 1 0 1

B1
0 1 1 0 1 0 0 1

Cout

D4

D3

D2

D1

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 7 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

Observaciones

5.3 SUMADOR/RESTADOR DE 4 BITS CON SIGNO: IMPLEMENTACIN EN PROTOBOARD


Implemente en protoboard, el circuito sumador para operandos de 4 bits haciendo uso del circuito integrado 74LS83 74LS283. Seleccione la lnea de control (k=0) para realizar la operacin SUMA: A + B. Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito.

Operandos 1er. Sumando: A 2do. Sumando: B

Led Carry

Resultado SUMA Leds de Suma

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 0 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 0 1

B3
0 1 1 0 0 1 0 1

B2
0 1 0 1 1 1 1 1

B1
0 1 0 0 1 0 1 1

Cout

S4

S3

S2

S1

Seleccione la lnea de control (k=1) para realizar la operacin RESTA: A - B Para valores diferentes de los operandos, los mismos que se indican en la siguiente tabla, complete la tabla con los resultados obtenidos en el circuito. Operandos Minuendo: A Sustraendo: B Led Signo Resultado DIFERENCIA Leds de Resta

A4
0 0 0 1 1 1 0 1

A3
0 0 1 1 0 0 1 1

A2
0 1 1 1 0 1 0 1

A1
0 1 1 0 1 1 0 0

B4
0 0 0 0 1 0 1 1

B3
0 1 0 0 0 1 0 1

B2
0 1 1 1 0 1 0 1

B1
0 1 1 0 1 0 0 1

Cout

D4

D3

D2

D1

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 8 de 9

UNIVERSIDAD NACIONAL DE SAN CRISTBAL DE HUAMANGA ESCUELA DE FORMACIN PROFESIONAL DE INGENIERA DE SISTEMAS
Sistema Digitales y Arquitectura de Computadoras (IS-341)

Observaciones

6 CONCLUSIONES

7 BIBLIOGRAFA

8 ANEXO
Ubicacin de componentes en la ventana Pick Devices

Dispositivo
AND, OR, NOT NAND; NOR, XOR 74LS83, 72LS283 LED Display 7 segmentos LOGICSTATE LOGICPROBE (BIG)

Librera
ACTIVE ACTIVE 74LS ACTIVE DISPLAY ACTIVE ACTIVE

Sub-categora
Gates Gates Adders LEDs 7-Segmentos Display Logic Stimuli Logic Probes

Categora
Simulator Primitives Simulator Primitives TTL 74LS series Optoelectronics Optoelectronics Debugging Tools Debugging Tools

Prof. Carlos Vila Quispe

Semestre 2012 - I

Pgina 9 de 9

Das könnte Ihnen auch gefallen