Sie sind auf Seite 1von 8

Compuerta Lgica XOR (74LS86)

Compuerta XOR o compuerta OR Exclusiva. La compuerta lgica XOR realiza una comparacin de las entradas siendo el resultado 0 si las entradas son iguales o 1 cuando son diferentes. Debemos prestar atencin para no confundir el funcionamiento porque esperamos que el resultado sea 1 cuando son iguales. Smbolo de la compuerta "XOR":

Tabla de verdad de las compuertas "XOR: Entrada A 0 0 1 1 Entrada B 0 1 0 1 Salida 0 1 1 0

El diagrama del conexionado del circuito integrado es el siguiente:

Compuerta Lgica XNOR (74266)


Compuerta XNOR o NOR Exclusiva La compuerta lgica "XNOR", es llamada compuerta lgica de EQUIVALENCIA, porque su salida es "1" cuando las entradas se encuentran en el mismo estado. Su funcin es igual que XOR pero su salida invertida.

Smbolo de la compuerta "XNOR":

Tabla de verdad de las compuertas "XNOR: Entrada A 0 0 1 1 Entrada B 0 1 0 1 Salida 1 0 0 1

El diagrama del conexionado del circuito integrado es el siguiente:

Compuertas lgicas XOR y XNOR


Compuerta XOR o compuerta OR Exclusiva.
La compuerta lgica XOR realiza una comparacin de las entradas siendo el resultado 0 si las entradas son iguales o 1 cuando son diferentes. Debemos prestar atencin para no confundir el funcionamiento porque esperamos que el resultado sea 1 cuando son iguales. Smbolo de la compuerta "XOR":

Tabla de verdad de las compuertas "XOR" : Entrada A 0 0 1 1 Entrada B 0 1 0 1 Salida 0 1 1 0

Compuerta XNOR o NOR Exclusiva (74HC266)


La compuerta lgica "XNOR", Es llamada compuerta lgica de EQUIVALENCIA, porque su salida es "1" cuando las entradas se encuentran en el mismo estado. Su funcin es igual que XOR pero su salida invertida. Smbolo de la compuerta "XNOR":

Tabla de verdad de las compuertas "XNOR" : Entrada A 0 0 1 1 Entrada B 0 1 0 1 Salida 1 0 0 1

Circuitos integrados con compuertas OR y NOR

Los ms comunes los represento en estos diagramas o dibujos: Notese que las conecciones de los pines en el circuito integrado 7486 son diferentes. Diagrama de las conexiones de las compuertas CMOS:

Compuertas XOR 4030 7486

Compuertas XNOR 4077 74HC7266

Tecno_ loga CMOS TTL

Diagrama de las conexiones de las compuertas TTL:

En compuertas XNOR es comn el circuito integrado 74HC266 que es similar a 74HC7266 pero la salida es a colector abierto y en la mayora de los casos hay que colocar una resistencia a positivo (pull-up resistor).

Circuito comparador 74ls85


Un circuito comparador combinatorio compara dos entradas binarias (A y B de n bits) para indicar la relacin de igualdad o desigualdad entre ellas por medio de "tres banderas lgicas" que corresponden a las relaciones A igual B, A mayor que B y A menor que B. Cada una de estas banderas se activara solo cuando la relacin a la que corresponde sea verdadera, es decir, su salida ser 1 y las otras dos producirn una salida igual a cero. Dentro de la familia de circuitos TTL se les denomina a estos circuitos con el nmero 7485 y manejan entradas de 4 bits, adems de que tambin se les puede conectar en cascada para manejar entradas ms grandes.

Diseo de un circuito comparador de 2 bits. [editar]


Para este caso solo se requiere crear la tabla de verdad correspondiente y luego determinar las funciones booleanas que producen las salidas requeridas. Sean A y B entradas de un bit, entonces:
A B A<B A=B A>B

Figura.1 Diagrama de un comparador binario de 2 bits.

Diseo de un circuito comparador de n bits. [editar]


Antes de construir un comparador binario en cascada se va mostrar como a partir de las expresiones obtenidas en el apartado anterior es posible construir cualquier comparador de n bits utilizando lgica y lgebra booleana. As se definir el razonamiento que lleva a la formulacin de un caso general para n bits y luego se dar un ejemplo para la expresin requerida para un comparador de 4 bits. Sean A y B dos vectores de 2 bits. [blanca]

Circuito A=B [editar]


Aqu es evidente que dos entradas de n bits A y B, son iguales si solo si, son iguales bit a bit, es decir: A = B si y solo si Q(An-1,Bn-1)*Q(An-2,Bn-2)*...*Q(A1,B1)*Q(A0, B0) = 1 Por lo tanto, si n=4, tenemos que: A = B si y solo si Q(A3, B3)*Q(A2 B2)*Q(A1,B1)*Q(A0,B0) = 1 En adelante, A=B se denominara como F(A,B)

Circuito A>B de n bits. [editar]


Para este caso se va crear una expresin general similar, cuyo enunciado seria: A > B si y solo si Z(An-1,Bn-1) + Q(An-1,Bn-1)*Z(An-2,Bn-2) + Q(An-1,Bn-1)*Q(An-2,Bn2)*Z(An-3,Bn-3) +... + Q(An-1,Bn-1)*Q(An-2,Bn-2)*...*Q(A1,B1)*Z(A0,B0) = 1 Por lo tanto, si n=4, tenemos que: A > B si y solo si Z(A3,B3) + Q(A3,B3)*Z(A2,B2) + Q(A3,B3)*Q(A2,B2)*Z(A1,B1) + Q(A3,B3)*Q(A2,B2)*Q(A1,B1)*Z(A0,B0) = 1 En adelante, A>B se denominara como G(A,B)

Circuito A<B de n bits. [editar]


Formalmente este caso define como: A < B si y solo si X(An-1,Bn-1) + Q(An-1,Bn-1)*X(An-2,Bn-2) + Q(An-1,Bn-1)*Q(An-2,Bn2)*X(An-3,Bn-3) +... + Q(An-1,Bn-1)*Q(An-2,Bn-2)*...*Q(A1,B1)*X(A0,B0) = 1 Por lo tanto, si n=4, tenemos que: A < B si y solo si X(A3,B3) + Q(A3,B3)*X(A2,B2) + Q(A3,B3)*Q(A2,B2)*X(A1,B1) + Q(A3,B3)*Q(A2,B2)*Q(A1,B1)*X(A0,B0) = 1 En adelante, A<B se denominara como H(A,B) Pero por deduccin, se puede concluir que: si A=B es FALSO y A>B es FALSO, entonces A<B es VERDADERO lo que seria igual a H(A,B)= [F(A,B)][G(A,B)]. Si se implementa la conclusin anterior mediante compuertas lgicas entonces se habra un gran ahorro de trabajo en el diseo y construccin del circuito. Tambin cabe sealar que la funcin "Q" puede ser reemplazada por una compuerta NXOR.

Esquemas de los circuitos y reutilizacin de compuertas. [editar]

Al construir el diagrama o esquema del circuito comparador se debe comenzar alambrando la salida de F(A,B) para reducir la cantidad de compuertas que se van a requerir ya que ello permitir obtener el resultado de las operaciones XNOR necesarias para construir la funcin G(A,B), tambin se usara la expresin H(A,B)= [F(A,B)][G(A,B)] para simplificar an ms el diseo.

Figura 2. Mediante compuertas XNOR unidas por ms compuertas AND, se obtiene la funcin F(A,B) a la vez que se usa la salida de cada AND y el primer XNOR para formar un vector de salida adicional que se denominara S de 3 bits de longitud.

Figura 3. Luego utilizando a cada lnea del nuevo vector S se construye la funcin G(A,B), vase "Circuito A>B de n bits." para saber por que.

Diseo de las salidas del comparador binario. [editar]

Por ltimo el siguiente diagrama muestra como se juntan las salidas de F(A,B) y G(A,B), A=B y A>B respectivamente, para crear la salida de H(A,B) o mejor dicho A<B, y por fin tener las tres banderas lgicas que indicaran cual es la relacin de igualdad o desigualdad entre los vectores de entrada A y B de n bits de largo (que en el caso de este ejemplo seria 4).

Figura 4. Salidas del circuito comparador.

Das könnte Ihnen auch gefallen