Sie sind auf Seite 1von 22

2

DEFINICIONES Y ESPECIFICACIONES TCNICAS


DE LOS AO
2.1. INTRODUCCIN
Para trabajar con AO reales es necesario tomar en cuenta consideraciones de tipo prctico,
pues, aunque el modelo ideal se asemeja bastante al real, ste no se comporta exactamente igual al
ideal. Es importante conocer esta diferencia, ya que de ello depende el comportamiento final de
un circuito diseado con un AO.
La diferencia ms significativa entre el AO ideal y el real es la ganancia de tensin (en lazo
abierto). El AO ideal tiene ganancia infinita, mientras que la del AO real es finita y adems
disminuye a medida que aumenta la frecuencia en la cual se est trabajando. Por lo general la
ganancia de tensin se especifica en decbeles.
Si
i
o
v
v
v
A , entonces

,
_


i
o
v
dB
v
v
v
A A log 20 log 20
Para los AO, la ganancia de tensin es alta para entradas cuya frecuencia flucta entre
c.c. y 10 KH
z
aproximadamente (esta frecuencia de corte vara de acuerdo al tipo de AO, para la
situacin de la fig.2.1, la alta ganancia se mantiene hasta los 100H
z
), pero a partir de este punto, la
ganancia empieza a decaer a medida que aumenta la frecuencia.
f [H ]
100
80
60
40
20
[dB]
10
10
2 6
A
v
z
0
Figura 2.1. Ganancia tpica de un AO de propsito general.
16 Preparado por Juan Ignacio Huircn
Durante este captulo, se examinar el AO internamente, se darn a conocer las causas,
consecuencias y consideraciones que deben ser tomadas en cuenta para trabajar con este tipo de
dispositivo.
2.2. EL AO INTEGRADO ( OP AMP IC)
El AO integrado (CI) est constituido bsicamente por dos etapas de ganancia de voltaje
(una entrada diferencial y una etapa de emisor comn) seguida por una etapa de salida clase AB
de baja impedancia.
Un diagrama simplificado de este circuito integrado es mostrado en la fig. 2.2. Esta
versin simplificada de un AO integrado es equivalente a un AO de propsito general, similar al
LM101, A 741, o versiones de AO mltiples. Este circuito permite entender el funcionamiento
interno del CI.
Le etapa de entrada conformada por Q
1
y Q
2
forman un par diferencial con carga activa
formada por Q
3
y Q
4
. La salida se toma desde el colector del transistor Q
4
. Por otro lado Q
10
proporciona un polarizacin adecuada para el par diferencial.
En la mayora de los AO, la etapa intermedia (2 etapa) proporciona una alta ganancia a
travs de varios amplificadores, en el circuito de la fig. 2.2, dicha etapa esta formada por Q
5
la
cual es un circuito en emisor comn que proporciona una alta impedancia de entrada a la primera
etapa (la que atena los efectos de carga). Adems, esta etapa tiene un capacitor C
c
el cual es
utilizado por el AO para compensacin en frecuencia.
R
B
Q
3
Q
5
Q
6
Q
7
Q
4
Q
1
Q
8
Q
2
Q
9 Q
10
C
c
v
out
V
cc
V
EE
v
in
+
_
Etapa de Entrada
2 Etapa
Etapa de Salida
V+
Figura 2.2. AO de propsito general.
Finalmente la etapa de salida est conformada por Q
7
y Q
8
, la que proporciona una alta
ganancia de corriente a una baja impedancia de salida.
Existen muchas variantes y mejoras al circuito mostrado, como lo es, modificar el par
diferencial y utilizar transistores JFET en la entrada, lo que permite el incremento de la resistencia
de entrada del AO, adems, la incorporacin de otras etapas de amplificacin interna,
trasladadores de nivel y circuitos de proteccin.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 17
Q
1
Q
2
I
V
DD
R
D2 R
D1
v
1
v
2
V
o
Q
1
Q
2
v
in
+
_
R
C1
R
C2
V
CC
V
o
I
(a) (b)
Figura 2.3. Configuraciones del par de entrada diferencial muy simplificadas (a) MOS. (b) BJT.
Cada AO posee rasgos particulares, los que se encuentran especificados en los manuales
(DataBook) proporcionados por los fabricantes. Aqu, se entregan caractersticas de los AO para
determinadas condiciones de operacin, estos se indican en forma de tabla o en grficos.
Adems, el fabricante plantea aplicaciones tpicas para el dispositivo (data sheets).
2.3. ERRORES DE DESPLAZAMIENTO (OFFSET) DE TENSIN Y CORRIENTE
El AO ideal es un dispositivo perfectamente balanceado, es decir
v
o
=0, si v
+
=v
-
En cambio, el AO real tiene un desajuste, debido a que los transistores que lo componen
varan el uno del otro, especialmente los transistores del amplificador diferencial de entrada (Q
1
y Q
2
), que no son exactamente pareados.
Esto implica que pueden producirse desajustes en los valores de de los transitores, lo
cual trae como consecuencia variaciones en los valores de las corrientes de entrada. Como los
flujos de corrientes son distintos en los terminales de entrada, tambin aparecen diferencias en las
tensiones base emisor de los transistores del par diferencial. Tambin una variacin en las
resistencias de colector (fig. 2.3), producir un desquelibrio.
El resultado final es un desajuste entre los colectores de los amplificador diferencial, lo
que se transforma en un voltaje v
o
de salida distinto de cero. El desbalance producido se conoce
como voltaje offset o voltaje de desplazamiento.
Para solucionar este problema, se requiere de la aplicacin de un voltaje de compensacin
entre los terminales de entrada, para balancear la salida del amplificador (es decir, hacer que el
voltaje de offset se anule).
A parte de los desajustes propios de construccin de los AO, existen otros tales como los
producidos por variaciones de temperatura y cambios en las tensiones de alimentacin. Para
medir y especificar la compensacin de los AO es necesario introducir los siguientes conceptos.
Tensin de desplazamiento (Offset) en la entrada (V
io
)
Como en el AO real la salida es distinta de cero, si ambas entradas son iguales, existe una
pequea tensin de desplazamiento. Esta tensin desplazamiento en la entrada se puede definir
como la tensin de entrada necesaria para que la salida sea igual a cero, , llamada V
io
. Tome en
cuenta que si este valor es distinto de cero, el AO amplificar cualquier desplazamiento en la
18 Preparado por Juan Ignacio Huircn
entrada, provocando un error grande en corriente continua en la salida. Este parmetro es
independiente de la ganancia del AO, y su polaridad puede ser positiva o negativa.
El efecto del voltaje V
io
, se modela como una fuente de tensin continua en una de las
entradas del AO ideal.
o
v
_
+
_
+
_
+
A
V
io
V
io
Figura 2.4. Modelo del efecto de voltaje offset de entrada.
Los valores de V
io
dependen del tipo de AO.
AO V
io
Propsito general 2-10 [mV]
Entrada JFET 1-2 [mV]
Instrumentacin 10-100 [V]
Tabla 2.1. Valores tpicos de v
io
para diferentes AO.
Corriente de polarizacin de entrada (I
B
)
Aunque las entradas del AO ideal no requieren de corriente, en el caso real debe ingresar
alguna corriente de polarizacin en cada terminal de entrada. Esta corriente I
B
(la letra B
corresponde a la abreviacin Bias) es la corriente de base del transistor de entrada. Se define I
B
como la semi-suma de las corrientes de entradas individuales de un AO balanceado. La corriente
de polarizacin de entrada se puede modelar como dos fuentes de corrientes de la siguiente
forma
I
I I
B
B B

+
+
2
o
v
I
B+
B
I
_
+
_
Figura 2.5. Modelacin de la corriente de polarizacin.
Los valores tpicos de I
B
se indican en la tabla 2.2.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 19
AO I
B
Propsito general 2 A
Entrada JFET 1 pA
Instrumentacin 3-6 nA
Tabla 2.2. Valores de I
B
para diferentes AO.
Corriente de desplazamiento (Offset) de entrada (I
io
)
Este parmetro describe lo bien adaptadas que se encuentran las corrientes de
polarizacin de entrada de un AO. Se define como la diferencia de las corrientes de polarizacin
de entrada que debe aplicarse para balancear el AO.
I I I
io B B

+
Obviamente esto indica que ambas corrientes de polarizacin son distintas.
Coeficientes que varan con respecto a la temperatura
Tanto V
io
, I
B
e I
io
son dependientes de la temperatura, es por eso que se definen tres
coeficientes que relacionan su variacin con la variacin de temperatura. Tenemos
4Coeficiente de temperatura de la corriente de polarizacin de entrada

I
T
B
o
4Coeficiente de temperatura de la corriente de desplazamiento en la entrada

I
T
io
o
4Variacin de tensin de desplazamiento en la entrada

V
T
io
o
.
2.4. DEFINICIONES RELACIONADAS CON LA RESPUESTA EN FRECUENCIA
El AO real no tiene ganancia infinita y tampoco tiene ancho de banda infinito. En los AO
reales, el ancho de banda comienza en la frecuencia cero y llega hasta la frecuencia de corte
superior f
c
(frecuencia a la cual la ganancia disminuye en 3dB), esta frecuencia de corte depende
del tipo de AO y de la ganancia a la cual se est trabajando cuando el amplificador es
realimentado.
f [H ]
[dB]
f
A
v
z
A
o
-20 dB/ dec
c
A
v
=
A
v
=0
f
t
Frecuencia a ganancia
unidad
Ganancia unidad
(Escala logaritmica)
(Escala logaritmica)
-3 dB
Figura 2.6. Respuesta en frecuencia del AO (curva de lazo abierto).
20 Preparado por Juan Ignacio Huircn
La curva indicada en el fig. 2.6 es la respuesta en frecuencia del AO en lazo abierto, cuya
ganancia mxima esta indicada por A
o
. Si el AO es realimentado, por ejemplo en una
configuracin inversora o no inversora, la ganancia disminuye, sin embargo, la frecuencia de
corte aumenta.
A veces el fabricante no especifica dicha frecuencia, sino que lo hace a travs de otros
parmetros, los cuales se definen a continuacin.
Producto Ganancia - Ancho de Banda (GBP)
Es el producto de la ganancia en lazo abierto disponible y el ancho de banda a una
frecuencia especfica. En gran parte de los AO (compensados internamente en frecuencia) cuya
respuesta en frecuencia cae con una pendiente de 20 dB/ dec, el GBP se considera constante. Este
parmetro est ligado con el concepto de frecuencia a ganancia unidad (f
t
) y en algunos casos son
la misma cosa.
GBP A BW
v

Cuando se trabaja a ganancia unitaria, el GBP es igual al ancho de banda.


AO GBP
LM 741 1 MH
z
LF 351 4 MH
z
LF 356 10 MH
z
Tabla 2.4. GBP para distintos AO.
Rise Time (t
r
)
Este parmetro est definido en base a la respuesta de una entrada escaln. Es el tiempo
que se demora la seal de salida en ir desde 10% hasta el 90% de su valor final. Esto es bajo
condiciones de pequea seal y en lazo cerrado.
Su relacin con el ancho de banda es el siguiente
BW
t
r

0 35 . (H
z
)
AO t
r
BW
LM 741 0.3s 1.16 MH
z
Tabla 2.5. t
r
para AO 741.
El t
r
est dado para ganancia unitaria, luego el ancho de banda calculado as recibe el
nombre de producto ganancia ancho de banda (GBP) o frecuencia ganancia unitaria (f
t
)
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 21
Slew Rate (SR)
El amplificador prctico tiene una respuesta que depende de la frecuencia, pues la
respuesta debida a un escaln no es un escaln ideal. Si se trata de llevar la salida entre dos
extremos, la respuesta del amplificador no es instantnea. La velocidad que toma la salida en ir
desde un extremo a otro es la que se conoce como razn de cambio o slew rate y est medida en
V/s.
SR
V
t

AO SR [V/ s]
LM 741 0.3
LF 351 13
Tabla 2.6. SR para distintos AO.
Comunmente el SR se relaciona con el llamado ancho debanda depotencia, fp, el cual se
define como la frecuencia a la cual una seal senoidal de salida, a una tensin predeterminada,
comienza a distorsionarse.
Si v
o
=Vsen 2f
p
t,
p
max
f
dt
dV
SR 2 , luego
V
SR
f
p
2
, donde V es la amplitud mxima
de salida.
El ancho de banda de potencia se define tambin como la habilidad para entregar el
mximo de voltaje de salida con incremento de frecuencia.
22 Preparado por Juan Ignacio Huircn
2.5. CARACTERSTICAS ELCTRICAS DE LOS AO
Los fabricantes especifican una serie de caractersticas elctricas para los AO, que
permiten determinar tanto los rangos mximos a los cuales pueden ser sometidos los
amplificadores, como tambin sus caractersticas de entrada y salida.
Relacin de rechazo en modo comn (CMRR)
Esta es la medida de la habilidad de un AO para rechazar seales en modo comn. Si la
misma seal alimenta a la entrada inversora como a la no inversora de una configuracin
diferencial, la salida v
o
debiera ser cero, sin embargo, debido a la componente en modo comn
esto no ocurre. La capacidad de atenuar esta componente es lo que se conoce como CMRR y
comnmente se expresa en decibeles (dB).
CMRR
A
A
d
cm
, en decibeles CMRR
A
A
dB
dB
d
cm

F
H
G
I
K
J
20log ( )
donde: A
d
: ganancia diferencial
A
cm
: ganancia en modo comn.
AO CMRR [dB]
Propsito general 70
Entrada JFET 100
Instrumentacin 120
Tabla 2.7. CMRR para diferentes AO.
Resistencia de entrada (r
in
)
Es la resistencia desde un terminal de entrada con la otra entrada puesta a tierra. La
resistencia de entrada de un AO es variable dependiendo del tipo y de su uso.
AO r
in
Propsito general (Entrada Bipolar) 1-2 [M]
Entrada JFET 10
12
[
]
Precisin (OP-07) 33 [M]
Tabla 2.8. r
in
para diferentes AO.
Resistencia de salida (r
o
)
Es la resistencia vista desde el terminal de salida. Este parmetro se define bajo
condiciones de pequea seal con frecuencias por encima de algunos cientos de herzios.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 23
AO r
o
Propsito general (Entrada Bipolar) 75
Precisin (Tipo OP-07) 60
Tabla 2.9. r
o
para distintos AO.
Output voltage swing ( V
o
max, V
op
)
Dependiendo de la resistencia de carga, este es el mximo "peak" de salida en voltaje que
el AO puede entregar sin saturarse (recorte de seal).
AO Output Voltage swing [volts]
Propsito general (LM101/ LM107) t14 (R
L
>10K)
Precisin (Tipo OP-07) t13 (R
L
>10K)
Tabla 2.10. V
op
para distintos AO.
2.6. CARACTERSTICA NOMINALES MXIMAS
Tensin de alimentacin (V
+
y V
-
)
Es la tensin de alimentacin mxima permitida que puede aplicarse con seguridad al
amplificador. Aunque se designa como estandar 15 volts de alimentacin, la mayora de los AO
integrados operan sobre un amplio rango de potenciales, algunos van desde valores tan bajos
como 1 volts, y otros hasta 40 volts.
AO V
cc
[volts]
Propsito general (LM301/ LM307) t18
Precisin (Tipo OP-07) t22
Tabla 2.11. V
op
para distintos AO.
Rango de Temperaturas de operacin (T
or
)
Es el rango de temperatura dentro del cual el dispositivo funcionar con las
especificaciones mostradas.
24 Preparado por Juan Ignacio Huircn
Tipo Especificacin Rango de Temperatura
Militar -55 C a +125 C
Industrial -25 C a + 85 C
Comercial 0 C a + 70 C
Tabla 2.12. Rangos de temperatura.
Tensin de entrada diferencial (V
id
)
Es la tensin mxima que puede aplicarse con seguridad entre los terminales de entrada
diferencial sin flujo excesivo de corriente. Estos valores son variables, los AO con entrada
cascodo pnp/ npn soportan hasta t30 volts, similares a los AO con entrada FET.
Voltaje de entrada en modo comn (V
cm
)
Es el rango de voltaje que se puede aplicar en ambas entradas respecto a tierra.
Consumo de potencia (P
c
)
Es la potencia requerida para operar el AO o la potencia consumida por el AO con
propsitos de polarizacin. Se especifica para 15 volts.
Disipacin de Potencia (P
D
)
Es la potencia que un dispositivo particular es capaz de disipar con seguridad en forma
continua mientras opera dentro de un rango de temperatura especfico. Esta caracterstica vara
de acuerdo al tipo de encapsulado. Por ejemplo, los encapsulados cermicos permiten una alta
disipacin de potencia, los metlicos permiten la siguiente ms alta disipacin, en cambio los de
plsticos tienen la ms baja. Un valor tpico es de 500 mW.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 25
2.7. COMPENSACIN DE OFFSET
El voltaje de desplazamiento (offset) en la salida, v
os
, es producto de tres fuentes: I
B
,
I
io
,V
io
.
Influencia de I
B
Consideremos el amplificador inversor de la fig. 2.6 sin seal de entrada, la corriente I
B
-
fluye desde la entrada inversora hacia la salida a travs de la resistencia de realimentacin R
f
,
planteando la ecuacin en el nudo v
-
tenemos

B
f
o
I
R
v v
Como v
-
=0, el voltaje de salida generado es v
os
=I
B
-
R
f
.
_
+
R
a
R
f
v
o
I
B
_
I
B
_
Figura 2.7. Circulacin de I
B
(AO sin seal en la entrada).
Recuerde que la corriente I
B
-
es modelada como una fuente de corriente conectada entre el
terminal inversor y tierra, de igual forma I
B
+
. Considere que en la entrada no existe ninguna
seal.
En mtodo ms comn para corregir este offset producido en la salida, es colocar una
resistencia (R
1
) en el terminal no inversor. El valor de esta resistencia es igual al valor de la
resistencia equivalente total conectada al terminal inversor.
Suponiendo que I
B
=I
B
-
=I
B
+
, el voltaje desarrollado por la resistencia R
1
, es igual pero
opuesto al desarrollado por la combinacin de las resistencias R
a
-R
f
, finalmente estos voltajes se
cancelan.
_
+
R
a
R
f
v
o
R
1
_
+
R
a
R
f
v
o
R
1 I
B
+
I
B
-
(a) (b)
Figura 2.8. (a) Configuracin para eliminar el efecto de I
B
. (b) Circuito considerando el efecto de I
B
.
26 Preparado por Juan Ignacio Huircn
Planteando las ecuaciones en el circuito de la fig. 2.8b.

B
f
o
a
I
R
v v
R
v 0
+
+

B
I
R
v
1
0
Despejando v+y reemplazandolo en la primera ecuacin, para luego despejar v
O
, no
olvide que v+=v
-
.

,
_

+ +

f a
B
f
o
R R
v I
R
v 1 1

,
_

+
+
f a
B B
f
o
R R
R I I
R
v 1 1
1

,
_

,
_

+
+ +
a
a f
B B f
a
f
B B f o
R
R R
R I I R
R
R
R I I R v
1 1
1
Si se considera que I
B
+
=I
B
-
=I
B
, luego, la tensin de salida es

'

,
_

+

a
a f
f B os
R
R R
R R I v
1
Note que si
f a
f a
f a
R R
R R
R R R
+

1
0
os
v
Como I
B
-
es distinto de I
B
+
, existe I
io
=I
B
+
- I
B
-
, el Offset debido a esto se expresa como
f io os
R I v
Influencia de V
io
Una tercera fuente permanente de Offset, es debido a V
io
, el que puede ser representado
por una batera en el terminal no inversor (o inversor).
_
+
R
a
R
f
v
o
v
io
+
_
+
R
a
R
f
v
o
V
io
+
(a) (b)
Figura 2.9. AO considerando V
io
.(a) En el terminal Inversor.(b) En el terminal No inversor.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 27
Luego el voltaje offset de salida se encuentra dado por
io
a
f
os
V
R
R
v

,
_

+ 1
Finalmente, el amplificador inversor considerando considerando el Offset debido a V
io
e
I
B
queda de la siguiente forma.
io
a
f
B f i
i
f
o
V
R
R
I R v
R
R
v

,
_

+ + +

1
Note que la expresin de la salida para v
o
del amplificador inversor, a parte de la seal de
entrada, contiene las componentes de offset.
@ TAREA 2.1
Considerar la fuente de offset en el terminar inversor y calcular la salida. Qu diferencia
existe con el resultado obtenido en el apartado anterior?
Eliminacin del Offset
Dependiendo de las aplicaciomes es posible convivir con el offset, sin embargo, este error
en corriente contnua tiene solucin. Desde el punto de vista de un sistema, podramos considerar
el amplificador como una caja negra, el cual es excitado (mediante una seal) y adems recibe las
componentes correspondientes al offset. Si se considera que adicionalmente se le introduce una
componente adicional v
x
, que produzca el mismo efecto del offset pero con signo contrario, sera
posible eliminarlo (fig. 2.10a).
v
Amp. Op.
i
v
o
v
io
I
B
v
x
v
Amp. Op.
i
v
o
v
io
I
B
v
x
Fuente contnua variable
v
Amp. Op.
i
v
o
v
io
I
B
v
x
Fuente de voltaje continuo
Red
v
cc
+
v
cc
(a) (b) (c)
Figura 2.10. Propuesta de solucin para eliminar el offset
El problema radica ahora en que tipo de fuente se debe utilizar. Primero, debe ser una
fuente continua. Por otro lado, debe tener la posibilidad de excursin tanto positiva como
negativa. Dicha fuente debe ser variable, pues, no siempre el offset es conocido (fig 2.10b).
El hecho de que sea variable y continua impone ciertos requerimientos de diseo, de
acuerdo a esto se podra considerar una fuente variable externa, pero lo incomodo de la situacin
sugiere el uso de las mismas fuentes de alimentacin de AO, es decir tV
cc
(fig.2.10c).
28 Preparado por Juan Ignacio Huircn
_
+
R
a
R
f
v
o
v
x
Fuente de voltaje continuo
Red
v
cc
+
v
cc
v
i
Figura 2.11. AO considerando Red adicional para la eliminacin de offset
Se observa de la fig 2.11 que el voltaje v
x
puede ir a la entrada inversora o a la no
inversora. La fuente v
x
depende de voltajes positivos y negativos (tV
cc
).
Tcnicas Universales De Correccin De Offset (Anulacin Externa)
El mtodo propuesto inicialmente, slo elimina el voltaje Offset debido a I
B
, si se quiere
eliminar el Offset debido a V
io
, deben ser usadas las tcnicas mostradas en las fig. 2.11a-2.11d,
stas se conocen como tcnicas universales para compensacin de Offset.
_
+
R
a
R
f
v
i
v
o
+V
cc
_
cc
50K
100
200

V
_
+
v
i
v
o
+V
cc
V
cc
R
2
R
1
100
200K
50K

(a) (b)
_
+ v
i
v
o
2
1K R
R
1
R
3
+15v
-15v
1M
100K

_
+
R
1
R
2
v
a
v
o
R
1
R
2
v
b

10K
+15v
-15v
10
10K 10K
4.7K
10K
10K

(c) (d)
Figura 2.12. Circuitos de correccin de offset para configuracin: (a) Inversora. (b) No inversora. (c)
Seguidor de emisor.(d) Amplificador diferencial.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 29
Observe que cada malla adicional solamente introduce un fuente de tensin continua, la
cual puede ser negativa o positiva, esta fuente es utilizada para eliminar el offset a V
io
. Si quiere
determinar cuanto offset es capaz de eliminar slo basta insertar la fuente que lo produce, como lo
indica la fig.2.4, hacer la seal v
i
=0 y encontrar la salida.
$ EJEMPLO 2.1
Para el circuito de la figura 2.12a, determinar el efecto neto de la fuente introducida para
eliminar el offset producido por V
io
.
Resolucin
Haciendo la fuente v
i
=0, note adems que la nica misin del potencimetro de 50K es
mantener un fuente variable, cuando el potencimetro esta en un extremo, tenemos +V
cc
y
cuando est en el otro -V
cc
_
+
R
a
R
f
v
i
v
o
+V
cc
_
100
200K
=0
v+
Calculando la tensin en v+
( )
cc cc
V x
K
V v t
+

t
+ 3
10 5
200 100
100
Luego, como la configuracin se ha transformado en no inversora nos queda
( ) { }
cc
a
f
o
V x
R
R
v t

,
_

+
3
10 5 1
Si ahora consideramos la fuente V
io
, en el terminal inversor o no inversor, de acuerdo a la
fig. 2.4. o fig. 2.12, el efecto de dicha fuente es
io
a
f
os
V
R
R
v

,
_

+ 1
Luego la anulacin de esta componente va a depender del valor de V
cc
y el divisor de
tensin, luego la cantidad de V
io
que es capaz de eliminar es
( )
cc
V x t
3
10 5 [volts]
@ TAREA 2.2
30 Preparado por Juan Ignacio Huircn
Determinar una expresin para el voltaje de salida en funcin de las diferentes entradas
para los circuitos mostrados en la fig. 2.12b, 2.12c y 2.12d.
@ TAREA 2.3
Para el ejemplo 2.1, considere el offset debido a las corrientes I
B
+e I
B
- y evalue el offset en
la salida para diferentes valores de corriente de polarizacin (revise los manuales para obtener los
ordenes de magnitud de la corriente de polarizacin).
Compensacin de offset mediante un simple potencimetro
Muchos AO tales como el LM741, LF351, LF356, pueden cancelar el voltaje
desplazamiento de salida con un simple potencimetro. Este potencimetro debe ser conectado
entre los terminales de Offset Null del AO, el ajuste del potencimetro debe realizarse
conectando la entrada a tierra (0 Volts). El tercer terminal del potencimetro no siempre va
conectado a -V
cc
, este tambin puede ir conectado a +V
cc
. Para ello procure siempre revisar las
especificaciones tcnicas del AO que desea utilizar.
_
+
R
R
v
i
v
o
1
2
3
2
1
5
6
10K
-V
cc

741
_
+
v
o
3
2 1
5
6
25K
+V
cc
A
*
*LF355/LF356
(a) (b)
Figura 2.13. Eliminacin de Offset mediante un potencimetro de ajuste.
El mtodo mostrado en la fig. 2.13a NO es general en todos lo AO como lo muestra 2.13b.
@ TAREA 2.4.
Investigar de qu forma eliminan el offset las configuraciones mostradas en la fig 2.13.
Qu efecto produce el potencimetro internamente en el AO?
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 31
2.8. ALIMENTACIN Y PROTECCIONES EN LOS AO
Alimentacin de los AO
La mayora de los AO han sido diseados para operar con dos fuentes de alimentacin
simtricas, sin embargo, tambin pueden operar con una nica fuente. Para aplicaciones en las
cuales existe una sola fuente (interface con circuitos digitales), se han diseado AO para tal efecto.
_
+
V-
V+
v
o
v+
v
_ +
+
-
-
A*
* Tipo LM741/LF351/TLC066 etc.
2
3
4
7
6
_
+
V+
v
o
v+
v
_ +
-
A
*
* Tipo 1/4 LM124, LM324
4
11
2
3
1
_
+
V+
v
o
v+
v
_ +
-
A
*
* Tipo 1/2 TLC 272, TLC 277
8
4
1
2
3
Figura 2.15. Alimentacin de un AO.
Limitaciones de entrada
Las fallas en los CI AO en la etapa de entrada pueden ser producidos de dos formas: (a)
excediendo las caractersticas nominales de entrada diferencial; (b) excediendo caractersticas
nominales en modo comn. El parmetro ms susceptible es el nominal de entrada diferencial.
Cuando se sobrepasan las caractersticas nominales de entrada diferencial (en un AO de
entrada no protegida) el diodo zener emisor-base de uno de los transistores de entrada diferencial
entrar en disrrupcin. Siempre que la diferencia entre los dos terminales de entrada exceda los t
7 volts, estos diodos emisor-base entrarn en disrrupcin y conducen una corriente que solo
estar limitada por una resistencia externa. Si la impedancia que alimenta ambas entradas es baja,
la corriente puede elevarse hasta niveles destructivos. Las corrientes sobre 50mA provocarn
daos permanentes.
La forma ms sencilla de proteger el AO es agregar dos diodos como lo indica la fig. 2.15.
Estos diodos deben ser de bajas prdidas tipo 1N458 o similares.
_
+
R
R
v
o
Figura 2.15. Proteccin de entrada diferencial.
Latch-up
La salida del AO permanece fija en un determinado nivel de tensin continua despus de
haber retirado la seal de entrada responsable. Si un AO entra en Latch-up es muy posible que
quede daado permanentemente. Esto se produce a menudo en etapas de seguidor de emisor.
Para evitar que esta situacin se produzca se plantea esta configuracin la que permite
limitar la seal de entrada a la indicada por el diodo zener.
32 Preparado por Juan Ignacio Huircn
_
+
R
R
v
o
D
D
D
D
1
2
3
4
10K
10K

-15
+15v
v
v
i
Figura 2.16. Proteccin contra latch-up.
D
1
y D
2
son diodos de bajas prdidas y D
3
y D
4
pueden ser diodos zener de 10-12 volts.
Proteccin contra cortocircuito a la salida
Los primero AO no incorporaban limitacin de corriente en la etapa de salida, aunque
estos pueden sobrevivir a cortocircuito de unos pocos segundos de duracin, un cortocircuito
prolongado a tierra o a V
cc
produce la destruccin del circuito.
Cualquier AO que no tenga proteccin puede protegerse contra cortocircuitos mediante
una resistencia de bajo valor en serie con la salida.
_
+
R
v
o
f
3
2
6
220
Figura 2.17. Proteccin contra cortocircuito.
La presencia de esta resistencia tiene un efecto mnimo en el funcionamiento si se conecta
dentro del lazo de realimentacin, excepto la cada en la tensin de salida. Esta resistencia evita la
destruccin del amplificador debido a un cortocircuito de la carga.
Proteccin de las tensiones de alimentacin
Inversin de Polaridad
Debido a la construccin interna, los CIs debe operar siempre con la polaridad de las
tensiones de alimentacin especificada. Si alguna de las tensiones se invierte, aunque slo sea un
momento, fluir una corriente destructiva a travs de los diodos de aislamiento del CI, que estn
polarizados normalmente en inversa. Debe tenerlo en cuenta para cualquier integrado. Pueden ser
utilizadas las configuraciones de la fig. 2.18.
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 33
_
+
V-
V+
1N4001
A
_
+
V-
V+
1N4001
A
1N4001
+
+
7
4
C
2
C
1
_
+
A
4
7
Figura 2.18. Proteccin de los AO.
Sobretensin
Los AO comerciales se especifican generalmente para una tensin total de operacin de
36 Volts (t18 V). Estos limites de tensin NO deben ser sobrepasados ni siquiera durante breves
instantes. En el caso de que exista la probabilidad de ocurrencia, se deber utilizar un voltaje de
bloqueo mediante un diodo zener en los terminales de alimentacin.
_
+
V-
V+
A
100
V
z
Figura 2.19. Proteccin contra sobre tensin.
La resistencia es opcional siempre que la alimentacin lleve fusible o limitacin de
corriente. Otra alternativa es utilizar dos diodos Zener, uno para cada terminal de alimentacin,
esto proporciona proteccin contra sobre tensin e inversin de polaridad. El zener debe ser de
36 volts, si la alimentacin de t18 volts o de 43 volts cuando la alimentacin es de t22 volts
34 Preparado por Juan Ignacio Huircn
2.9. ENCAPSULADOS Y CDIGOS DE IDENTIFICACIN
El AO se fabrica de un pequeo chip de silicio y se encapsula en una caja adecuada,
existen diferentes tipos de encapsulados, los que pueden ser de metal, plstico o cermico. La fig.
2.19 muestra los diferentes tipos de encapsulado.
1
2
3
4
5
6
7
8
1
2
3
4
8
1
2
3
4
5
6
17
18
7
(a) (b) (c)
Figura 2.19. (a) Encapsulado Metlico. (b) Encapsulado DIP (8 terminales).(c) Encapsulado PLCC. El
encapsulado de doble lnea (DIP) de 8 pines (terminales) puede ser cermico o plstico. Cuando
se miran desde ariba una muesca o punto identifica el terminal 1.
Tambin existen AO encapsulados en componentes ms pequeos llamados de montaje
superficial (SMT), en formato PLCC (Plastic Lead Chip Carriers) o "chip con encapsulado de
plstico" indicado en la fig. 2.19c. Los diferentes tipos de montaje superficial se encuentran
indicados en la tabla 2.13.
SMT (Surface-Mounted Technology) Descripcin
SOIC
Small outline integrated Circuit
PLCC
Plastic Lead Chip Carriers
LCCC
Leadless Ceramics Chip Carriers
Tabla 2.13. Montaje superficial.
@ TAREA 2.5.
Investigar el significado de las abreviaciones indicadas en la tabla 2.13.
Combinacin de Smbolos y Terminales
Se puede combinar en un slo dibujo el smbolo del AO con el encapsulado (fig. 2.20).
Apuntes de Circuitos Electrnicos II : Definiciones y Especificaciones Tcnicas en los AO 35

_
+
1
2
3
4
5
6
7
8
+V
-V
Salida
Entrada
Entrada
No Inversora
Inversora
Lengueta que ubica el terminal 8
Offset Null
Offset Null
_
+
1
7
2
3
4
5
6
8
No Inversora
Inversora
Salida
Entrada
Entrada
-V
+V
Offset Null
Offset Null
NC
La muesca o el punto indica el terminal 1
(a) (b)
Figura 2.20. (a) Encapsulado metlico de 8 terminales. (b) Encapsulado mini DIP de 8 pines.
La abreviacin NC indica que no hay conexin. El componente se mira desde arriba. En
el encapsulado DIP 14 la numeracin de los pines es similar al DIP 8, con la nica diferencia en
que tiene 7 terminales por lado y no 4.
Cdigos De Identificacin
Cada tipo de AO tiene un cdigo de identificacin de letra y nmero, el que permite sabe
quien lo fabrica, que tipo de amplificador es, de que calidad es y que tipo de encapsulado tiene.
No todos los fabricantes utilizan el mismo cdigo, pero la mayora utiliza un cdigo que
consta de cuatro partes escritas en el siguiente orden:
Prefijo de letras Nmero del circuito Sufijo de letras Cdigo de especificacin militar
Prefijo de Letras: Son dos letras que identifican al fabricante.
PREFIJO FABRICANTE
AD Analog Device
CA RCA
LM National Semiconductor
MC Motorola
NE/ SE Signetics
OP Precision Monolithics
LT Linear Technology
SG Silicon General
TL Texas Instrument
UA(A) Fairchaild
Tabla 2.14. Identificacin de fabricante de AO.
Nmero del Circuito: Se compone de tres a siete nmeros y letras que identifican el tipo
de AO y su intervalo de temperatura.
36 Preparado por Juan Ignacio Huircn
Cdigo Intervalo de Temperatura
C Comercial
I Industrial
M Militar
Tabla 2.15. Intervalo de temperatura.
Sufijo de Letras. indica el tipo de encapsulado que contiene al AO, puede ser de una o dos letras.
Cdigo Descripcin
D De plstico, doble en linea para montaje superficial
J De cermica doble en linea
N, P De plstico doble en linea para insercin en receptculo
Tabla 2.16. Descripcin del sufijo.
$ EJEMPLO 2.2.
A 741CP AO de propsito general Fairchaild, con intervalo de temperatura comercial y
encapsulado de plstico
OP037CP AO precisin, bajo ruido, alta velocidad, temperatura comercial y encapsulado de
plstico.
LF351D AO con entrada JFET para montaje superficial (Linear Bi-FET)

Das könnte Ihnen auch gefallen