Sie sind auf Seite 1von 8

Curso: Eletrnica. Disciplina: Eletrnica de Potncia.

CIRCUITO INTEGRADO 555


1-INTRODUO O circuito integrado 555 foi lanado no mercado por volta de 1973 e de l para c seu campo de aplicao foi expandido de maneira assustadora. Normalmente o CI 555 se apresenta na forma DIL ( ual !n "ine # duplo em lin$a% de & pinos ou na forma circular' como ( mostrado na figura 1. ) identificao dos pinos ( feita a partir da marca e no sentido anti*$orrio. +o encontrados na prtica precedido de duas letras (como )' "N'+,'N,%' o -ue indica apenas o fa.ricante espec/fico.

0ig.1*1inagem do 2! 555. !nternamente ' o CI 555 ( constitu/do por tr3s resist3ncias de mesmo valor 4$mico (55%' dois comparadores de tenso' um flip*flop 6+' um amplificador inversor e um transistor -ue ( comandado' atrav(s da .ase ' pela sa/da 7 do flip*flop. Na figura 8 ( apresentada a estrutura interna' em diagrama de .locos' do 2! 555.

Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. #

Curso: Eletrnica. Disciplina: Eletrnica de Potncia.

0ig.8*,strutura interna' em diagrama de .locos do 2! 555. 1elo divisor de tenso' podemos notar -ue a tenso aplicada ao comparador superior ( 893 de :cc e a tenso aplicada ao segundo comparador ( 193 de :cc' tornando*se 'assim' a tenso de refer3ncia para cada um dos comparadores. O comparador superior ( sens/vel a tens;es superiores a 2/3 de V aplicadas a sua entrada (no inversora% pino <. O comparador inferior ( sens/vel a !e"s#es i"$eriores a 1/3 de V aplicadas a sua entrada( inversora% pino 8. Os comparadores fornecem sinais de disparo ao flip*flop' -uando a condio pertinente de cada um for atingida. O circuito em repouso' a sa/da 7 assume valor pr=ximo da alimentao e esta tenso fa> com -ue o transistor sature' aterrando o pino 7. O n/vel alto ($ig$% da sa/da 7 tam.(m ( aplicado ao amplificador inversor ' cu?a finalidade ( aumentar o poder de manipulao da corrente de sa/da ( pino 3% 'conse-uentemente a sa/da apresenta n/vel .aixo. 7uando aplicamos ao pino 8 u%a !e"s&o i"$erior a 1/3 de V ' iremos atuar o comparador inferior -ue ir( se!ar o ir ui!o# levar a sa/da (pino 3% para n/vel 1. ) sa/da permanecer em n/vel 1 mesmo -ue a tenso no pino 8 volte a ficar superior a 193 de :cc. O n/vel l=gico de sa/da mudar de alto para .aixo ' -uando o primeiro comparador for atuado' pois este ( responsvel pelo reset do circuito. !sto acontece -uando o pino < tiver uma tenso superior a 2/3 de V )

Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. $

Curso: Eletrnica. Disciplina: Eletrnica de Potncia. Outra forma de levar a sa/da para >ero ( atrav(s do pino @ *pi"o de rese!% -ue a!ua o% "+,e.ero e !e% prioridade so/re os de%ais) O 2! 555 opera com uma faixa ampla de tenso # 5V a 15V ' tornando este 2! o%pa!+,eo% a $a%+-ia TTL e o% a $a%+-ia C0O1. 2-CON2IGURAO 0ONOE1T3VEL CO0 O CI 555 Na figura 3 ( apresentada a configurao monoestvel com o 2! 555.

0ig.3 * 2onfigurao Aonoestvel com o 2! 555. No pino 8 foi colocado um resistor para garantir uma tenso maior do -ue 193 de :cc' com isto o circuito encontra*se resetado' levando o transistor a saturao' impedindo a carga do capacitor e a sa/da permanece e% "+,e- .ero) O circuito permanecer nesta situao at( o momento em -ue acionamos a c$ave' ?ogando' portanto ' n/vel >ero no pino 8 e o comparador inferior ir reali>ar o set do circuito# levar a sa/da para n/vel l=gico alto. O transistor entrar no corte' li.erando a carga do capacitor atrav(s dos resistores.7uando o capacitor atingir uma tenso superior a 2/3 de V ' o comparador superior reali>a o reset do circuito (sa/da para n/vel l=gico .aixo%.)o mesmo tempo o transistor vai a saturao' fa>endo -ue ocorra a descarga do capacitor. Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. %

Curso: Eletrnica. Disciplina: Eletrnica de Potncia. O per/odo de tempori>ao deste circuito pode ser calculado atrav(s da seguinte expresso# T4R)C) -" * V *V - Vi 5 - Vp5

Onde# V # tenso de alimentao do circuito. Vi6 tenso inicial do capacitor. Vp6 tenso de disparo do comparador. 1odemos ' portanto' calcular o tempo -ue o capacitor leva para ir de B: at( 893 de :cc# CD 6.2. ln (:cc* B% (:cc*8:cc% 3 T4 R)C) -"* 35 4 R)C) 1'1 Na figura @' temos algumas formas de onda para o multivi.rador monoestvel.

0ig.@* 0ormas de onda para o multivi.rador monoestvel. Neste circuito a durao do pulso de disparo negativo deve ser menor do -ue a durao do pulso de sa/da) O ,a-or %+"i%o de R da !e%pori.a7&o 8 de 19 e o %(:i%o 8 de 3';0 para V 45V e 1<0 para V 415V) O valor m/nimo do capacitor recomenda*se 5<<p2 e o valor mximo depende da corrente de fuga admiss/vel. Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. &

Curso: Eletrnica. Disciplina: Eletrnica de Potncia. 3-CON2IGURAO A1T3VEL CO0 O CI 555 Na figura 5' ( apresentada a configurao astvel com o CI 555. 0ig.5*2onfigurao )stvel com o 2! 555.

No instante inicial a tenso no capacitor ( >ero e isto fa> o comparador 'responsvel pelo set ' atuar. esta forma' a sa/da assume n/vel alto e o transistor interno vai ao corte ' li.erando a carga do capacitor' ligado ao pino < e 8' atrav(s dos resistores 61 e 68. 7uando a tenso no capacitor atingir um valor superior a 893 de :cc ' leva o comparador superior a resetar o circuito. ) sa/da ' portanto' assume n/vel l=gico .aixo e o transistor interno satura' permitindo a descarga do capacitor atrav(s do resistor 68. 7uando a tenso do capacitor ficar inferior a 193 de :cc' o comparador inferior volta a ser acionado' levando a sa/da novamente para n/vel alto e cortando o transistor interno' possi.ilitando o capacitor comear a carregar novamente. O n/vel l=gico alto na sa/da ( o tempo -ue o capacitor leva para ir de 1/3de V a!8 2/3de V (vide figura <%' logo' temos# Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. '

Curso: Eletrnica. Disciplina: Eletrnica de Potncia.

CED (61F68%.2.ln (:cc*:cc93% (:cc*8:cc93% CED (61 F 68%.2 .ln(8% T=4 *R1>R25)C)<'?@ Na figura <' temos as formas de onda no capacitor e na sa/da do 2! (pino 3%.

0ig.<* 0ormas de onda na configurao )stvel com o 2! 555. O n/vel l=gico .aixo ( dado pelo !e%po de des arAa do capacitor de 2/3 de V V ( vide figura 7%' logo temos# C"D *68.2. ln :c :i a!8 1/3 de

onde# V 4 tenso final na descarga. Vi4 tenso inicial na descarga

C"D * 68.2.ln(:cc93% 8:cc93 Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. (

Curso: Eletrnica. Disciplina: Eletrnica de Potncia. TL4 <'?@ )R2)C O per/odo total do astvel ( dado pelo somat=rio de CE com C"#

TT4<'?@*R1>R25)C > <'?@R2)C 4 <'?@ *R1 > 2R25)C


) re-a7&o de i -o de !ra/a-Bo* du!C i -e5 8 de$i"ida o%o a re-a7&o e% Due !e%os o "+,e-EAi o a-!o "a sa+da e o per+odo !o!a- da $or%a de o"da) D4 T= TT

3)1- CON2IGURAO DO A1T3VEL 1I0FTRICO# G poss/vel o.ter um dutH cicle de 5<G' is!o 8' T=4TL ' fa>endo com -ue R14R2 e utili>ando os diodo ' conforme es-uema apresentado na figura 7.

0ig.7*2onfigurao de um astvel sim(trico' aso R14R2) No caso da figura 7' podemos notar -ue a carga do capacitor ' agora' ocorre somente atrav(s de 61 e a descarga atrav(s de 68. ;- HINAGE0 DO CI 555 HINO 16 TERRA) Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. )

Curso: Eletrnica. Disciplina: Eletrnica de Potncia. 1ino terra ou comum ( o ponto negativo da alimentao do dispositivo. HINO 26 DI1HARO OU TRIGGER. ,ste pino ( a entrada do comparador inferior e ( usado para levar a sa/da para n/vel -EAi o a-!o) O disparo deste comparador ocorre -uando a tenso neste pino se torna i"$erior a 1/3 de V ou i"$erior a %e!ade da !e"s&o ap-i ada ao pi"o 5) ) faixa de tenso -ue pode ser aplicada I entrada de disparo est entre V e !erra) Jma corrente da ordem de 5<<"A $-ui des!e !er%i"a- para o ir ui!o e:!er"o. HINO 3 6 1AIDA ) sa/da do 2! 555 ( capa> de $or"e er ou a/sor,er a!8 2<<%A) HINO ;6 RE1ET G uma entrada /ai:a a!i,a *a!ua o% "+,e- /ai:o5 utili>ada para levar a sa/da para n/vel .aixo 'independente das informa;es vindas dos comparadores.Es!e pi"o !e% prioridade e% re-a7&o aos de%ais) ) durao do sinal de atuao do reset deve ser de no m/nimo <'5 s . Jua"do "&o u!i-i.ado' re o%e"da-se -iAar es!e pi"o ao V para e,i!ar o rese! $a-so. HINO 56 CONTROLE 1ermite acesso direto ao divisor de tenso' possi.ilitando a alterao da tenso de refer3ncia dos comparadores. Hode ser usado para %odu-ar o si"a- de sa+da do CI) 7uando no utili>ado' recomenda*se utili>ar um capacitor de 1<"2 deste pino para o terra' evitando -ue o divisor capte ru/do. HINO ?6 T=RE1=OLD ,ntrada do comparador superior' permite levar a sa/da para n/vel l=gico .aixo. O comparador superior atua com tenso superior a 2/3 de V ou a!ra,8s da !e"s&o ap-i ada ao pi"o 5) Neste pino pode ser aplicada uma tenso de B: at( :cc. HINO K6 DE1CARGA 1ropicia a descarga do capacitor' -uando o transistor interno est na saturao. 7uando a sa/da(pino 3% est alta' o transistor interno est no corte e permite a carga do capacitor externo. 7uando a sa/da est .aixa' o transistor est saturado e possi.ilita a descarga do capacitor. HINO L6 >V G o terminal positivo de alimentao de alimentao do 2!. ) faixa admiss/vel de tenso neste pino ( de 5V a 15V . ,ste 2! aumenta a sua capacidade de tenso e corrente na sa/da com o aumento da tenso de alimentao. 5-LI0ITE DE 2REJUMNCIA O limite superior da fre-u3ncia de operao do 2! 555 na configurao astvel ( de 1<<9=.' devido aos tempos de arma>enagens internos do 2!. O limite inferior de fre-u3ncia depende da faixa limite da rede 62.

Departamento IV -Tecnologia Eletro-Eletrnica - Coordenao de Eletrnica Prof Edna !ndrade P"g. *

Das könnte Ihnen auch gefallen