Sie sind auf Seite 1von 3

En el mdulo aprendimos a disear una unidad bsica de almacenamiento desde los conocimientos adquiridos en el curso de sistemas digitales bsicos.

Hagamos ahora una evaluacin de los conceptos que ya se han estudiado: LATCH (Cerrojo): Se aprendi que un LATCH es la unidad de almacenamiento bsico y la unidad fundamental para construir los diferentes tipos de FLIP-FLOP, stos se pueden disear tanto con compuertas AND como con compuertas OR. El LATCH SET dispone de una seal de entrada que obliga a la salida a tomar el valor de uno (1). Mientras que el LATCH-RESET tiene una seal de entrada que obliga a la salida a tomar el valor de cero (0). El circuito de los Latch-SET y Latch Reset es el siguiente:

Ambos Latch pueden "enclavar" (almacenar) un bit, ya sea un 1 o un 0. Pero no pueden borrarlo una vez almacenado, para borrarlo es necesario suprimir el suministro de energa al circuito.

Sobre el Latch SET es correcto afirmar que:

Su respuesta : Mediante el Latch SET podemos reterner un uno(1), el cual no se perder as cambie el estado de la seal de entrada. Es correcta. El Latch SET permite almacenar un nivel alto.

Para borrar el estado almacenado en un Latch Reset debo:

Su respuesta : Desenergizar el sistema Correcto

Del Latch SET-RESET es correcto afirmar que:

Su respuesta : Nunca encontremos las salidas del mismo en igual estado lgico. Es correcta. Por ello las salidas se denominan Q y ~Q

Si se tiene un latch Set-Reset con su salida Q en "1" y se quiere conservar dicho estado se debe:

Su respuesta : Conservar R en cero Correcto. Con esto se garantiza el estado de memoria o de set.

Su respuesta : La seal de control en estado alto permite capturar las seales S y R. Es correcto Un uno en la entrada de las compuertas AND no anula la salida de las mismas.

Colocar un cero en la seal de control del latch Set-Reset permite colocar el sistema en estado de memoria?

Su respuesta : Verdadero. Correcto. Las entradas al cerrojo sern S=0 y R=0

Una de las siguientes afirmaciones no es vlida, debes identificarla:

Su respuesta : Un Latch tipo Data se disea a partir de un Latch JK es correcta, El latch Data se disea partiendo del Latch SR mediante una inversora entre las seales S y R.

Su respuesta :

La salida Q sigue la entrada D Correcto. Es un flip-flop seguidor de datos.

Su respuesta : Cuando la seal de control se ponga en cero el dato de la entrada pasa a la salida. ... Es correcta. Felicitaciones!

Entre las siguientes proposiciones, identifica la proposicin incorrecta

Su respuesta : El diseo mediante VHDL parte de seleccionar los dispositivos de Lgica Programable como las FPGA, CPLD, FPLD. ..Es correcta. Felicitaciones

Das könnte Ihnen auch gefallen