Sie sind auf Seite 1von 8

Universidad de Carabobo.

Escuela de Ingeniera Elctrica.


Departamento de Sistemas y Automtica
Laboratorio de Lgica Digital
!reparado por" !ro#. $ernando Lammoglia.
Prctica # 1E
Objetivo" Implementar Funciones Booleanas.
E%uipo" !rotoboard
Compuertas A&D' ()' &(*' &A&D' &().
+icros,itc-es y leds
**Prelab
Consulte en un +anual de **L los integrados de compuertas &(*' A&D' &()' () y &A&D de . entradas.
/eri#i%ue la ubicacin de los terminales de entrada y salida' y los de /CC y 0&D de cada uno de ellos.
Dada la #uncin $ 1a'b'c2 3 $314'5'62 7 182' determine"
a. La S(! y !(S cannica
b. La S(! y !(S simpli#icada
c" Utilice ES!)ESS( para veri#icar la S(! y !(S simpli#icadas. Imprima los resultados.
d. Utilice L(0IC9(): para dibu;ar ' simular e imprimir el plano lgico de"
4. La S(! simpli#icada implementada con compuertas &(*' A&D y ()
.. La S(! simpli#icada implementada con compuertas &A&D <nicamente
=. La !(S simpli#icada implementada con compuertas &(*' () y A&D
5. La !(S simpli#icada implementada con compuertas &(* y &()
** Laboratorio
Con los planos elctricos a la mano' construya y veri#i%ue la operacin de los circuitos d.4. y d...
Utilice S,itc-es para las entradas y leds para las salidas.
+uestre cada circuito construido al !ro#esor.
Universidad de Carabobo.
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica
Laboratorio de Lgica Digital
!reparado por" !ro#. $ernando Lammoglia.
Prctica # 2E
Objetivo" Disear circuitos combinacionales con el !uma"or Binario "e # bits.
E%uipo" !rotoboard
Compuertas A&D' ()' &(*' &A&D' E()
S&>5?= S&>5.?= 1 5 bits $ull Adder 2
**Prelab
4. Consulte en un +anual de **L los integrados S&>5?= y el S&>5.?=. /eri%ue la ubicacin de los
terminales de entrada y salida' y los de /CC y 0&D de cada uno de ellos.
.. Dibu;e el modelo lgico y #sico de los dos Sumadores.
=. Describa el algoritmo para restar dos n<meros binarios enteros' sin signo' utili@ando el Complemento a
dos.
5. DiseAe un )estador de dos n<meros binarios 5 bits cada uno.
6. Utilice Logic,orB para Dibu;ar' Simular e Imprimir el plano lgico de"
a. Un Sumador Cinario de dos n<meros de ? bits cada uno.
b. El )estador diseAado en 5.
Utilice dos teclados Hexadecimales para las entradas y las salidas conectelas a un Display Hexadecimal.
** Laboratorio
Con los planos elctricos a la mano' construya y veri%ue la operacin del circuito &D 5 utili@ando >5.?=
Utilice Switches para las entradas y para las salidas el Displays de los protoboards del laboratorio.
+uestre el circuito construido al !ro#esor.
Universidad de Carabobo.
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica
Laboratorio de Lgica Digital
!reparado por" !ro#. $ernando Lammoglia.
Prctica # $E
Objetivo% Diseo "e &icuitos &ombinacionales usan"o el &ompara"or !'(#)*
E%uipo" !rotoboard.
Compuertas A&D' ()' &(*' &A&D' E()
S&>5?6 Comparador de magnitud de n<meros de 5 bits.
**Prelab.
Consulte el !inout 1manual2 de los +dulos **L y estudie la *abla de la /erdad del Comparador >5?6.
Determine en %ue orden se e#ect<a la operacin. Al conectarlos en cascada eEpli%ue los valores de entrada en
el primer modulo del comparador.
Utilice Logic9orB para Dibu;ar' simular e imprimir el plano lgico de un circuito %ue"
Dados dos n<meros binarios de 5 bits realice su comparacin y realice la operacin indicada a continuacin"
+,B E'-O'&E! + . B
+/B E'-O'&E! + 0 B
+1B E'-O'&E! + 0 B 0 1
Utilice como seales de entrada dos teclados hexadecimales.
Las salidas deben conectarse al display hexadecimal.
**Laboratorio.
Con los planos elctricos a la mano construya el circuito diseAado y veri#i%ue su #uncionamiento
+uestre cada circuito construido al !ro#esor.
Universidad de Carabobo.
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica.
Laboratorio de Lgica Digital
!reparado por" !ro#. $ernando Lammoglia.
Practica # #E
Objetivo% Disear circuitos L23icos &ombinacionales usan"o 4ultiple5ers como
6erramientas "e "iseo.
E%uipo" !rotoboard.
S&>5LS46= 1Dos +uE 4 de 52 y el S&>5464 1 +uE 4 de ?2
**Prelab.
Consulte el !in(ut 1manual2 de los mdulos **L y estudie la *abla de la /erdad del +ultipleEer >5LS46= y
el >5464.
DiseAe un restador de dos n<meros octales de un solo dgito sin signo' de tal manera %ue"
!i + . B , 1 # entonces el circuito pon3a la sali"a i3ual a 1
!i + . B / # entonces el circuito pon3a la sali"a i3ual a 7
Utilice Logic9orB para Dibu;ar' simular e imprimir el plano lgico del circuito diseAado
Utilice como seales de entrada dos teclados hexadecimales.
Las salidas deben conectarse al display hexadecimal.
**Laboratorio.
Con los planos elctricos a la mano construya el circuito diseAado
Conecte las entradas y salidas del circuito al DISPLA del Protoboard.
+uestre el circuito construido al !ro#esor.
Universidad de Carabobo
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica.
Laboratorio de Lgica Digital
!reparado por" $ernando Lammoglia.
Practica # *E
Objetivo" Disear circuitos combinacionales con Deco"i8ica"ores.
E%uipo" !rotoboard.
Compuertas A&D' ()' &A&D' E()
S&>54=F 1DE+UGHs con dos variables de control2' >54=? 1DE+UG de =
variables de control2.
**Prelab
Consulte el !in(ut 1manual2 de los mdulos **L y estudie la *abla de la /erdad del Decoder
>54=F y del >54=? y la polaridad re%uerida en los terminales de -abilitacin.
Utili@ando >54=? y >54=F construya un circuito %ue genere la #uncin"
F9+:B:&:D;1 +0<B0<&0<+.D0<B.D0&.<D
Utilice Logic9orB para Dibu;ar' simular e imprimir el plano lgico del circuito.
**Laboratorio
Con los planos elctricos a la mano"
a. Construya el circuito completo.
b. Conecte las salidas del circuito al DIS!LAI del !rotoboard.
c. Utilice la seAal de relo; del !rotoboard.
+uestre cada circuito construido al !ro#esor.
Universidad de Carabobo
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica.
Laboratorio de Lgica Digital
!reparado por" $ernando Lammoglia.
Prctica # =E
Objetivo% >sar Flip.Flops en el "iseo "e un circuito secuencial "e secuancia conoci"a
E?uipos" !rotoboard.
Compuertas A&D' ()' &(*' &A&D' &()' G()'
>544. 1. $$ J:2' >54>5 18 $$ D2' >54>6 15 $$ D2.
** Prelab.
DiseAe un circuito secuencial %ue #uncione seg<n lo indica la siguiente tabla.
Elabore la *abla de $lu;os' el dAS+' obtenga las ecuaciones y dibu;e el circuito es%uemtico usando
Logic 9orB.
Compare las ecuaciones %ue obtuvo con las producidas por el programa ES!)ESS(.
Imprima la ventana de tempori@acin del Logic 9orB' con el resultado de la simulacin.
** Laboratorio.
Implemente en protoboard el circuito %ue diseA. Emplee LEDHs para visuali@ar las variables de
estado.
+uestre el circuito construido al pro#esor.
+ B & @1@O @1
0
@O
0
7 7 7 77 11
7 7 1 71 77
7 1 7 17 71
7 1 1 11 17
1 7 7 11 17
1 7 1 77 11
1 1 7 71 77
1 1 1 17 71
+ B @1@O @1
0
@O
0
7 7 77 11
7 7 71 77
7 1 17 71
7 1 11 17
1 7 11 17
1 7 77 11
1 1 71 77
1 1 17 71
Universidad de Carabobo
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica.
Laboratorio de Lgica Digital
!reparado por" $ernando Lammoglia.
Prctica # (E
Objetivo" Implementar un circuito secuencial: con sali"as tipo 4oore A 4ealA.
E?uipos" !rotoboard.
Compuertas A&D' ()' &(*' &A&D' &()' G()'
>544. 1. $$ J:2' >54>5 18 $$ D2' >54>6 15 $$ D2' >6464 1+UG2.
** Prelab.
Dado el siguiente dAS+.
Asigne los cdigos a los estados.
Elabore la *abla de $lu;os' obtenga las ecuaciones y dibu;e el circuito es%uemtico usando Logic 9orB.
Compare las ecuaciones %ue obtuvo con las producidas por el programa ES!)ESS(.
Imprima la ventan de tempori@acin del Logic 9orB' con el resultado de la simulacin.
** Laboratorio.
Implemente en protoboard el circuito simulado. Emplee LEDHs para visuali@ar las variables de
estado' y las salidas.

+uestre el circuito construido al !ro#esor.
M
M
A
Y
X
X
Y
0
1
0
0
1
1
0
1
Universidad de Carabobo
Escuela de Ingeniera Elctrica.
Departamento de Sistemas y Automtica.
Laboratorio de Lgica Digital
!reparado por" $ernando Lammoglia.
Prctica # )E
Objetivo% Disear un m2"ulo conta"or "e ran3o ajustable con conta"ores sBncronos.
E?uipos" !rotoboard.
Compuertas A&D' ()' &(*' &A&D' &()' G()'
>5484 1Cont. Cinario con Clear asncrono2'
>548= 1Cont. Cinario con Clear sncrono2'
>5?6 1Comparador de magnitud de . n<meros de 5 bits2'
>55> 1Conversor CCDK> segmentos2'
+icros,itc-s' displays nodo com<n.
** Prelab.
Laciendo uso del contador >548= ' diseAe un mdulo %ue cuente de M a F si G3M' y de M a 6 si G34.
La cuenta de ste modulo debe visuali@arse en un display de > segmentos.
Simule el circuito anterior en Logic 9orB' e imprima el plano lgico.
** Laboratorio.
Implemente en protoboard el circuito diseAado.
!mplee L!D"s para #isuali$ar las #ariables de estado y las salidas.
+uestre el circuito al !ro#esor.

Das könnte Ihnen auch gefallen