Oscar Ignacio Botero H. . Diagramas Compuertas Lgicas 2
DIAGRAMAS DE COMPUERTAS FAMILIA CMOS
4001 NOR 4011 NAND QUAD 2 INPUT QUAD 2 INPUT
4030 XOR 4069 QUAD 2 INPUT HEX INVERTER
4071 OR 4077 XNOR 4081 AND QUAD 2 INPUT QUAD 2 INPUT QUAD 2 INPUT
Oscar Ignacio Botero H. 3 Diagramas Compuertas Lgicas LISTA DE COMPUERTAS LGICAS COMERCIALES
El siguiente es un listado de compuertas lgicas comerciales exceptuando las de colector abierto (open collector output) a las cuales hay que conectarles una resistencia aproximadamente de 1k de cada salida al positivo de la fuente de alimentacin, las de tres estados (tristate) las cuales tienen una terminal para habilitar la salida de cada compuerta y las que poseen funciones complementarias.
TIPO DE COMPUERTA FAMILIA LGICA TTL FAMILIA LGICA CMOS DESCRIPCIN AND 7408 4081 Quad 2 input (4 compuertas de 2 entradas cada una) 7411 4073 Triple 3 input (3 compuertas de 3 entradas cada una) 7421 4082 Dual 4 input (2 compuertas de 4 entradas cada una) NAND 7400 4011 Quad 2 input (4 compuertas de 2 entradas cada una) 7410 4023 Triple 3 input (3 compuertas de 3 entradas cada una) 7420 7440 4012 Dual 4 input (2 compuertas de 4 entradas cada una) 7430 4068 8 input (1 compuerta de 8 entradas) 74133 13 input (1 compuerta de 13 entradas) OR 7432 4071 Quad 2 input (4 compuertas de 2 entradas cada una) 4075 Triple 3 input (3 compuertas de 3 entradas cada una) 4072 Dual 4 input (2 compuertas de 4 entradas cada una) NOR 7402 4001 Quad 2 input (4 compuertas de 2 entradas cada una) 7427 4025 Triple 3 input (3 compuertas de 3 entradas cada una) 7425 4002 Dual 4 input (2 compuertas de 4 entradas cada una) 4078 8 input (1 compuerta de 8 entradas) NOT INV 7404 4069 Hex (6 compuertas de 1 entrada cada una) YES BUFFER 7407 4050 Hex (6 compuertas de 1 entrada cada una) XOR 7486 74136 4030 4070 Quad 2 input (4 compuertas de 2 entradas cada una) XNOR 4077 Quad 2 input (4 compuertas de 2 entradas cada una) Oscar Ignacio Botero H. 4 Diagramas Compuertas Lgicas RESUMEN DE COMPUERTAS LGICAS
YES NOT AND NAND
La salida es 1 cuando la entrada es 1 La salida es 0 cuando la entrada es 1 La salida es 1 cuando TODAS las entradas son 1 La salida es 0 cuando TODAS las entradas son 1 A S 0 0 1 1 A S 0 1 1 0 B A S 0 0 0 0 1 0 1 0 0 1 1 1 B A S 0 0 1 0 1 1 1 0 1 1 1 0
OR NOR XOR XNOR
La salida es 1 cuando ALGUNA entrada es 1 La salida es 0 cuando ALGUNA entrada es 1 La salida es 1 cuando son CONTRARIAS las entradas La salida es 0 cuando son CONTRARIAS las entradas B A S 0 0 0 0 1 1 1 0 1 1 1 1 B A S 0 0 1 0 1 0 1 0 0 1 1 0 B A S 0 0 0 0 1 1 1 0 1 1 1 0 B A S 0 0 1 0 1 0 1 0 0 1 1 1