Sie sind auf Seite 1von 8

Circuitos combinacionales

Comparadores de
magnitud.

Jose Eduardo Urrea Cabus 20102001778
2016

OBJETIVO
El estudiante al terminar esta prctica estar en capacidad de poder analizar
y disear las aplicaciones de los circuitos digitales combinacionales
comparadores de magnitud.


INTRODUCCIN
Los circuitos integrados comparadores tienen aplicaciones en los
circuitos de control y bifurcacin de datos. Estos circuitos son efectivos en la
toma dedecisiones; donde es muy importante realizar primero una
comparacin, y luego la accina seguir. El chip 7485 permite comparar dos
datos de cuatro bits e indicar en alguna de sus tres salidas el estatus de la
operacin obtenindose, una indicacin del resultado mayor, igual o menor.
La prctica consta de dos montajes: el primer montaje es un comparador de
tres datos de cuatro bits cada dato y el segundo montaje es un comparador
de cinco bits a partir de un solo chip 7485. La bibliografa necesaria para
realizar este laboratorio se encuentra al final de la gua y en el captulo 5 de
la misma.

MATERIALES Y EQUIPOS NECESARIOS
Tres chips 7485 o 7483 como opcional, ocho diodos leds.
Compuertas y/o chips combinacionales de acuerdo a los diseos
realizados.
Protoboard, cable telefnico, pinza, piqueta.
Multmetro digital y fuente de 5 Volt / 2 Amp.



PRELABORATORIO.
1. Funcionamiento del chip 7485 y equivalente.
2. Diseo de comparadores con compuertas.
3. Expansiones con chips comparadores.
4. Uso del chip 7483 como comparador y Aplicaciones generales de los
comparadores.

CIRCUITO INTEGRADO COMPARADOR 7485
Es un chip que compara dos datos de cuatro bits cada uno y genera a la
salida una combinacin binaria de tres lneas. Los datos de entrada A A A
A y B B B B se comparan y activan alguna de las lneas de salida fA>B,
fA=B o f A<B; adems de esto posee tres lneas de entrada IA>B, IA=B e
IA<B que sirven para realizar expansiones, utilizando dos o ms chips 7485.
La figura 5.49 muestra el diagrama del circuito integrado comparador 7485 y
la tabla resumida de funcionamiento del mismo.


Las entradas IA>B, IA=B e IA<B son menos significativas que las entradas A
y B del chip; por lo cual se deben realizar expansiones en cascada tomando
los bits acoplados en estas lneas como menos significativos. La figura 5.50
muestra una expansin en cascada realizada con este circuito integrado para
formar un comparador de ocho bits con entradas que van desde X hasta X
y Y hasta Y




El comparador digital es un circuito combinacional que compara dos datos A
y B de n bits cada uno y genera tres resultados en la salida: , . La figura 5.47
y 5.48 muestran un comparador de dos bits realizado con compuertas
digitales, la tabla FA<B, FA=B Y FA>B de la verdad y la simplificacin
mediante mapas de Karnaught. El bloque comparador debe entregar
combinaciones distintas para indicar el resultado de la comparacin; por
ejemplo, las condiciones del comparador de dos bits en la salida son:







Los sistemas de computacin y procesamiento de datos toman decisiones de
bifurcacin, saltos y bucles cuando comparan dos o ms datos. Las unidades
de control tambin utilizan los circuitos comparadores como accin
fundamental en las instrucciones de microprogramas de hardware. Las
aplicaciones de este circuito sonmuy diversas y pueden ir desde una simple
comparacin de dos datos de cuatro bits hasta circuitos complejos de
controladores digitales discretos. La figura 5.51 muestra una expansin
realizada con tres 7485 para implementar un comparador paralelo de doce
bits.


Un circuito que se puede implementar con el 7485 es un comparador que
simula el juego aleatorio con 16 valores numricos posibles por participante,
el diseo debe mostrar el valor de quin gana o pierde. La figura 5.52
muestra la solucin de este problema.

El circuito multiplexor 74157 selecciona cual de los dos jugadores tiene el
valor mayor menor; esto depende de la posicin de Sw. Si j=0 entonces el
valor que se muestra en el display es el menor de los dos; por el contrario, si
j=1 se ver en l siete segmentos el resultado mayor. Los valores que
pueden colocar los jugadores van desde cero hasta quince; sin embargo,
para visualizar esto el led rojo se enciende. Por otra parte, el led del punto
decimal enciende cuando las jugadas son iguales. Cada jugada puede ser
simulada por dos contadores binarios independientes con start / stop cada
uno.
La figura 5.53 muestra un comparador de cuatro bits implementado con el
sumador 7483, configurado como restador, y la mitad del decodificador
74139. Las compuertas OR colocadas a la salida del sumador permiten
detectar la igualdad entre M y N colocando en nivel alto la entrada B del
74139; sto permite diferenciar la condicin de mayor o igual cuando

vale
uno lgico.



DESARROLLO:
1. Implementar un circuito que compare tres datos (A, B, C) de cuatro bits
cada uno.
El circuito debe indicar con diodos leds el dato mayor y por otra parte,
sealizar el
momento cuando los tres valores son iguales (A=B=C).






Circuito con 4 bits














2. Realizar un circuito que compare dos datos de cinco bits cada uno. El
diseo se
debe realizar con un solo chip 7485.


Circuito con 5 bits

Das könnte Ihnen auch gefallen