Sie sind auf Seite 1von 7

INSTITUTO POLITCNICO NACIONAL

ESCUELA SUPERIOR DE INGENIERA


MECNICA Y ELECTRICA
UNIDAD ZACATENCO

INGENIERA EN COMUNICACIONES Y ELECTRNICA

CIRCUITOS DIGITALES

PROFESOR: VILLA CRUZ SEBASTIAN

PRCTICA 6: MULTIPLEXORES Y DEMULTIPLEXORES

FECHA DE ENTREGA: 9 DE MAYO DE 2014

ALUMNO:
CASTILLO ORTIZ GONZALO

GRUPO: 5CM8


Practica No. 6 Multiplexores y Demultiplexores.
Objetivos:
Al trmino de la prctica el alumno ser capaz de:
a) Emplear dispositivos digitales con integracin a mediana escala (MSI), para efectuar la
funcin de conmutacin lgica.
b) Utilizar los circuitos multiplexores y Demultiplexores en su forma modular (C.I.) y con
compuertas.
c) Emplear los circuitos MUX en la solucin de problemas de lgica combinacional.

Introduccin.
Un multiplexor (MUX) es un dispositivo que permite dirigir la informacin digital
procedente de diversas fuentes a una nica lnea para ser transmitida a travs de dicha
lnea a un destino comn. El multiplexor bsico posee varias lneas de entrada de datos y
una nica lnea de salida. Tambin posee entradas de seleccin de datos, que permiten
conmutar los datos digitales provenientes de cualquier entrada hacia la lnea de salida. A
los multiplexores tambin se les conoce como selectores de datos.
Un demultiplexor (DEMUX) bsicamente realiza la funcin contraria a la del multiplexor.
Toma datos de una lnea y los distribuye a un determinado nmero de lneas de salida.
Por este motivo, el demultiplexor se conoce tambin como distribuidor de datos. Como
veremos, los decodificadores pueden utilizarse tambin como Demultiplexores.
El smbolo lgico de un multiplexor (MUX) de cuatro entradas se muestra en la Figura









Desarrollo de la prctica.
6.1 Multiplexores (MUX).
Multiplexores de cuatro entradas y una salida.
a) En la tablilla de experimentacin arme el circuito cuyo diagrama se indica a
continuacin:









b) Tabla de verdad
Selector Entrada
Seleccionada
S
1
S
0
I
x
0 0 I
0
0 1 I
1
1 0 I
2
1 1 I
3








6.2 Demultiplexores (DEMUX)
Demultiplexores de una entrada y 4 salidas (compuertas).
a) Arme el circuito cuyo diagrama se muestra a continuacin.















b) Tabla de verdad.
S
1
S
0
O
3
O
2
O
1
O
0
0 0 0 0 0 1
0 1 0 0 1 0
1 0 0 1 0 0
1 1 1 0 0 0

La tabla anterior es valida solo si la variable llamada dato se encuentra habilitada, de lo
contrario no existir ninguna respuesta a la salida.


6.3 Aplicaciones con Multiplexores.
a) Un estudiante consulta el boletn de su escuela y encuentra que puede matricularse en
un curso de electrnica, solo si satisface las siguientes condiciones:
a) Tener un mnimo de 60 crditos y buen expediente, o
b) Tener un mnimo de 60 crditos y apoyo al departamento, o
c) Tener menos de 60 crditos y estudiar ingeniera, o
d) Tener buen expediente y apoyo al departamento, o
e) Tener apoyo al departamento y estudiar ingeniera.
Obtenga la funcin de salida, expresada con suma de miniterminos y utilice un
multiplexor, optimizando el nmero de entradas, para realizar dicha funcin.
Dec A B C D f
0 0 0 0 0 0
1 0 0 0 1 1
2 0 0 1 0 0
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 1
6 0 1 1 0 1
7 0 1 1 1 1
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 1
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 1
15 1 1 1 1 1


Se eligi conectar la variable B a la entrada del MUX, para optimizar el numero de
entradas:
I
0
1 2 3 4 5 6 7

0 1 2 3 8 9 10 11
4 5 6 7 12 13 14 15
0 1 B 1 B B 1 1

Se eligio el C.I. 74151 (MUX 8x1) para implementar la funcin anterior quedando las
conexiones de la siguiente manera:








b) Tomando como referencia el siguiente mapa de Karnaugh, implemente la solucin
utilizando un Multiplexor 8x1. Deber usar los irrelevantes que permiten obtener un <1>
en la tabla de optimizacin, conectando la variable y, a la entrada del MUX.



1 x
1
1 x 1 x
1


Tabla de optimizacin
I
0
1 2 3 4 5 6 7
0 1 4 5 8 9 12 13
2 3 6 7 10 11 14 15
0 y 1 0 0 1 y




x y
z
w
Implementacin con un MUX 8x1












Conclusiones
Al realizar esta prctica se comprendi de mejor manera el funcionamiento de los
Multiplexores, quedando claro su funcin de selector de datos, de igual forma se entendi
el concepto y el funcionamiento de un demultiplexor, se entendi la importancia del
mtodo de optimizacin de entradas para la solucin de problemas de lgica
combinacional, esto sirve para ahorrar tiempo al momento de armar los circuitos, ya que
con el mtodo de optimizacin solo se utilizo el circuito 74151 y un inversor, comparado
con lo que se tendra que utilizar si se implementara con compuertas bsicas representa
una enorme ventaja.

Das könnte Ihnen auch gefallen