Beruflich Dokumente
Kultur Dokumente
(1)
En esta ecuacin se muestra que el voltaje de salida del
amplificador diferencial, Vo es proporcional a la
diferencia de voltajes aplicada a las entradas (+) y (-).
El multiplicador m se denomina ganancia diferencial y
se establece por la relacin entre resistencias.
Como puede esperarse por la ecuacin (1), cuando
E1=E2 el voltaje de salida es 0. Dicho de otro modo,
cuando un voltaje comn (el mismo) se aplica a las
terminales de entrada, Vo=0 [2].
Voltaje en modo comn
La salida del amplificador diferencial deber ser 0
cuando E1=E2. El modo ms simpe de aplicar voltajes
iguales es cablear ambas entradas juntas y conectarlas a
la fuente de voltaje (figura 2). Para dicha conexin, el
voltaje de entrada se denomina voltaje de entrada en
modo comn ECM. Ahora Vo ser 0 si las relaciones de
resistencias son iguales (mR a R para la ganancia del
amplificador inversor es igual a mR a R del circuito
divisor de voltaje). Prcticamente, las relaciones de
resistencias se igualan mediante la instalacin de un
potencimetro en serie con una resistencia, como se
muestra en la figura 4. El potencimetro se afina hasta
que Vo se reduce a un valor despreciable. Esto causa
que la ganancia de voltaje en modo comn Vo/ECM, se
aproxime a 0. Esta es la caracterstica de un
amplificador diferencial que permite que una seal
dbil se capte extrayndola de una seal de ruido ms
intensa.
Fig.4.La ganancia de voltaje en modo comn debe ser
cero.
Es posible arreglar el circuito de modo que la seal ms
intensa no deseada, sea el voltaje de entrada en modo
comn y la pequea seal el voltaje de entrada
diferencial. Entonces el voltaje de salida del
amplificador diferencial contendr solo una versiona
amplificada del voltaje diferencial de entrada [2].
V. PROCEDIMIENTO
ACOPLAMIENTO CAPACITIVO
SEGUNDA ETAPA
Se supone
Por criterios
Luego la ganancia de voltaje
(1)
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
Donde
(2)
(3)
Reemplazando (2) y (3) en (1)
(4)
Reemplazando los valores en (4)
(5)
Despejamos
(6)
De la siguiente ecuacin Se despeja
(7)
Entonces
(8)
ANALISIS EN DC
De la malla de entrada tenemos
(9)
Ahora hallamos
(10)
(11)
La impedancia de entrada
(12)
AHORA PARA LA PRIMERA ETAPA
Se sabe que
(13)
Por mxima transferencia de potencia
Por criterios tenemos
La ganancia de voltaje para la etapa 1 est dada por
(14)
Sabiendo que
(15)
Reemplazando los valores
(16)
Despejamos
(17)
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
Partiendo de la ecuacin de
tenemos
(18)
Despejando
tenemos
(19)
De la malla de entrada tenemos
(20)
Ahora hallamos
(21)
(22)
ACOPLAMIENTO DIRECTO
Segunda etapa
Asumiendo un beta de 45 y una resistencia de colector
de la segunda etapa de 2k se procede de la siguiente
manera:
Con base en la ganancia de la segunda etapa:
(23)
Despejando
tenemos:
(24)
El valor de se calcula de:
(25)
El valor de
se calcula de:
(26)
Vcc = 20V, Vo = 15V, reemplazando tenemos:
(27)
Reemplazando el valor de
(28)
Hallado se obtiene el valor de
(29)
Calculado el valor de
(30)
(31)
(32)
(33)
(34)
(35)
Suponiendo:
, tenemos:
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
Suponiendo
Despejando de la ganancia tenemos:
(36)
Reemplazando
De la formula
(37)
Reemplazando
Despejado
de
(38)
Tenemos:
(39)
Reemplazando valores tenemos:
Para hallar los valores de
reemplazamos en la
ecuacin (34) de criterio de
, y obtenemos:
De igual forma se halla
AMPLIFICADOR DIFERENCIAL Y
COMN
AMPLIFICADOR EN MODO
DIFERENCIAL
Fig.5. Amplificador diferencial
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
(40)
DIFERENCIAL EN MODO COMN
Fig.6. Amplificador diferencial en modo comn
VI. RESULTADOS
SIMULACION ACOPLAMIENTO
DIRECTO
Fig.7. Circuito de Amplificador con acople directo
Fig.8. Respuesta en el tiempo de Amplificador con
acople directo. Seal amarilla salida, seal azul entrada
R1
1k
R2
100
R3
12.35k
R4
467
C1
33uF
V1
VSINE
V2
20V
R5
50
Q1
TIP41
Q2
TIP41
R6
2k
R7
656.31 AC Volts
+0.71 AC Volts
+9.29 AC Volts
+8.71
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
PRACTICA ACOPLAMIENTO DIRECTO
Fig.9. Circuito prctico acoplamiento directo
Fig.10. Salida (seal grande) y entrada (seal pequea),
del circuito de acoplamiento directo
DATOS ACOPLAMIENTO DIRECTO
Tabla 1. Resultados obtenidos acoplamiento
directo
Terico Simulacin Practica
SIMULACION ACOPLAMIENTO
CAPACITIVO
Fig.11. Circuito de Amplificador con acople capacitivo
Fig.12. Respuesta de Amplificador con acople
capacitivo. Seal amarilla salida, seal azul entrada
PRACTICA ACOPLAMIENTO
CAPACITIVO
Fig.13. Circuito de acoplamiento capacitivo
Q1
NPN
R1
700
R2
1k
V1
20V
C1
10uF
V2
VSINE R3
19.471k R4
100
AC Volts
+3.69 AC Volts
+3.83
R6
503
R7
13.51k
Q2
NPN
R8
673
R9
67
C2
10uF
AC Volts
+0.35
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
Fig.14. Seal de entrada
Fig.15. Salida primera etapa
Fig.16. Salida segunda etapa (seal de salida del
circuito)
DATOS TOMADOS ACOPLAMIENTO
CAPACITIVO
Tabla 2. Datos de la primera etapa del circuito.
Voltaje de la base (Vb) 0.12 V
Voltaje del colector (Vc) 0.6V
Voltaje del emisor (Ve) 0.13 V
Voltaje colector emisor 0.56V
Voltaje base colector 0.6V
Voltaje base emisor 0.7V
Corriente del colector 2mA
Corriente del emisor 2.131mA
Tabla 3. Datos de la segunda etapa del circuito
(salida)
Voltaje de la base (Vb) 0.22 V
Voltaje del colector (Vc) 2.4V
Voltaje del emisor (Ve) 0.22V
Voltaje colector emisor 2.39V
Voltaje base colector 2.4V
Voltaje base emisor 0.6V
Corriente del colector 2.4mA
Corriente del emisor 2.2mA
PRACTICA MODO DIFERENCIAL
Fig.17. Amplificador diferencial
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
SIMULACIN AMPLIFICADOR
DIFERENCIAL.
.
Fig.18. Amplificador diferencial
Fig.19. Respuesta del amplificador diferencial
SIMULACION AMPLIFICADOR MODO
COMN.
Fig.20. Circuito amplificador diferencial en modo
comn
Fig.21. Respuesta del amplificador diferencial en modo
comn.
Tabla 4. Resultados obtenidos amplificador diferencial
Terico Simulacin Practica
PRACTICA MODO COMUN
Fig.22. Circuito amplificador diferencial modo
comn
Q1
NPN
R2
47k
V1
9V Q2
NPN
R8
47k
R9
43k
V2
9V
V3
VSINE
V4
VSINE
+88.8
AC Volts
+88.8
AC Volts
+
8
8
.8
A
C
m
A
Q1
TIP41
R2
47k
V1
9V
Q2
TIP41
R8
47k
R9
43k
V2
9V
V3
VSINE
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
Fig. 23. Seal de entrada
Fig.24. Seal de salida
Tabla 5. Resultados obtenidos amplificador modo
comn
Terico Simulacin Practica
VII. ANLISIS DE RESULTADOS
ACOPLAMIENTO DIRECTO
Tabla 6. Anlisis del error en acoplamiento Directo
Terico Simulacin Practica % error
(t-p/ t-s)
94% / 95.6%
6.666% / 17.8%
94% / 95.6%
45% / 58%
6.666% / 17.8%
Durante la realizacin de la prctica del acoplamiento
directo se percat de que en la primera etapa R1 deba
ser mucho mayor a R2 para as cumplir con una
ganancia de voltaje de 5, en la segunda etapa RE2 deba
ser menor que RC1 para obtener una ganancia de
voltaje de 3. Tambin se observ que al bajar de valor
la resistencia RE2 la ganancia de la primera etapa
disminuye.
El porqu de los errores presentes en la anterior tabla es
debido, a que el beta del transistor es muy sensible al
cambio de la temperatura, en la simulacin no es
posible trabajar con un valor de beta deseado, por eso el
beta de la simulacin, de la prctica, y de la teora son
diferentes, ocasionado diferentes valores de voltaje en
cada una. La ganancia de la primera etapa afecta la
segunda etapa, es decir no hay un elemento que logre
desacoplar una etapa de la otra, ocasionando que el
voltaje en la segunda etapa disminuya o aumente
dependiendo de las condiciones en las que se encuentre
el circuito.
Los valores especficos de ganancia total del circuito
cumplen los requerimientos de diseo tericos para el
acople, tanto en el casos de la simulacin, practica o la
teora; como se analiz existen factores que se pueden
evidenciar en los errores obtenidos.
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
ACOPLAMIENTO CAPACITIVO
Tabla 7. Anlisis del error en acoplamiento Capacitivo
Terico Simulacin Practica
% error
(t-p/ t-s)
16.6% / 355%
0% / 12.5%
3 16.6% / 253%
20% / 74.5%
0% / 6.33%
Como se puedo observar en el acoplamiento capacitivo
se encontr la ganancia de la primera etapa es mucho
mayor que la ganancia de la 2 etapa en la simulacin,
pero la ganancia total se cumple. Al analizar los
resultados obtenido en la prctica se encontr que estos
se ajustaron a los calculados tericamente, aunque la
simulacin la ganancia total es similar debido a su error
no se puede tener como referencia del
comportamiento del amplificador.
A diferencia del acoplador directo el efecto del
capacitor entre las etapas se puede evidenciar que una
etapa no afecta mucho la otra mejorando en gran
medida la amplificacin de la seal. Durante la prctica
fue necesario tener en cuenta las condiciones
ambientales principalmente la temperatura, durante su
funcionamiento al calentarse los transistores se
afectaba en gran medida la ganancia de voltaje llegando
hasta el punto de limitar a su funcionamiento hasta en
un 50%.
AMPLIFICADOR DIFERENCIAL
Tabla 8. Anlisis del error del amplificador diferencial
Terico Simulacin Practica
%Error
(t-p/ t-s)
12.53%
/16.33%
1.35% /
5.14%
20% /
16%
20% /
58%
1.70% /
25%
La corriente del emisor podemos observar que existe
un error bastante pequeos con respecto a la realidad, si
se analiza el resultado obtenido en la prctica y el valor
de la simulacin el error asciende a un 29.53% . Este
error se ve reflejado en la ganancia real del
amplificador que vara entre 0.1v y 0.2 v.
La corriente de base del amplificador se pudo observar
tanto en la simulacin como en la prctica cuando el
voltaje de la base es igual los errores son mnimos y no
existe una variacin. En la prctica esto no es posible
realizarlos debido a que es muy complicado alimentar
ambos amplificadores con el mismo voltaje y
frecuencia debido al uso de 2 generadores
independientes lo que nos presenta variaciones en los
resultados obtenidos y en la saturacin de la seal de
salida.
DIFERENCIAL EN MODO COMN
Tabla 9. Anlisis del error del amplificador en modo
comn.
Terico Simulaci
n
Practica %Error(simul
acin
/practica)
11.26% /
13.94%
288.33%/298.
33%
3.5751/11.39
%
La corriente de base se puede observar que presenta un
error bastante evidenciable con respecto al terico, este
error p puede ser ocasionado debido a que se asume
ambos amplificadores iguales.
En la prctica no es posible en la realidad debido a
que es casi imposible hallar dos integrados exactamente
iguales y que se comporten en la prctica igual. Si se
analiza el error la simulacin y la prctica esta corriente
de base no presenta un error tan alto bajando hasta el
UNIVERSIDAD DEL QUINDO, INGENIERA ELECTRNICA, GRUPO DE ELECTRNICA II,
INFORME PRESENTADO DURANTE EL SEGUNDO SEMESTRE DE 2013.
8.04% lo que permite concluir que el comportamiento
de la simulacin se asemeja ms a la realidad.
VIII. CONCLUSIONES
Se estudi de manera terica el
comportamiento de los amplificadores, con
acoplamiento directo y con acoplamiento
capacitivo, analizando el efecto de los
condensadores como separadores de etapas de
amplificacin.
Se verifico que este tipo de acoples son muy
sensibles a los cambios de temperatura, ya que
en la presencia de estos cambios afectaban el
rendimiento del circuito amplificador.
Se comprob de manera terica y prctica el
comportamiento electrnico de la
configuracin diferencial y modo comn, se
encontr que este se puede ver muy afectado
en sus corrientes y ganancias debido a que se
requiere que ambos transistores sean
simtricos, es decir, idnticos.
En el acople capacitivo se pude evidenciar que
es necesario incluir condensadores entre
etapas, para as eliminar los efectos del voltaje
en dc a la entrada de cada etapa de
amplificacin.
IX. BIBLIOGRAFIA
[1]. C.J. Savant Jr, Martin S. Roden, Gordon L.
Carpenter. Diseo electrnico. Circuitos y Sistemas.
3ra ed. Prentice Hall. 2000.
[2] Robert F. Coughlin, Frederick F. Driscoll.
Amplificadores Operacionales y Circuitos Integrados
Lineales. Prentice Hall Hispanoamrica.
[3] Robert L. Boylestad, Louis Nashelsky. Electrnica:
Teora de Circuitos. 6a ed. Prentice Hall.