Sie sind auf Seite 1von 8

Tema:

DISEO DE FLIP-FLOPS
Objetivos:

Entender el diseo y funcionamiento de multivibradores bi-estables, ms


conocidos como flip-flops, as como su utilidad prctica.

PREPARATORIO
2.1.

CONSULTAR LA DISTRIBUCIN DE PINES Y LA TABLA DE FUNCIONAMIENTO DE


LOS CIRCUITOS INTEGRADOS: 7476, 74107, 74109, 74112. ESTA INFORMACIN
SERVIR PARA ELABORAR EL CIRCUITO PARA ESTA PRCTICA.

CIRCUITO INTEGRADO 7476


Circuito integrado compuesto por entradas individuales J, K, reloj, Set y Clear. Estos flip-flops
fueron diseados para que cuando el reloj se encuentre en nivel alto las entradas estn
habilitadas y el circuito podr aceptar datos. Los datos de entradas se transferirn a las salidas
en las transiciones de alto a bajo del reloj, es decir con transicin negativa.
DISTRIBUCIN DE PINES:

TABLA DE VERDAD:

CARACTERSTICA DE OPERACON:

CIRCUITO INTEGRADO 74107


Circuito integrado compuesto por entradas individuales J, K, reloj, y Clear. Los datos de
entradas se transferirn a las salidas en las transiciones de alto a bajo del reloj, es decir con
transicin negativa. Una entrada de nivel bajo en el Clear, conlleva a que la salida Q se ponga
en nivel bajo.

TABLA DE VERDAD:

CARACTERSTICA DE OPERACON:

CIRCUITO INTEGRADO 74109


Circuito integrado compuesto por dos flip-flops JK de alta velocidad. El diseo de este tipo de
flip-flops permite operar como un flip-flop D con solo conectar las entradas J y K, de igual
manera se puede operar como flip-flop toggle conectando K a tierra y J como entrada.

TABLA DE VERDAD:

CONDICIONES DE OPERACIN:

CIRCUITO INTEGRADO 74112


Circuito integrado compuesto por entradas individuales J, K, reloj, Set y Clear asncronos.
Cuando la entrada del reloj se encuentre en nivel alto las entradas estn habilitadas y el
circuito podr aceptar datos. Los niveles lgicos de J y K pueden ser cambiados cuando el pulso
del reloj se encuentre en nivel alto y el biestable funcione como la tabla que se mostrar a
continuacin. Los datos de entras se transferirn a las salidas en las transiciones de alto a bajo
del reloj, es decir con transicin negativa.
DISTRIBUCIN DE PINES:

TABLA DE VERDAD:

CONDICIONES DE OPERACIN:

2.2 DISEAR, UTILIZANDO SOLAMENTE COMPUERTAS NOR, UN FLIP FLOP S - R


ASINCRNICO.

0 0

Qt

Q t 1
Qt

0 1
1 0
1 1

1
0
0

0
1
0

R Q<t+1>

Alm. Datos
Ingreso de datos
Cond. Prohibida

2.3 DISEAR, UTILIZANDO SOLAMENTE COMPUERTAS NAND, UN FLIP FLOP S R


SINCRNICO ACTIVADO CON SEAL DE RELOJ CLK EN ESTADO ALTO Y QUE TENGA PRESET
Y CLEAR.

X X

Qt

0 0

Qt

Q t 1
Qt
Qt

1
1
1

0 1
1 0
1 1

1
0
0

0
1
0

CK S

R Q<t+1>

Almacenamiento
de
Datos
Ingreso de
Datos
Cond. Prohibida

2.4 CON EL CIRCUITO INTEGRADO 7476, O ALGN EQUIVALENTE, DISEAR UN FLIP FLOP
TIPO D Y TIPO T.
FLIP FLOP TIPO T

CK

Q<t+1>

<t+1>

Q<t>

<t>

Q<t>

<t>

<t>

Q<t>

FLIP FLOP TIPO D

CK

Q<t>

Q<t+1>

2.5 CON EL CIRCUITO INTEGRADO 7476, O ALGN EQUIVALENTE, EN CONFIGURACIN DE FLIP


FLOP TIPO J K, DISEAR UN CONTADOR ASINCRNICO MODULO 11 ASCENDENTE.
INCLUYA EL CIRCUITO DE BORRADO MANUAL.

BIBLIOGRAFIA

http://www.gopixpic.com/912/7476-dual-j-k-master-slave-flip-flop-datasheet/http:%7C%7Cwww*physics*mcmaster*ca%7Cphy4d6%7CLab%7CData%7C74
LS76*gif/
http://stlproletariat.wordpress.com/diy-synth-guide/chips-in-my-diy-synth-kit/
http://entegreciniz.com/asp/product/4143/74109
http://www.tamimielec.com/?177,cd-74107

Das könnte Ihnen auch gefallen