Sie sind auf Seite 1von 10

Taller de Latch y Flip-flops

1.1.
LATCH Y FLIP-FLOP
1.1.1. Establezca
la forma de onda de la salida Z del siguiente circuito.
Considere que el tiempo de atraso de los FF JK es 1ns y para las puertas
lgicas es de 0,5 ns. Considere que el periodo del reloj mostrado es 10 ns.
Asuma para los FFs un tsu y th igual a 0.

1.1.2. Dado el siguiente circuito, construya el diagrama de tiempos para las


seales Y, T y Z. No considere para el anlisis atrasos en el FF y en las
puertas lgicas.

1.1.3. Dado el siguiente circuito complete el diagrama de tiempos para Q1 y Q2.


Considere que los tiempos de atraso del FF son cero al igual que los
tiempos de set up (tsu) y de mantenimiento (hold, t h). Asuma que
inicialmente Q1=0 y Q2=0.

1.1.4. Establezca la forma de las seales CP1 y CP2

1.1.5. Dado el siguiente circuito, asuma que en t=0, Q2,Q1,Q0 = 0. Dibuje las
formas de onda de Q2,Q1 y Q0 en el diagrama temporal.

1.1.6. En la siguiente figura asuma que en t=0, a=b=0.


onda a y b en el diagrama temporal.

Dibuje la las formas de

1.1.7. Analice el siguiente circuito, establezca las formas de onda. Considere que
los FF D y T, tienen un tsu=0.5ns, th= 0,5 ns y tdq = 1 ns (tiempo de atraso).
Asuma que en t=0, b=Q=0.

1.1.11Dado el siguiente circuito dibuje las seales Q1, Q0 y


Q1 = Q0 = 0 en t=0

y.

Asuma que

1.1.12Dado el siguiente circuito complete el diagrama siguiente. Asuma que


Q1 = Q0 = 0 en t=0

1.1.13Dado el siguiente circuito,


diagrama de estados.

determine su funcin construyendo su

1.1.14Dado el siguiente circuito, dibuje las seales A,B,C,D y E. Asuma que


en t=0 el estado inicial de los FF es 0.

1.1.15Complete el diagrama del circuito mostrado en la figura siguiente,


introduciendo una compuerta Nand de 4 entradas, conectando las
seales A1, A2, A2, A3 y A4 a las entradas de la compuerta y su salida
conctela a la entrada de reset de los Flip-flops. Asuma que en t=0
A1A2A1A0 = 0101 como se muestra en la figura siguiente. Complete

el diagrama de timing dibujando la seal A3, A2, A1, y A0 durante los


6 primeros ciclos de reloj.

1.1.16 Dado el siguiente circuito establezca su funcin dibujando su


diagrama de estados o la tabla de transicin de estados.

1.1.17Considere el circuito sincrnico mostrado en la figura de abajo.


Dibuje la seal O1,O0 en el diagrama de timing correspondiente. En
este circuito, asuma que en t=0, los registro se encuentran en cero.
Tambin considere las funciones de la ALU como se muestran en la figura y
tabla siguientes

1.1.18Considerando que el circuito combinacional A (con tres entradas


Y(2:0) y siete salidas 0(6:0)) el cual realiza las siguientes operaciones
aritmticas de acuerdo con las seales de control ab como se
muestra en la figura y tabla siguiente:

Determine los smbolos desplegados en el display de 7 segmentos,


dibujndolos en el diagrama de tiempos mostrado. Considere el display
como de nodo comn (activo bajo) y que la conexiones del circuito A con las
entradas del display son: O(6) = g, O(5) = f, O(4) = e,..O(0) = a.

1.1.19El circuito siguiente se implementa para realizar operaciones


aritmticas y lgicas usando una ALU (Unidad Aritmtica y lgica, que
funciona de acuerdo a la tabla siguiente:
S1

S0

Salida

0
0
1
1

0
1
0
1

ALU(operacin
realizada sobre los
datos de entrada)
suma
OR
AND
XOR

Las seales de entrada I1 y I2, se muestra en el diagrama siguiente, dibuje


el dato de salida out (utilice cdigos hexadecimales). Asuma todos los FF
estn en reset en el tiempo t=0.

Das könnte Ihnen auch gefallen