Sie sind auf Seite 1von 4

UNIVERSIDAD NACIONAL EXPERIMENTAL POLTCNICA

ANTONIO JOS DE SUCRE


VICE RECTORADO BARQUISIMETO
DEPARTAMENTO DE INGENIERA ELECTRNICA.

Prctica # 6
CIRCUITOS ARITMETICOS

Profesor: Ing. Luis Plana


Alumnos: Eduardo Catari.
Saulo Rodrguez.
Seccin: 1

Barquisimeto julio de 1998


1. Disee un circuito para sumar nmeros representados en BCD. Utilice
sumadores binarios (7483). Explique su funcionamiento.
Con la ayuda de
ocho (8) interruptores normalmente cerrados se
ingresaban los unos lgicos (1) o ceros lgicos (0) en los manejadores de display
(74LS48) con el objetivo de visualizar los nmeros a sumar representados en
BCD.
Estos nmeros BCD se ingresaban en un sumador binario (74LS83A),
luego a la salida del sumador se obtiene la suma en binario cuatro (4) bits y un (1)
bit de acarreo si es que exista. Estos cuatro (4) bits de suma eran ingresados en
un comparador (74LS85) con la finalidad de comparar si la salida del primer
sumador era mayor que el nmero nueve (9). Si era mayor que nueve (9) en la
salida (A>B) del comparador ingresaba un uno (1) lgico a una compuerta OR
(74LS32).
Esta compuerta OR tenia en la otra entrada el posible acarreo del primer
sumador, debido a que se deba sumar el numero seis (6) a la salida con la ayuda
de otro (74LS83A) si exista acarreo o si la suma era mayor que nueve (9).
Finalmente se obtena a la salida del segundo sumador cuatro (4) bits y un
posible acarreo (representando si exista el nmero uno (1) decimal a travs del
encendido de un led). Estos cuatros (4) bits de salida eran ingresados a travs de
otro manejador de display (74LS48) con el objetivo de visualizar junto con el led el
nmero reperesentado en forma BCD.

Qu desventaja tiene un sumador paralelo comparado con un Carry Look


Ahead ?. Qu ventaja tiene ? .
El sumador paralelo tiene como desventaja de realizar la suma interna en
forma secuencial, debido a que de la suma de los primeros bits menos
significativos se puede obtener un acarreo que debe tomarse en cuenta para la
siguiente suma, por lo tanto mientras ms bits estn implicados en esta operacin,
mayor ser el tiempo de retardo para entregar la salida.
El sumador paralelo tiene como ventaja la de poseer un encapsulado con
una circuitera ms sencilla, lo cual le da menores requerimientos de potencias
ooooooooooooooooooooooooooooooooooooooooooooooooooooooo

Qu problema puede tener un Carry Look Ahead cuando las palabras a


sumar son grandes (por ejemplo 8 bits) ?.
El problema puede estar reflejado en un mayor requerimiento de potencia,
pero esto es compensado por la velocidad que el Carry Look Ahead representa.
La potencia disipada es un factor importante para el diseo de nuevos
procesadores, donde las palabras son mayores a los ocho (8) bits y la velocidad
es un granvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvv

Das könnte Ihnen auch gefallen