Sie sind auf Seite 1von 12

Punta Lgica para TTL CMOS

Publicado el
El probador de estados lgicos se puede usar en cir cuitos en donde el voltaje es de 5 hasta 30 Voltios. El componente principal del circuito es la
compuerta 7400 que internamente tiene 4 compuertas pero se usan 3 y trabajan como inversores.

Lista de materiales:
C1 7400
C2 7805
Q1 BC548
R1 1K
R2 10K
R3 470 Ohmios
R4,R5,R6,R7,R8,R9 180K
Ds display anodo comn
Socalo

77

CN 2 cocodrilos

Sonda Lgica
Introduccin:

Principio de la Sonda Lgica


De todos es sabido que los circuitos digitales suelen trabajar a unas velocidades que hacen imposible el empleo de los tradicionales
instrumentos de prueba para la deteccin, seguimiento y reparacin de averas. Si intentamos utilizar el multmetro, no podremos leer el verdadero
nivel lgico debido a la inercia coercitiva del galvanmetro, el equipo no es adecuado para detectar los rpidos cambios de nivel de una serie de
impulsos tambin llamado tren de impulsos. Las sondas lgicas, pueden ayudarnos proporcionando una indicacin optica del nivel lgico (mediante
LEDs) en la patilla del circuito integrado o la pista bajo prueba, siempre que las variaciones sean relativamente lentas o estticas.
Consideremos el caso, en el que necesitamos conocer el estado lgico de un punto del circuito bajo prueba y hacer un seguimiento de una seal
y, no disponemos de un osciloscopio, slo un multmetro, las posibilidades de exito, se veran comprometidas a poco que tengamos que seguir una seal
de cierta frecuencia. En estos casos, es necesario disponer de un elemento llamado Sonda Lgica Digital, la cual nos ayudar en cierto modo, en el
cometido que se propona (siempre que la velocidad no sea demasiado alta), el seguimiento de una seal a travs de un circuito funcional.
Cuando se trata de realizar ciertos montages en electrnica digital, pronto o ms tarde, surge la necesidad de conocer el estado de una puerta
lgica o la situacin en la que se encuentra un circuito integrado del que sospechamos de su integridad, ste es el momento que se hace imprescindible,
disponer de una sonda que nos permita conocer los diferentes estados que registran las distintas patillas del dispositivo bajo sospecha.
Si bien, en esta ocasin no podemos decir que la sonda que vamos a abordar sea 100 x 100 profesional, s podemos asegurar que nos
proporcionar suficiente margen de seguridad al detectar los niveles lgicos (en prueba), sin realizar un desembolso gravoso para nuestra economa.
El procedimiento a seguir, es preparar un circuito capaz de detectar el estado del punto bajo prueba (sin influenciar en lo posible al circuito).
Para lo cual, es importante preparar un circuito de entrada que presente una alta impedancia, sobre el circuito que se va a controlar, esto permitir la
deteccin sin apenas absorcin o adicin de seal del circuito bajo prueba.

Lograr una alta impedandia de entrada puede conseguirse mediante circuitos pasivos: resitencias, condensadores, diodos, etc, o activos, es decir,
mediante circuitos integrados operacionales o lgicos, con los que se logra una muy alta impedancia (Z) de entrada.
Nota: Los circuitos elaborados con operacionales, no los vamos a estudiar debido a la necesidad de una alimentacin simtrica con sus valores
entre +7V y -7V, alimentacin que puede no est a nuestro alcance a la hora de un anlisis rpido y efectivo.
Debemos centrarnos en dos tipos bsicos debido a la tecnologa utilizada, uno es el referente a la familia TTL, y otro a la familia CMOS.
Iremos realizando ciertos ejemplos que nos llevarn a conocer los diferentes casos y posibilidades, segn necesidades y las tecnologa. Para
empezar, vamos a contemplar el caso de los niveles TTL con componentes pasivos, conectaremos una resistencia a un amplificador seguidor de seal,
para que nos amplifique el nivel detectado sin inversin de fase y la salida la inyectaremos a un transistor separador, el cual se encargar de activar
unos diodos led rojo y verde por ej. como indicadores de estado alto (H) o bajo (L), respectivamente.

Fig. 1
El esquema de la figura 1, es eficiente para la mayora de los casos con niveles TTL y muestra la disposicin de los pocos componentes
electrnicos pasivos, necesarios para la Sonda Lgica propuesta. La alimentacin de la sonda admite un ancho rango de valores y puede tomarse del
circuito bajo prueba o con baterias a tal efecto, no obstante las masas o negativos deben ser comunes a ambos circuitos.
El problema que puede presentar la sonda de la figura 1, reside mayormente en los niveles lgicos, forzados por el diodo zener, rango del TTL.
Cuando se trata de tecnologa CMOS, ya que stos, varan con respecto a los de TTL, debido esencialmente a la diferencia de consumo y tensin que
alimenta a cada familia y la diferencia de las cargas que soportan ambas.
En la sonda presente en la figura 2, se trata de un circuito ms elaborado y cercano a los nivelas CMOS, aunque los niveles que presenta para
TTL, no son del todo rigurosos, se pueden aceptar como buenos.

En dicha figura, se aprecia una fuente de corriente constante de unos 15mA, formada por los componentes pasivos: Tr1, R3, R4, D5 y D6, la
cual se encarga de alimentar el LED correspondiente, segn el nivel lgico detectado.
Los diodos D1 y D2, sirven de proteccin para la sonda, contra tensiones fortuitas de hasta 100V. Si a la conexin "libre" de R1 de 100k, se
aplica una tensin elevada respecto a masa, la puerta inversora N1 del circuito integrado CMOS, invertir este nivel y el ctodo de D3 (Rojo) se
pondr a masa, por consiguiente se iluminar, indicando un nivel alto H.
Mientra tanto el nivel del ctodo de D4 (Verde), permanecer alto gracias a la nueva inversin producida por N2, y por consiguiente, dicho
diodo no se iluminar. Slo se iluminar cuando al extremo libre de R1 se le aplique una pequea tensin, respecto a masa inferior a 1/3 de la tensin
de alimentacin, en cuyo caso el nivel bajo 0, se transmitir hasta el ctodo de D4 y ste se iluminar indicando un nivel L, lo que conlleva que el
diodo D3 se desactive permaneciendo ambos diodos en ese estado hasta que se produzca un cambio en la entrada.
La resistencia R2 tiene encomendadas las funciones de limitar la carga que presentar la sonda al circuito bajo prueba por una parte y pone a
masa al primer inversor N1 cuando no se aplica tensin alguna a la entrada, evitando as que las puertas N1 y N2 entren en auto-oscilacin por la gran
sensibilidad que estas presentan por tratarse de CMOS.

Fig. 2
Esta sonda se ajusta mucho mejor a los niveles CMOS segn las necesidades que se pueden presentar.
Ahora vamos a analizar un tercer esquema, que nos muestra otra forma de presentar los diferentes estados de una sonda. En el esquema, podemos
apreciar una entrada seguida de unos transistores, un IC y un display de 7 segmentos de ctodo comn, como element de presentacin, en lugar de los
tipicos diodos led.

Al aplicar a la entrada E un nivel alto, Tr1 estar activo por lo que el estado de los Tr2 y Tr3 es inactivo. La salida de Tr3 es alta, luego la salida
de IC1a es baja y la salida de IC1b es alta porque su entrada es baja (colector Tr1 bajo). Adems de los segmentos 'e' y 'f', los segmentos 'b', 'c' y 'g',
estarn iluminados, formando de esta manera una H en el indicador.
Si la seal de entrada es un nivel bajo, Tr1 no conducir y Tr2 y Tr3 estarn activos, lo que activar un nivel alto en la salida de IC1a, y que la
salida de IC1b, est a nivel bajo, activando el segmento 'd', debido a que los segmentos 'e' y 'f' en estas condiciones, permenecen iluminados, el
indicador presentar una L.

Si la entrada est al aire o no tiene un nivel lgico definido, todos los transistores estarn en conduccin gracias a R1, R2 y R3, por tanto las
salidad de IC1a e IC1b estarn ambas altas, activando de forma conjunta los segmentos 'a', 'b', 'c', 'e' y 'f', presentado una N, como No nivel.
Una sonda ms completa, con dos partes bien diferenciadas, ya que la parte coloreada en azul, no es necesaria si el proyecto se pretenda ubicar
en el interior de un recipiente similar a un rotulador en desuso o un elemento parecido, al que se le practicar una apertura suficiente para la
presentacin del display.
Ahora presentaremos un nuevo esquema que considero como el ms completo por su elaboracin. Ciertamente requiere unos cuantos
componentes ms que los precedentes, pero vale la pena su realizacin, se han producido unos pequeos retoques para mejorar su rendimiento.

Podemos apreciar que se necesitan cinco transistores, uno de ellos PNP, el resto NPN, un CD4093 y un indicador (display) de 7 segmentos de
nodo comn (CA), el resto son componentes normales como resistencias y diodos de pequea seal.
En el momento de conectar la sonda a la alimentacin, se ilumina el punto decimal del display como indicador de funcionamiento y que est
preparado para su funcionamiento. Si no se aplica ninguna seal a su entrada o si sta seal no est definida como un estado lgico, el indicador a parte
del punto decimal, permanecer oscuro y eventualmente si se opta por realizar la parte coloreada, el altavoz permanecer mudo.
Si la seal de entrada es un nivel lgico bajo, el indicador muestra una L y el altavoz emite una nota grave. As, cuando la seal de entrada es un
nivel lgico alto, en el visualizador se presenta una H y el altavoz emite una nota ms agda.
Objetivo:
Comprobar las funciones de las compuertas logicas NAND (74LS00) en su funcin original y como inversor

Material:
Compuerta lgica NAND(74LS00)
Transistor 2N222
3 LED
3 resistencias (220)
Bateria 9V
Proto
Multimetro
Diseo:

Desarrollo:
Para llevar acabo esta practica se realiz el circuito detector de pulsos de acuerdo a las caractersticas vistas en clase, posteriormente se compovo su
funcionamiento aplicando 0 y 1 lgicos. Despus se realizaron mediciones de voltaje y de la corriente entre dos inversores.

Y los resultados fueron los siguientes:

Mediciones

Voltajes
Diodo

Encendido

Apagado

D1

4.21

0.29

D3

0.29

0.29

Corrientes
Diodo

Encendido

Apagado

D1

0.00 mA

0.23 mA

D3

0.24 mA

0.23 mA

Das könnte Ihnen auch gefallen