Beruflich Dokumente
Kultur Dokumente
AO TALLER DE INSTRUMENTACIN
CONVERSIN DIGITAL/ANALGICA
Los
procesos
constantemente.
del
mundo
real
producen
seales
analgicas
que
varan
Cada entrada digital requiere una seal elctrica que represente un 1 lgico o bien
un 0 lgico. D0 es el bit menos significativo (LSB), D3 es el bit ms significativo (MSB).
El grfico muestra la tensin de salida analgica Vo contra 16 posibles combinaciones de
entrada digital. Tambin se muestra Vo en funcin del bit menos significativo.
La resolucin se define en dos formas:
1- Como el nmero de valores distintos de salida analgica que pueden
ser suministrados por el conversor D/A. En el caso de un conversor de
N bits, se tiene: resolucin = 2N
2- Como la razn del cambio en la tensin de salida producido por un
cambio del bit menos significativo en la entrada digital. Para calcular la
resolucin con esta definicin se necesitan dos datos contenidos en las
hojas de informacin, ellos son:
a- la tensin de salida a plena escala VoFS (tensin resultante cuando
todas las entradas son 1)
b- el nmero de entradas digitales N
resolucin =
VoFS
2N 1
Ahora tenemos los elementos bsicos para determinar la ecuacin de entrada salida, esta ecuacin se obtiene al multiplicar la resolucin por el cambio en la entrada
digital dada en bits menos significativos.
Vo = resolucin . D
donde Vo es la tensin analgica de salida y D es el valor decimal de la entrada digital.
EL CONVERSOR D/A CON RESISTORES PONDERADOS
Este tipo de conversor utiliza resistencias cuyos valores estn relacionados con el
peso de los bits, e interruptores electrnicos para indicar el valor de la entrada digital.
El problema de este conversor es el margen de valores de las resistencias, puesto
que se hace difcil producir resistencias con la precisin requerida en forma de integrado.
La estructura bsica para un conversor de 4 bits es la siguiente:
La estructura
C es un condensador de bajas
CODIFICACION
Es asignarle una combinacin binaria distinta a cada nivel obtenido en la
cuantificacin.
La resolucin se define en dos formas:
1- Como el nmero mximo de cdigos de salida digital que pueden ser
suministrados por el conversor A/D. En el caso de un conversor de N bits, se
tiene: resolucin = 2N
2- Como la razn de cambio del valor en la tensin de entrada Vi, que se necesita
para cambiar en 1 LSB la salida digital.
ViFS
2N 1
D = Vi / resolucin
El grfico muestra que la salida
binaria es por ejemplo 0101 para
todos
los
valores
de
Vi
Dicha incertidumbre se
conversor D/A, la lectura sera 0V. Por lo tanto, en la conversin A/D se ha introducido un
error llamado error de cuantificacin, que ser igual a LSB en toda la gama.
formas de onda, de las cuales slo una est en el nivel lgico 1 en cada instante dado; el
nivel lgico 1 es transferido de A a B a C, etc. en cada ciclo sucesivo de clock.
Los tres flip-flop RS, FF1, FF2 y FF3 se emplean para registrar los bits digitales,
correspondiendo a FF1 el LSB y a FF3 el MSB.
El ciclo de conversin comienza con QA=1, tendremos Q3=1 y es presentada la entrada
100 al conversor D/A que provee una salida analgica correspondiente Vo. La salida Co
del comparador ser entonces 0 1 dependiendo de si Vi > Vo Vi < Vo
respectivamente. Durante el intervalo siguiente de clock QB=1 y G3 est habilitada, por
lo tanto FF3 estar puesto a cero si Co=1 y queda en 1 si Co=0.
CONVERSORES A/D y D/A - 77
La cuenta registrada es
1
V
dt
V
dt
i
r
0
0
T
1
1
Vo = Vi T + V r (T1 T )
Vo =
Vi dt =
cuando Vo = 0V tendremo s
1
1
Vi T = V r (T1 T )
N
pero T = 2 Tclock y T1 T = Tclock
V
Vi 2 N Tclock = V r Tclock = i 2 N
Vr
COMPARACION DE LOS DIFERENTES TIPOS DE CONVERSORES A/D
Los conversores que hemos vistos representan dispositivos cuyas velocidades de
operacin se pueden clasificar en tres mrgenes diferentes.
El ms rpido es el conversor comparador en paralelo, excepto por el retardo en los
comparadores, este conversor hace que est disponible una salida digital en el momento
en que es aplicada la seal de entrada analgica; por lo tanto este conversor es el sistema
preferible cuando se requiere mxima velocidad. Si los requisitos de hardware (cantidad
de comparadores) son excesivos, se puede emplear una disposicin en cascada,
sacrificando velocidad y precisin.
El que le sigue en cuanto a velocidad es el conversor por aproximaciones sucesivas;
el tiempo necesario para una conversin aumenta linealmente con el nmero de bits,
requiriendo aproximadamente tantos pulsos de clock como bits, en realidad N+2 si
incluimos los intervalos de clock para la puesta a cero y la lectura.
El
conversor
contador
es
ms
lento,
la
frecuencia
de
clock
aumenta
6 1
o
o
20.10 o (10V) 75 C 25 C = 10mV con una conversin de 10 bits, el error limita la
TIPO
RESOLUCIN
TIEMPO
TENSIONE
S
MC14433P
D/S
3 dg.
40 ms
+5V; +8V
MC14443P
S/S
8 bits
300 ms
+5V; +8V
MC14447P
S/S
8 bits
300 ms
+5V; +8V
ADC0804
8 bits
100 s
+5V
ADC0808
8 bits
100 s
+5V
ADC0809(*)
8 bits
100 s
+5V
ADC0817(**)
8 bits
100 s
+5V
ADC820B
8 bits
10 s
+5V
EL ADC0804 DE NATIONAL
El ADC804 es un conversor A/D de aproximaciones sucesivas de 8 bists, 1LSB, con
salidas tri-state y un tiempo de conversin de 100s.
Las entradas y salidas son compatibles con lgica TTL y CMOS.
El dispositivo
5V
0,02V .
28 1
operacin normal del conversor, este interruptor debe permanecer abierto), cabe hacer
notar que si los pines 1 y 3 permanecen en estado bajo el conversor quedar reseteado,
es decir que el pin 3 debe hacer recibir un pulso para que resetee ye inicie la conversin.
En salida INTR (pin5) aparece un flanco descendente de una determnada duracin
cuando finaliza la conversin, por lo tanto si se conecta directamente al pin 3 actuar
como un nuevo pulso de inicio de conversin conversiones contnuas.
La entrada RD habilita los latches de salida del conversor, si esta entrada se
conecta a masa los mismos estarn siempre habilitados.
A continuacin mostramos como aplicacin del conversor un medidor digital de luz
conversor?
4. Cmo modificaras al conversor D/A de resistores ponderados para obtener a la salida
tensiones positivas y negativas?
deberan ser los valores de las tensiones de referencia para obtener a la salida un
rango de -2V a 4V?
5. Para conversor A/D de 4 bits basado en la conversin tensin/frecuencia con R=10K,
C=10nF y |VR|=500mv, calcular:
a- El tiempo de mantenimiento de cuenta, si la mxima tensin a medir es 10V.
b- La salida digital cuando Vi=4,67V
6. Cul debera ser el valor de VR utilizado en un A/D de 4 bits doble rampa, si la
mxima cuenta se corresponde con la mxima tensin de entrada Vi=9,375V?
7. Un sensor entrega tensiones entre 1V con una precisin del 0,002% a FSR.
a- Cuntos bits debera tener el conversor A/D elegido?
b- Si la estabilidad del conversor es de 20ppm y trabaja a 60C, a cuntos bits se
limita la respuesta?
CONVERSORES A/D y D/A - 84