Beruflich Dokumente
Kultur Dokumente
EXPERINCIA No: 10
TTULO DO EXPERIMENTO:
Contadores Assncronos e Sncronos
2014
Sumri
o
1. Objetivos Gerais
.......................................................................................................
...........
3
2. Material Necessrio
.......................................................................................................
.....
3
3. Montagem
.......................................................................................................
...................
3
4. Fundamentos Tericos
.......................................................................................................
.
5
5. Andamento das atividades
..................................................................................................
8
6. Problemas Complementares
............................................................................................. 11
2/11
1. Objetivos Gerais
Ao trmino destas atividades o aluno dever ser capaz de:
- Determinar a frequncia do sinal de clock na sada de cada
flip-flop que compe um
contador assncrono.
- Diferenciar contadores assncronos de sncronos.
- Calcular a quantidade de flip-flops necessria para executar
determinada contagem.
- Projetar contadores assncronos e sncronos, crescentes e
decrescentes.
2. Material Necessrio
- 01 (um) CI 7400 (quatro portas NAND)
- 01 (um) CI 7476 (dois flip-flop JK com preset e clear)
- 01 (um) CI 74153 (dois MUXs de quatro canais com entradas enable)
- 01 (um) kit de eletrnica digital composto de matriz de
contatos, gerador de pulsos (clock) e fonte de tenso de 5 V.
- 01 (um) multmetro.
- 01 (um) osciloscpio digital de dois canais.
- fios coloridos para conexo.
3. Montagem
3.1 Utilize um CI 7476 (Fig. 1) para executar a montagem do contador
apresentado na Fig. 2. As sadas QB (MSB) e QA (LSB) devem ser ligadas em
LEDs para exibio da contagem.
3.3 Utilize um CI 74153 (Fig. 4) para funcionar como um MUX de dois canais
(Fig. 5) e conecte entre os dois flip-flops do CI 7476 um MUX de dois
canais para obter um contador crescente/decrescente como apresentado na
Fig. 6.
4.
Fundamentos
Tericos
Os flip-flops so elementos de memria que constituem os
contadores (tipo de circuito sequencial). Neste experimento so utilizados
flip-flops JK sensveis borda de descida do clock e com entradas preset e
clear. A tabela verdade do flip-flop JK utilizado apresentada na Fig. 7.
PRE
1
0
CLR
0
1
CLK
X
X
J
X
X
0
0
1
K
X
X
0
1
0
Q
0
1
Q0
0
1
=
5,907
=
=
0,301
0,301
log10 2
log10 2
log10 2
=
n "5,907
& flops
n!=!6!!flip
Fig. 10 Formas de onda de um contador assncrono de trs bits ilustrando os efeitos dos atrasos de
propagao dos flip-flops
para diferentes valores de frequncias de pulsos de entrada: (a) 1
MHz e (b) 10 MHz.
n #log
Soluo PE2:
o
1 passo: determinar a quantidade mnima n de flip-flops necessria.
n
n
2 1# #3 2 #4 24
n!=!2!!flip & flops
Entradas
J
Q
0
X
1
X
X
1
X
0
Estado
Atual
Q
B
0
0
1
1
Estado
Futuro
QB
0
1
1
0
QA
0
1
0
1
QA
1
0
1
0
JB
0
1
X
X
0
QA
X
3
X
QA
0
3
1
1
1
3
X
QA
X
3
1
1
QA X
1
X
X
1
X
JB = QA
KB = Q A
JA = 1
KA = 1
o
4 passo: desenhar o contador sncrono de acordo com as
quatro funes lgicas
obtidas no passo anterior.
5.
Andamento das
atividades
5.1 Encaixe o CI 7476 na matriz de contatos da forma ilustrada na Fig. 13
observando antes se todos os 16 pinos do mesmo esto inteiros. O
entalhe do CI deve, obrigatoriamente, ficar esquerda de tal forma que seja
possvel ler a inscrio do chip normalmente, podendo o mesmo
ficar
posicionado mais esquerda ou mais direita sem problemas, desde que
mantenha a linha horizontal para evitar curto circuito entre os pinos na
mesma vertical.
5.2 A numerao dos pinos dos CIs DIP (dual inline package) comea no
canto inferior esquerdo (pino 1), avana para a direita at o canto inferior
direito (pino 8 neste caso), continua do canto superior direito (pino
9 neste caso) at o canto superior esquerdo (pino 16 neste caso).
A Fig. 1 resume essa numerao para o CI 7476. Monte o
circuito apresentado na Fig. 2, onde cada uma das sadas QB (pino 11) e
QA (pino 15) devem ser conectadas a LEDs, e a entrada de clock CLKA
(pino
1) deve ser conectada a uma chave. Ligue o circuito e
pressione varias vezes a chave conectada ao clock CLKA (pino 1).
Obs.: importante realizar o teste prvio de continuidade de cada
fio utilizado na montagem por meio
de multmetro para evitar
insucessos. Utilizar as cores dos fios em seu favor uma
boa prtica, como sugesto use uma mesma cor de fio para o GND
(marrom), outra cor para o
Vcc (laranja) e assim por diante, de modo a facilitar a
visualizao da montagem.
Q1 Marque a seguir a alternativa que melhor completa a sentena: o
estado das sadas QBQA
do circuito contador da Fig. 1
mudam ...
(a) quando o sinal da chave vai do nvel baixo para o nvel alto (borda de
subida do clock). (b) quando o sinal da chave vai do nvel alto para o
nvel baixo (borda de descida do clock). (c) em ambas as situaes
descritas nos dois itens anteriores.
Q2 Complete na Tabela 1 a sequencia de diferentes estados observados
nas sadas QB e QA ao
pressionar varias vezes a chave conectada ao clock
CLKA (pino 1).
QB
(MSB)
QA
(LSB)
na
das
CLKA
QA
QB
Fig. 14 Formas de onda nas sadas de um
contador.
QA
(LSB)
Fig. 15 Disposio dos chips 7476 e 74153 (ambos com 16 pinos) na matriz de contratos
(protoboard).
6. Problemas Complementares
6.1 Projete um contador de dcada assncrono crescente (contagem de 0 a
9).
6.2 Projete um contador de mdulo 8 sncrono crescente (contagem de 0 a
7).