Sie sind auf Seite 1von 42

ECC 7NA

NOME: Rodrigo Henrique Gomes RA:29496203


NOME: Roberto Dias de Magalhes RA:29296131
NOME: Ana Glria Dias da Silva RA:29493445
NOME: Joo Rodrigo Aparecido RA:29496011

CIRCUITOS DIGITAIS
Professor: Vlamir Belfante
prof_vlamir@yahoo.com.br

ATPS - 30%
Avaliaes - 70%

Referncia bibliogrfica:
Elementos de eletrnica digital - Francisco Gabriel Capuano e Ivan Idoeta - Ed. rica + apostila de
laboratrio.

CRONOGRAMA:
AGO
6 - Plano de ensino, sistema de notas, bibliografia, etc...
13 - Circuitos lgicos - portas lgicas
20 - Continuao de portas lgicas
27 - lgebra booleana

SET
3 - Laboratrio Sistemas Digitais (11 andar)
10 - Circuitos combinacionais
17 - Codificadores / decodificadores
24 - Circuitos aritimticos
OUT
1 - Prova 1 bimestre
8 - Substitutiva
15 - Multiplex / Demultiplex
25 - Flips-flops
29 - Contadores
NOV
5 - Registradores de deslocamento
12 - Clula de memria
19 - Noo de microcontroladores
26 - Prova 2 bimestre (30% ATPS)
DEZ
3 - Entrega de notas
10 - Reviso de prova
17 - Prova subst.
24 - Recesso escolar
31 - Recesso escolar II

Aula 1

PORTAS LGICAS
Link de referncia: http://pt.wikipedia.org/wiki/Portas_l%C3%B3gicas
1 Porta E (AND)

Existiro eltrons circulando pelo circuito quando ele se fecha.


Quais elementos nos temos olhando para esse circuito?
Apenas dois tipos de elemento: chaves e lmpada
Chave ENTRADA
Lmpada SADA
Ns temos s duas chaves. Ento, o nmero de combinaes sero 4.
Vamos jogar isso numa tabela verdade? Para isso, considere que 0 igual lmpada desligada e 1
a lmpada ligada:
ENTRADA SADA (LMPADA)
Ch1 Ch2

A AND B

A primeira combinao, com as chaves desligadas, no corre energia pra lmpada


acender

Ela no vai acender se eu ligar s a ltima chave...

Idem para o caso de eu ligar s a primeira...

No final, s acende mesmo quando as DUAS chaves esto ligadas!

Vamos ver isso de um outro jeito (simbologia de acordo com a norma ANSI):
S
E1

E2

Onde E = Entrada e S = Sada (bvio,no?)


2 Porta OU (OR)

Seguindo o padro do exemplo anterior...

ENTRADA SADA (LMPADA)


Ch1 Ch2

A OR B

Simbologia:

1 Porta Inversora (NOT)

Seguindo o padro do exemplo anterior...

ENTRADA SADA (LMPADA)


Ch1

NOT A

Simbologia:

NAND (NO E)

ENTRADA

SADA

a NAND b

Chip NAND
TTL = Famlias chip alimentao = 5V

NOR

ENTRADA SADA
a

a NOR b

XOR (CIRCUITO EQUIVALENTE)

ENTRADA SADA
a

a XOR b

XNOR (COINCIDNCIA)

ENTRADA

SADA

a XNOR b

ATPS DE CIRCUITOS DIGITAIS


Pesquisa (trabalhosfeitos.com.br):
Fotoclulas (fototransistor, fotodiodo)

Lei da Reflexo
Motor DC
AGV

LGEBRA DE BOOLE
1 - Postulado da Complementao
SE A = 0  = 1
SE A = 1  = 0
Pois bem, o A barra sempre o inverso de A. Mas e o A duas barras??
= {Se A = 0  = 0; Se A = 1  = 1
Logo, = A
Qual o postulado?
Se temos barras mpares, teremos a varivel negada; mas se tivemos barras pares,
teremos a prpria varivel (as barras se auto cancelam)

2 Postulado da adio

0+0=0
0+1=1
1+0=1
1+1=1

A+0=?
Se A = 0  0 + 0 = 0
Se A = 1  1 + 0 = 1
Logo, A + 0 = A (A ou Zero sempre dar A)

A+1=?
Se A = 0 A + 1 = 0 + 1 = 1
Se A = 1  A + 1 = 1 + 1 = 1
Logo, A + 1 = 1 (A ou Um sempre dar 1)

A+A=?
Se A = 0  0 + 0 = 0
Se A = 1  1 + 1 = 1
Logo, A + A = A (A ou A sempre A)

A+=?
Se A = 0  0 + 1 = 1
Se A = 1  1 + 0 = 1
Logo, A + = 1 (A ou A barra sempre dar 1)

2 Postulado da multiplicao
0.0=0
0.1=1

1.0=1
1.1=1

A.0=?
Se A = 0  0 . 0 = 0
Se A = 1  1 . 0 = 0
Logo, A + 0 = 0 (A e Zero sempre dar Zero)

A.1=?
Se A = 0  0 . 1 = 0
Se A = 1  1 . 1 = 1
Logo, A . 1 = A (A e Um sempre dar A)

A.A=?
Se A = 0  0 . 0 = 0
Se A = 1  1 . 1 = 1
Logo, A . A = A (A ou A sempre A)

A.=?
Se A = 0  0 . 1 = 0
Se A = 1  1 . 0 = 0
Logo, A + = 0 (A ou A barra sempre dar Zero)

4 Propriedades:
4.1 Propriedade Comutativa
Adio: A + B = B + A
Multiplicao: A .B = B . A
4.2 Propriedade Associativa

Adio: A + (B + C) = (A + B) + C = A + B + C
Multiplicao: A (B . C) = (A . C) . C = A . B . C
4.3 Propriedade Distributiva

(foto)
5 Primeiro teorema de De Morgan
O complemento do produto igual soma dos complementos.

. = +
A
0
0
1
1

E
0
1
0
1

A.E
0
0
0
1

.
1
1
1
0

1
1
0
0

1
0
1
0

+
1
1
1
0

6 Segundo Teorema de De Morgan


O complemento da soma igual ao produto dos complementos

(+)=(.)
(.)=(+)
7 Identidades Auxiliares
A+A.B = ?
A (1 + B) = ?
A.1=A

8 Segunda identidade
(A+B).(A+C) = A+(B.C)
A.A+A.C+BA+BC
A+AC+AB+BC
A(1+C+B)+BC
A+BC
9 Terceira Propriedade
A + B = A + B
[foto]

MAPAS DE KARNAUGH
2 variveis
S = A.E+ .E+ = A+E
22 = 4
E\A
0
1

0
0
1

3 variveis

1
1
1

S = A.E.I+A..I+..I+A..+ ..I+ .E.=?


I\AE
0
1

00
1
1

01
1
1

11
1
0

10
1
1

S = E + A + I
APLICAO
Dispomos de uma bomba para puxar gua, que vai
alimentar 2 (duas) caixas dgua: A e B. Essa alimentao
feita conforme o esquema dado:
S1 e S2 so vlvulas que controlam a entrada de gua nas
caixas A e B,
- A bomba deve ligar quando pelo menos uma caixa
estiver vazia; a bomba no deve funcionar quando o
reservatrio C estiver vazio.
Elaborar um circuito lgico de controle
Esquema de montagem:

FLIP-FLOPS
Recordando...
Porta AND

ENTRADA

SADA

a AND b

Circuito bsico

S
0

R
0

QA
0

Q-F
1

QF
0

Q-T
1

0
0
0
1
1
1
1

0
1
1
0
0
1
1
S
0
0
1
1

1
0
1
0
1
0
1
R
0
1
0
1

0
1
0
1
0
1
0
QF
QA
0
0
?

FLIP-FLOP JK

1
0
0
1
1
1
1

0
1
1
0
0
1
1
Q-F
Q-A
1
1
?

J
0
0
1
1

K
0
1
0
1

Q
QA
0
1
Q-A

FLIP-FLOP TIPO D

QQ-A
1
0
QA

D
0
1

Q
0
1

Q1
0

FLIP-FLOP TIPO T (TOOGLE)


1 - Diante da explicao do contador de 6
bits, ou seja, de zero a sete, projete um
novo contador de 4 bits que conte de zero a
quinze. Apresente o circuito

2 - Uma vez projetado o contador de 3 bits e


o contador de 4 bits, apresente agora o
circuito atravs de chips comerciais, com o
desenho do FF interno ao chip.

CONTADORES SNCRONOS COM FLIP FLOP


Ateno tcnica de projeto:
Passo 1: Estabelecemos o nmero de contagem e determinamos o nmero
de flips flops:
Ex: 8 estgios: 0 a 7 = 2x = 8  23 = 8 (expoente 3 o nmero de flips flops)
Construo da ferramenta: Tabela espelho
F.F. J.K
J

Q-

0
0
1
1

0
1
0
1

QA
0
1
QA-

QA1
0
QA

QA

QF

0
0
1
1

0
1
0
1

0
1
X
X

X
X
1
0

1 Estgio:
QA

QF

J K
0 1
0 0
-------

0 X

2 Estgio
QA

QF

J K
1 0
1 1
-------

1 X

3 Estgio
QA

QF

J K
0 1
1 1
-------

X 1

4 Estgio
QA

QF

J K
1 0
0 0
-------

X 0

2 Passo TABELA DE MUDANAS


(DICA: faa o comparativo do valor da linha vigente mais o valor da linha de baixo do
nmero. No final, faa o comparativo com o valor da primeira linha).
Contador
0
1
2
3
4
5
6
7

Q2
0
0
0
0
1
1
1
1

Q1
0
0
1
1
0
0
1
1

Q0
0
1
0
1
0
1
0
1

J2
0
0
0
1
X
X
X
X

K2
X
X
X
X
0
0
0
1

3 Passo: MAPAS DE KARNAUGH

J2
Q0 \ Q2 e Q1 00

01

11 10

0
1

0
1

X
X

0
0

X
X

J2 = Q1.Q0

K2

J1
0
1
X
X
0
1
X
X

K1
X
X
0
1
X
X
0
1

J0
1
X
1
X
1
X
1
X

K0
X
1
X
1
X
1
X
1

Q0 \ Q2 e Q1 00

01

11 10

0
1

X
X

0
1

X
X

0
0

J1
k2 = Q1, Q0

Q0 \ Q1 e Q0 00

01

11 10

0
1

X
X

X
1

0
1

0
1

J1 = Q0

K1
Q0 \ Q1 e Q0 00

01

11 10

0
1

0
1

0
1

X
X

X
X

J0

K1 = Q0

Q0 \ Q1 e Q0 00

01

11 10

0
1
1
X
Q0 \ Q1 e Q0 00

1
X
01

1 1
X X
11 10

0
1

X
1

X
1

X
1

X
1

J0 = 1

K0
K1 = 1
E agora... O CIRCUITO!!!!

TABELA DA ATPS:

05/11/2012

AULA PRTICA

M1 = A- C- + BC- + A-D
MZ = BCD- + AB-C + AB-D- + ABCD|(BC).DFR
A

R
B
0
0
0
0
0
0
0
0
1
1

DIR
C
0
0
0
0
1
1
1
1
0
0

ESQ
D
0
0
1
1
0
0
1
1
0
0

M1
1
0
1
0
1
0
1
0
1
0

M2
1
1
0
1
1
1
1
1
0
0

0
1
0
0
0
0
1
0
1
0

1
1
1
1
1
1

MI
CD\AB
00
01
11
10

0
0
1
1
1
1

00

1
1
0
0
1
1

01
1
1
1
0

1
1
1
1

11 10
1
0
0
0
1
0
1
0

1
0
1
0
1
0

0
0
1
0
1
1

1
1
0
0
1
0

MZ
CD\AB
00
01
11
10

00 01 11 10
0
0
0
1
1
0
0
0
0
0
0
1
0
1
1
1

CONSTRUO DO CIRCUITO

Modelo de circuito do carrinho j concludo

Das könnte Ihnen auch gefallen