Sie sind auf Seite 1von 33

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales bsicos


Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envelas a su facilitador a travs del medio utilizado para tal fin en
el curso.

Actividad complementaria 1

Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los


siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran

en los contenidos de la unidad 1, all encontrar la manera de realizar la verificacin de


circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
Circuito
combinacional

casillas en blanco) en el siguiente diagrama.

Q
R

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Tabla de verdad

Entrad
as
S
R
0
0
0
1
1

1
0
1

salidas
Q
NC

Q
NC

0
1
0

1
0
0

Comentario de funcionamiento
El latch permanece en el mismo
estado
Latch se pone a RESET
Latch se pone a SET
Condicin no valida (funciona.
inapropiado)

Diagrama de
tiempos

Raye el cronograma de acuerdo al comportamiento de la


tabla de verdad. Ejemplo de cmo llenar la cuadricula del
diagrama de tiempos

Funcionamiento de latch SR con entrada activa en nivel Bajo

Circuito combinacional
Ubica las

S
entradas R y S
y las salidas Q
yQ
(escribiendo
en las casillas
en blanco) en
el siguiente
diagrama.

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
Entrada
s

S
0
0
1
1

R
0
1
0
1

salidas

Q
X
1
0
NC

Q
X
0
1
NC

Comentario de funcionamiento

Condicin no valida (funcin. inapropiado)


Latch se pone a SET
Latch se pone a RESET
El latch permanece en el mismo estado
Raye el cronograma de acuerdo al comportamiento de la tabla de

verdad. Ejemplo de cmo llenar la cuadricula del diagrama de


tiempos

Funcionamiento de latch SR con entrada activa de validacin


Circuito
Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en
combinacional
las casillas en blanco) en el siguiente diagrama.
S
E
R

Tabla de verdad

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Entradas
E
S
1
0
1
1
0

0
1
1

R
0

salidas
Q
Q
x
x

1
0
1

0
1
NC

1
0
NC

Comentario de funcionamiento
El latch permanece en el mismo
estado
Latch se pone a RESET
Latch se pone a SET
Condicin no valida(func. Inaprop.)

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cmo llenar la cuadricula del diagrama de
tiempos

Diagrama de
tiempos

Actividad complementaria 2

Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los


siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, all encontrar la manera de realizar la verificacin
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch D
Circuito
combinacional

Ubica las entradas E y D y las salidas Q y Q (escribiendo en las


casillas en blanco) en el siguiente diagrama.

E
D

Tabla de verdad

Q
Q

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Entrada
s
E
D
1
1
0

Diagrama de
tiempos

0
1
X

salidas
Q

0
1
NC

1
0
NC

Comentario de funcionamiento

Latch se pone a RESET


Latch se pone a SET
El latch permanece en el mismo estado
Raye el cronograma de acuerdo al comportamiento de la tabla de
verdad. Ejemplo de cmo llenar la cuadricula del diagrama de
tiempos

Funcionamiento de Flip-Flop SR
Circuito
combinacional

Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en las


casillas en blanco) en el siguiente diagrama.

CL
K

S
R

Tabla de verdad

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Entradas

Diagrama de
tiempos

salidas

Comentario
funcionamiento

de

S
R
CLK
Q
Q
0
0
X
X
X
Permanece en el mismo estado
0
1

0
1
RESET
1
0

1
0
SET
NC
NC
1
1

Condicin No valida
Raye el cronograma de acuerdo al comportamiento de la tabla de
verdad. Ejemplo de cmo llenar la cuadricula del diagrama de
tiempos

Funcionamiento de Flip-Flop Jk
Circuito
combinacional

Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en las


casillas en blanco) en el siguiente diagrama.

CL
K
S

Q
R

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
Entradas

Tabla de verdad

J
0
0
1
1

K
0
1
0
1

salidas
CLK

Q
Qn-1
0
1
Qn-1

Q
Qn-1
1
0
Qn-1

Comentario
funcionamiento
Sin Cambio
RESET
SET
Bascula

de

Diagrama de
tiempos

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cmo llenar la cuadricula del diagrama de
tiempos

Actividad complementaria 3
Realice una lista de aplicaciones donde estn implcitos los flip-flop tipo D, T y
maestro-esclavo.
Aplicaciones de Flip-Flop
Flip-Flop
Tipo D

Aplicaciones
En
registros
de
corrimiento,
cerradura
dispositivos
de
memoria,
contadores,

digital,
circuito

Monoestable, Llaves oscilante, etc.

Tipo T
Contadores
frecuencia

Maestro-

asncronos

binarios,

divisor

de

esclavo

Dimer, circuitos de control.

Das könnte Ihnen auch gefallen