Sie sind auf Seite 1von 91

Instrumentao e Tcnicas de Medidas

Retificadores, Osciladores, Multiplicadores

Retificadores, osciladores e multiplicadores

Controle de Verses
2013

Verso 1 Instrumentao e Tcnicas de Medidas (ITM)


Com base nas notas de aula de COB783, Hardware and Housekeeping Techniques,
Circuit Board Layout Techniques e Noise Reduction Techniques in Electronic
Systems.
ltima alterao: 11/10/2013

ndice
13 Comparadores..................................................................................................................................5
13.1 Smbolo....................................................................................................................................5
13.2 Caractersticas..........................................................................................................................5
13.3 Configuraes Tpicas.............................................................................................................7
13.3.1 Detetor por cruzamento de zero.......................................................................................7
13.3.2 Limitao de Vo...............................................................................................................9
13.3.3 Detetor de nvel com limitao de tenso de sada........................................................10
13.3.4 Comparador de janela....................................................................................................11
13.3.5 Comparador de Declividade...........................................................................................12
13.3.6 Comparador com Histerese............................................................................................14
13.3.7 Comparador com histerese e limitador..........................................................................16
13.4 Problemas resolvidos.............................................................................................................19
13.5 Exerccios...............................................................................................................................28
14 Retificadores de preciso...............................................................................................................31
14.1 Retificador de onda............................................................................................................31
14.2 Retificador de Onda Completa..............................................................................................32
15 Detetor de pico..............................................................................................................................35
15.1 Exerccios...............................................................................................................................36
16 Integradores e Derivadores............................................................................................................37
16.1 Integrador...............................................................................................................................37
16.1.1 Exemplo.........................................................................................................................38
16.1.2 Integrador prtico...........................................................................................................38
16.1.3 Exemplo.........................................................................................................................41
16.2 Derivador...............................................................................................................................42
16.2.1 Derivador prtico...........................................................................................................44
16.3 Exerccios...............................................................................................................................45
17 Conversor Logartmico e Anti-Logartmico..................................................................................46
17.1 Introduo..............................................................................................................................46
17.2 Modelo de Ebers Moll do Transstor NPN............................................................................46
17.3 Conversor Logartmico..........................................................................................................48
17.3.1 Efeitos da Temperatura..................................................................................................49
17.3.1.1 Primeira alternativa................................................................................................50
17.4 Conversor Antilogartmico....................................................................................................52

18 Outras Operaes com Circuitos Analgicos................................................................................53


18.1 Multiplicador.........................................................................................................................53
18.1.1 Multiplicador ideal.........................................................................................................53
18.1.2 Multiplicador real...........................................................................................................53
18.2 Tcnicas de Multiplicao.....................................................................................................55
18.2.1 Multiplicador por transcondutncia varivel.................................................................55
18.2.2 Multiplicador com conversor Log-Anti Log..................................................................56
18.2.3 Multiplicador de quase 4 quadrantes.............................................................................58
18.3 Circuitos de aplicao direta dos multiplicadores de tenso.................................................59
18.3.1 Circuito divisor..............................................................................................................59
18.3.2 Circuito extrator de raiz quadrada..................................................................................60
18.3.3 Circuito conversor RMS-DC.........................................................................................60
18.4 Exerccios...............................................................................................................................61
19 Geradores de Funo.....................................................................................................................64
19.1 Introduo..............................................................................................................................64
19.2 Osciladores harmnicos (lineares).........................................................................................64
19.2.1 Giro completo de fase....................................................................................................65
19.2.2 Avano atraso..............................................................................................................65
19.2.3 Estabilidade de amplitude..............................................................................................65
19.3 Osciladores no harmnicos (no lineares)...........................................................................65
19.3.1 Gerador de onda retangular............................................................................................66
19.3.1.1 Alteraes no circuito.............................................................................................68
19.3.2 Gerador de onda triangular com AO..............................................................................69
19.3.2.1 Alteraes no circuito.............................................................................................72
19.3.2.2 Gerador de onda triangular com OTA....................................................................73
19.3.3 Gerador de rampa ou dente de serra...............................................................................75
19.3.4 Onda senoidal por conformao de triangular...............................................................76
19.3.4.1 Caracterstica Logartmica do Par Diferencial.......................................................76
19.3.4.2 Conformador com diodos.......................................................................................78
19.3.4.3 Srie de Taylor modificada....................................................................................83
19.3.5 Circuito com PLL (phase locked loop)..........................................................................84
19.3.6 DDS................................................................................................................................88
19.4 Exerccios...............................................................................................................................88

13 Comparadores
Comparadores so usados para discriminar se um determinado sinal analgico maior ou
menor que um sinal de referncia. A sada do comparador , portanto, digital. Eles podem ser
construdos com AOs ou com integrados especficos conhecidos como comparadores de tenso.
Os comparadores so construdos especialmente para realizar esta funo gerando em sua
sada um sinal com caractersticas digitais. Eles no possuem compensao de frequncia, no
apresentam boas caractersticas de offset, drift, rudo, enfim, eles no so feitos para funcionar como
amplificador.

13.1 Smbolo
O smbolo mais comumente utilizado para representar um comparador apresentado na
Figura 13.1.

Figura 13.1: Smbolo do comparador.

13.2 Caractersticas
Apesar de possuir o mesmo smbolo do amplificador operacional, e ser tratado da mesma
forma, para clculo, os comparadores possuem uma srie de caractersticas prticas que visam a
melhora no desempenho do AO como comparador. Em contrapartida, muitos dos circuitos internos
presentes nos AOs so retirados para baratear o custo de produo. A princpio, este procedimento
no afetaria o desempenho do comparador, mas o impede de funcionar como um bom amplificador
operacional.
Normalmente os comparadores possuem ganho menor que o do amplificador operacional e a
sua linearidade no garantida. Os comparadores no possuem compensao em frequncia,
podendo se tornar instveis se usados como amplificador. A corrente de polarizao IB menos
preocupante que no amplificador operacional, ou seja, pode assumir valores bem maiores. Os
projetistas, entretanto, implementam melhoras nas caractersticas de slew-rate, settling time e delay.

Uma interessante discusso sobre a possibilidade de usar Aos como comparadores apresentada em
Using Op Amps as Comparators da Analog Devices.
Sua sada muitas vezes se apresenta em coletor aberto (open collector) dreno aberto (open
drain), o que permite que seja calculado um resistor de pull-up de acordo com as caractersticas do
circuito que se deseja montar (velocidade, consumo, capacidade de fornecer corrente, tenso de
sada...). Algumas vezes, como no caso do LM311 um transistor de sada com emissor e coletor no
conectados permite que a tenso de sada seja livremente escolhida em faixa muito grande de
valores, inclusive tenses maiores do que a mxima permitida para alimentar o integrado. Isto
permite compatibilizar a sada do comparador com circuitos digitais TTL, por exemplo, facilitando
a interface entre circuitos analgicos e digitais. Circuitos com sada compatveis com CMOS e ECL
(sada diferencial) tambm so comuns.
Nos circuitos comparadores, normalmente no se utiliza realimentao negativa. Esta
caracterstica torna a mxima tenso diferencial de entrada (Vd) um parmetro importante no
projeto. Para evitar problemas por excesso de tenso diferencial, o circuito de proteo apresentado
na Figura 13.2 pode ser adotado. Em alguns comparadores, entretanto, a entrada pode chegar at a
tenso de alimentao.

Figura 13.2: Circuito de proteo contra excessiva tenso diferencial.

Quando um comparador est funcionando em malha aberta ou com realimentao positiva, a


sua sada sempre estar em Vcc. A nica forma de evitar que a tenso de sada em um circuito
comparador no seja Vcc estabelecer uma malha de realimentao negativa que leve o
comparador para a regio linear. Algumas vezes isto conseguido em circuitos mistos onde a
realimentao negativa s obtida a partir de um determinado valor de tenso na sada do
comparador.

Figura 13.3: Alimentaes do LM311.


A Tabela 13.1 mostra uma comparao entre as caractersticas de amplificadores
operacionais e de circuitos comparadores de teso. Repare nas diferenas elevadas entre os valores
encontrados para cada um dos componentes.
Tabela 13.1: Comparao entre caractersticas de um LM741 e alguns comparadores
LM741

LM339

LM311

LM319

LM361

Av (V/mV)

200

200

200

40

IB (mA)

80

25

100

250

10000

VOS (mV)

SR (V/s)

0,5

60

150

80

ST (ns)

1300

200

80

14

IS (mA)

12,5

25

7,5
Is corrente de alimentao.

13.3 Configuraes Tpicas


13.3.1 Detetor por cruzamento de zero
A configurao mais simples de um comparador consiste em utilizar uma tenso de
comparao em uma de suas entradas e a tenso a ser comparada na outra, conforme pode ser visto
na Figura 13.4.

Figura 13.4: Comparador simples.


O circuito da Figura 13.4 consiste de um comparador em malha aberta. portanto funcionando em
funo do elevado ganho do integrado. Desta forma, uma pequena diferena de tenso entre as
entradas j suficiente para saturar o comparador com a tenso positiva ou negativa de alimentao.
Este tipo de comparador pode ser utilizado para detectar a passagem de um sinal por qualquer valor
de tenso basta alterar a fonte usada para a comparao. Nestes casos o grfico de sada,
apresentado na Figura 13.5, desloca-se para a direita ou esquerda de acordo com a tenso aplicada.
Note que para representar o funcionamento do circuito utilizado um grfico onde desenha a
sada em funo da entrada.
O grfico da Figura 13.5, representa uma simulao com uma entrada senoidal de frequncia igual a
10Hz no circuito comparador de tenso do tipo detetor de passagem por zero. Observe que, como o
slew-rate do comparador no infinito, a curva real apresenta atrasos para que a sada do
comparador troque. Se a derivada da tenso de entrada diminuir o comportamento do comparador
se aproxima do ideal. Isto pode ser um problema quando se trabalha com frequncias elevadas.
Neste caso devemos escolher um comparador rpido.
Se este circuito estiver sendo implementado com um AO tambm devemos tomar cuidado
com os seguintes problemas: VOS, IB e Ad finito. Por exemplo, se Ad=80dB (10.000) ento para
obtermos Vo=+15V precisamos de uma tenso diferencial na entrada do AO de no mnimo 1,5mV.

Figura 13.5: Simulao com zero volts.

13.3.2 Limitao de Vo
Algumas vezes deseja-se que a tenso na sada do comparador no seja a tenso de
alimentao. Nestes casos, um pouco mais complexos que o anterior, o comparador passa a ter
realimentao negativa em algumas situaes. Como se este fator complicador da anlise no fosse
suficiente, a realimentao normalmente no implementada com componentes lineares tendo sua
parcela modificada como uma chave (existe ou no existe realimentao) ou progressivamente de
forma a manter constante certos parmetros (como se fosse um regulador de tenso). Este o caso
tpico do circuito mostrado na Figura 13.6.

Figura 13.6: Comparador com limitador de amplitude.

Figura 13.7: Simulao: Vz=4,7V, R2=1k.


Como podemos ver, este circuito um detector de passagem por zero (a fonte ligada na entrada no
inversora zero) com uma realimentao negativa formada por um diodo zener. Ora, sempre que o
zener estiver conduzindo mudar sua resistncia interna para que a tenso sobre ele fique constante
(polarizado direta ou reversamente). Isto faz com que a tenso na entrada negativa fique igual a
tenso na entrada positiva (realimentao negativa). Como a tenso na entrada positiva zero, ento
a tenso de sada corresponde a tenso sobre o zener.

13.3.3 Detetor de nvel com limitao de tenso de sada.


O detector de nvel com limitao de tenso no pode ser implementado modificando-se a
fonte do comparador por zero, pois se isto fosse feito perderamos a referncia de tenso sobre a
entrada positiva. Isto modificaria a tenso de sada. Uma alternativa para este circuito passa a ser a
implantao de um somador com resistores na entrada negativa. Desta forma conseguimos mudar o
valor da tenso de comparao sem alterar a tenso da sada. Esta topologia esta mostrada na Figura
13.8.

Figura 13.8: Comparador de nvel com limitador de sada.

Figura 13.9: Simulao: Vz=4,7V, R2=R3=1k, Vref=2V.


Este detector funciona basicamente como o anterior porm, agora, a tenso de comparao
se deve no apenas a uma tenso mas a um somatrio de tenses. O resultado deste somatrio que
ir mudar a sada do comparador.

13.3.4 Comparador de janela


Um exemplo bastante interessante do uso de comparadores com sada em coletor aberto
mostrado na Figura 13.10. Aqui pode ser visto um comparador em janela ou seja um comparador
que cria uma janela de tenso onde a sada do comparador assume um determinado valor. Agora, a
comparao no feita com apenas um nvel lgico mas com dois. Se a entrada estiver entre estes
dois nveis lgicos, ento a sada ser a tenso de alimentao positiva. Note que a sada de ambos

os comparadores so ligadas a um s ponto, isto se deve justamente ao fato da sada de cada


comparador estar a coletor aberto.
Com este tipo de sada, o comparador s pode fornecer a tenso de alimentao negativa
pois no possui o circuito que o liga com alimentao positiva. Isto deve ser feito externamente.
Ento se um comparador deve fornecer um valor positivo de tenso de sada, isto s ocorre atravs
do resistor externo (o transistor de sada do comparador est cortado). O outro comparador pode
estar com sua sada em nvel baixo que no haver problemas de curto circuito por causa do resistor
externo que limita a corrente pelo comparador. Como podemos ver esta configurao com as sadas
dos comparadores ligadas juntas funciona como uma porta lgica OR e por tanto esta configurao
conhecida como WIRED OR.

Figura 13.10: Comparador em janela e um grfico demonstrando seu funcionamento.

13.3.5 Comparador de Declividade


Aqui pode ser visto um circuito bem interessante com comparadores. Diferente dos demais
circuitos vistos at agora, o comparador de declividade no compara nveis de tenso mas sim a
derivada do sinal de entrada ou seja a sua declividade. O circuito apresentado na Figura 13.11.

Figura 13.11: Comparador de declividade.

Sendo i1 e i2 definidas como:

i1=

V REF
dv
, i 2 =C i
R
dt

O circuito um comparador quando no h corrente polarizando o zener


i1 = i2
V REF
R
dV i
dt

=C

dV i
dt

V REF
RC

Se a corrente i2 > i1 o diodo zener est polarizado diretamente, neste caso a tenso de sada
aproximadamente igual 0,7V. Se i2 < i1 ento o zener est polarizado reversamente e a tenso de
sada corresponde a tenso de zener.
Este circuito pode ser utilizado como o trigger em um osciloscpio.

Figura 13.12: Simulao com Vz=4,7V, Vref=2V, C=47nF, R2=1k, Freq=1000.

Figura 13.13: Resultado da simulao mostrado na Figura 13.12.

13.3.6 Comparador com Histerese


O detector de passagem por zero, ou comparador simples, mostrado no incio deste captulo,
pode oscilar quando o sinal est prximo do nvel de comparao. Isto ocorre porque o rudo
adicionado ao sinal faz com que o comparador seja acionado vrias vezes.

Para evitar este tipo de problema foram criados os circuitos comparadores com histerese. A
histerese nada mais do que a mudana automtica do nvel de comparao logo aps uma
comparao bem sucedida. Ela cria uma regio ao redor do ponto de comparao, onde o rudo
existente sobre o sinal no consegue afetar a sada do comparador. Na verdade so criados dois
nveis de comparao modificados comutados entre si automaticamente para que o rudo no
interfira na comparao. Quando o nvel mais baixo do limiar de comparao est ativo o nvel mais
alto esta desligado. Se um sinal vencer este nvel mais baixo de comparao, ento o nvel de
comparao modificado para o nvel mais alto. Normalmente este comportamento de histerese
mostrado com um grfico que relaciona tenso de sada com tenso de entrada do comparador,
como o grfico da Figura 13.14.

Figura 13.14: Simulao: R1=3R2.


O detector de passagem por zero, agora imune a rudo, fornece informao de com uma
pequena defasagem com relao ao sinal real, mas com muito menos problemas de rudo. A Figura
13.15 mostra o circuito de um comparador com histerese cujo comportamento pode ser visto na
Figura 13.16.

Figura 13.15: Comparador com histerese.

Figura 13.16: Simulao com rudo: v(o1) a sada do comparador com histerese com
R1=3R2, e v(o2) a sada do comparador simples.
Para que o nvel de comparao seja alterado automaticamente ele escolhido em funo da
tenso de sada. Para o circuito apresentado os nveis de comparao so
R2
R2
P 1=Vcc
, e P 2=Vcc
R1R2
R1 R2

13.3.7 Comparador com histerese e limitador


O comparador com histerese e limitao de tenso uma mistura dos circuitos dos
anteriores e pode ser visto na Figura 13.17. Seu comportamento apresentado na Figura 13.18.

Figura 13.17: Comparador com histerese e limitador

Figura 13.18: Simulao: Vz=4,7V, Vref=2V, R=1k, R1=3R2


Se o zener estiver conduzindo a tenso do zener est sobre o resistor R 1 (existe
realimentao negativa) e o valor da entrada positiva igual ao valor da entrada negativa. Apesar de
ser realimentao negativa, e do AO estar na regio linear, a sada no se modifica porque a
resistncia de realimentao muda para manter a tenso de sada constante.
Quando o zener conduz no sentido direto:
V Z =0,7

i 1=

VZ
R1

v O1= R1R2 i 1
R1 R2
0,7
R1

v O1=

Quando o zener conduz no sentido inverso:


V Z =V Z

i 1=

VZ
R1

v O2= R1R2 i 1
R1 R2
V Z
R1

v O2=

Os patamares de comparao podem ser estimados calculando a tenso nas entradas negativa
e positiva do AO.
v =V REF

v =

R
v V REF
2R i

V REF v i

2
2

v =

R2
R1 R2

vO

onde

v O1=

R1 R2
0,7
R1

v O2 =

R1 R 2
V Z
R1

Como podemos ver, a tenso de sada pode apresentar dois valores, um quando o zener esta
polarizado diretamente e outro quando o zener esta polarizado reversamente e, portanto, h duas
tenses de comparao diferentes. Para calcular cada uma destas tenses de comparao, igualamos
a tenso na entrada negativa e positiva do comparador.
Quando o zener conduz no sentido direto
v +=v
R2
R1R 2
V REF v i

0,7=

R1R2
R1
2
2

v i=20,7

R2
0,72=V REF v i
R1R 2

R2
V REF , [tenso de comparao baixa]
R1

Quando o zener conduz no sentido direto


+

v =v

R2
R R2
V
v
1
V Z = REF i
R1R2
R1
2
2
R
2 2V Z =V REF v i
R1
R
v i=2 2V Z V REF , [tenso de comparao alta]
R1
Note que VREF desloca a curva de histerese para direita ou esquerda.

13.4 Problemas resolvidos


1) Desenhar a curva da tenso de sada contra tenso de entrada para o circuito abaixo.
Calcular e indicar todos os pontos de quebra e de cruzamento dos eixos. Considere o AO ideal, vi
entre 15V, vo entre 15V, VD=0,6V.

Se vi muito negativo ento vo positivo e diodo conduz. Neste caso temos dois tipos de
realimentao ocorrendo ao mesmo tempo: realimentao negativa (RN) e realimentao positiva
(RP).
Analisando os ganhos da malha de realimentao (captulo 3), temos para RN
10 K
10 K 1,5 K

RN =

e para RP

RP =

10 K
10 K0,17 K

Como RP > RN a realimentao positiva predominante sobre a realimentao negativa.


Nesta condio o circuito comporta-se como um comparador com histerese.
v O =E OMx
A tenso de quebra ocorre quando
v +=v

v += v OV D

R3
10 K
=150,6
=13,75V
R 3R 4
10 K0,47 K

v =v +=

v i R 2vO R1
R1R 2

R1

v i =V H = v v O

R1 R2

R1 R2
R2

=+5,44 V

Se vi muito positivo ento vo negativo e o diodo esta cortado. Neste caso tambm temos
dois tipos de realimentao e temos que estudar cada caso para determinar o comportamento do
circuito.

RN =

10 K
10 K 1,5 K

RP =

10 K
10 K0, 47 K 3,3 K

Como RN > RP a realimentao negativa predomina sobre a positiva. Neste caso o circuito
funciona como um amplificador, portanto v +=v
Clculo de ganho

v +=v O

v =

R 3R 4 R5

v iR2 v OR1
R1 R2

v =v

vO

R3

R3
R1
R2

=v i
R 3R 4 R5 R1 R2
R1 R2

vO
=0,91
vi
Clculo do ponto de quebra (quando diodo entra em conduo)

Incio da conduo do diodo:


V D=0,6V , I D=0

V D=

R5
v
R3 R 4 R5 O

logo
10 K 0, 47 K 3,3 K
v O =0,6
=2, 504 V
3,3 K

Como

vi=

vO
=2, 751V
0, 91

Ento
v i =2, 751V
e
v O =2, 504V

2) Desenhar a curva da tenso de sada contra tenso de entreada para o circuito abaixo.
Calcular e indicar todos os pontos de quebra e de cruzamento dos eixos. Considere o AO ideal, vi
entre 15V, vo entre 15V, VD=0,7V.

Neste circuito h dois laos de realimentao. Um negativo e outro positivo. Dependendo do tipo de
realimentao predominante o circuito se comporta como comparador ou amplificador.
Quando o diodo est cortado s h realimentao negativa e o circuito se comporta como
amplificador no inversor.
Quando o diodo est conduzindo temos

RP =

R1
R1 R2

RN =

R3
R3 R4

Como RP > RN a realimentao positiva predominante o circuito se comporta como um


comparador.
Se vi muito negativo ento vo negativo. Nesta condio o diodo est cortado e o circuito
um amplificador no inversor
v +=v

v =

R3
R3 R4

v O =0,6v O

como o diodo est cortado a corrente sobre R1 zero e como v +=v ento temos que
v O =1,6667v i
Esta relao valida at que o diodo entre em conduo, quando a RP passa a predominar.
O diodo conduz quando
v O v + =0,7 V
v O 0,6vO =0,7 V
v O =1,75V
e
v i=1,05 V
Assim, o circuito se comporta como comparador quando v i 1, 05V .
Se vi muito positiva ento vo positiva e o diodo conduz. Nesta condio de
compararao a tenso de sada

v O =+ E OMx
O ponto de quebra ocorre quando
v +=v
v =0,6v O

v +=

R2v i v O V D R1
R1R 2

onde v O =+ E OMx =+ 15 V
Igualando as expresses
9=0, 282v i 10 , 267
v i =V L=4, 49V

3) Desenhar a curva da tenso de sada contra tenso de entreada para o circuito abaixo.
Calcular e indicar todos os pontos de quebra e de cruzamento dos eixos. Considere o AO ideal, vi
entre 15V, vo entre 15V, VD=0,6V.

Neste circuito existem dois tipos de realimentao, precisamos determinar qual a


predominante para conhecer o comportamento do circuito.
Quando o diodo est conduzindo temos a seguinte condio para as realimentaes.
RP =

5,6 // 27
=0, 632
5,6 // 272,7

RN RN =

10
=0,5
1010

Como RP > RN a realimentao positiva predomina e o circuito funciona como um


comparador com histerese.
Quando o diodo est cortado temos apenas realimentao negativa e o circuito se comporta
como um amplificador.
Se vi muito negativo ento vo negativo e o diodo esta cortado. Nesta situao
v O R4 R5
=
=2
vi
R4
v O =2v i
Quando o diodo inicia sua conduo
V D=0,6V e I D=0

se I D =0 ento v i=v =v e v O =2v i

vX =

6,6VR3 v OR2 6,6 VR 32v iR 2


=
R2 R3
R2 R3

v X v +=0,6 V
6,6VR3 2v iR 2
v i =0,6
R2 R3

v i =V H =

0,6 R2 R3 R36,6 V
2R 21

=0V

V H =0
Se vi muito positivo ento vo positivo e o diodo conduz. Nesta condio o circuito se
comporta como um comparador com histerese.
v O =+ V CC
A transio ocorre quando
+

v =v

considerando
Req =R2 // R3

V eq =

6,6VR3vOR2
R 2R3

v +=

v iReq V eq 0,6 R 1
R1 Req

v =

R4
v
v O = O
R4R5
2

vO
R1 R 2 // R3 V eq0,6 R1
2
v i =V L=
R2 // R 3
V L =6,5 V

13.5 Exerccios
1) Analisar os dois problemas resolvidos com o diodo invertido.
2) Analisar o circuito abaixo

V H=

R1
R
V CC V D V ref , V L = 1 V CC V D V ref
R2
R2

3) Desenhara a curva Vo x Vi, calculando todos os pontos de quebra. Considere a tenso de


alimentao como sendo 15V e a queda no diodo igual a 0,7V.

OBS.: Note que o circuito comporta-se como um amplificador (realimentao negativa) sempre
que houver um diodo conduzindo.
4) Desenhar a forma de onda Vo no circuito abaixo. Considerar o AO como ideal. Supor que
Vi seja uma onda triangular de amplitude 1V e perodo de 2s.

5) Desenhar a curva Vo x Vi para os seguintes comparadores.

14 Retificadores de preciso
Um circuito retificador convencional, construdo com diodos, como mostrado na Error:
Reference source not found, produz uma queda de tenso na onda retificada devido tenso de
polarizao do diodo no sentido direto. Para sinais muito pequenos (menores que a queda de tenso
direta do diodo) a retificao se torno impossvel. Isto sem contar com os problemas de linearidade
que deixam de ser caracterstica do diodo quando este est numa regio inicial da curva de
polarizao. Ento, mesmo que o sinal tenha amplitude suficiente para fazer o diodo conduzir,
haver uma distoro no sinal de sada.

Figura 14.1: Retificador de meia onda convencional.


Para resolver este tipo de problema foram criados circuitos retificadores ativos, a base de
amplificadores operacionais. A vantagem destes circuitos que todas as deficincias do diodo so
compensadas pelo AO sendo possvel montar um circuito com caractersticas bem prximas da
ideal.

14.1 Retificador de onda


O retificador de meia onda inversor apresentado na figura abaixo. Para um sinal negativo
na entrada vi o diodo conectado entre a sada do circuito e a sada do AO est diretamente
polarizado, fechando a malha de realimentao negativa atravs do resistor. A queda de tenso
sobre o diodo, o que inclui todas as suas no linearidades, compensada na sada do AO. Para
tenses de entrada de valores positivos o diodo que est diretamente polarizado aquele que
realimenta o AO de forma a transform-lo em um buffer. Neste caso como o outro diodo est
cortado, a sada do circuito nula.

Nesta figura tambm pode ser visto o grfico da tenso de sada (V(vo)), da tenso de
entrada (V(vi)), da tenso na sada do operacional com o diodo de realimentao (V(o_ao)).
Como o AO possui um slew rate finito, o tempo de descida/subida no semiciclo negativo
maior que zero. Colocando o diodo realimentao o operacional no estar saturado em -VCC
durante o semiciclo positivo da onda de entrada e portanto ser muito mais rpido para acompanhar
o sinal de entrada.

14.2 Retificador de Onda Completa


Trs exemplos de retificadores de onda completa so apresentados na sequncia.
No primeiro circuito um retificador de meia onda inversor conectado na entrada de um
somador inversor. Quando a entrada do circuito negativo o somador soma a tenso de entrada com
o dobro da tenso na sada do retificador. Como resultado a sada tem a mesma amplitude e a
mesma polaridade da tenso de entrada. Quando a entrada do circuito positiva, o retificador de
meia onda fornece sada nula e o sinal de entrada amplificado uma vez pelo somador. Como
resultado a sada inverte de polaridade.

No segundo exemplo, mostrado na figura abaixo, o retificador de meia onda novamente


utilizado. Quando a entrada positiva, a sada do retificador e nula e o circuito de buffer,
realimentado pelo resistor, responsvel por fazer com que a sada seja positiva. Quando a tenso
de entrada negativa a sada do retificador positiva e est conectada diretamente sobre a sada
enquanto que a sada do buffer negativa mas est conectada a sada por meio de um resistor.
Como resultado a sada do retificador positiva.

O terceiro exemplo, mostrado na figura abaixo utiliza o retificador de meia onda conectado
a entrada de um amplificador subtrator. Este circuito apresenta como caracterstica favorvel o fato
de apresentar elevada impedncia de entrada. Para tenses de entrada negativas a tenso no n B
igual a entrada. Nesta situao a sada do subtrator igual a tenso de entrada com sinal invertido.
Quando a entrada positiva a tenso no n A igual a tenso de entrada e neste caso a sada
positiva e com a mesma amplitude da entrada.

15 Detetor de pico
Uma aplicao comum para este circuito consiste nos VUs de LEDs existentes em aparelhos
de som. Um circuito bem simples pode ser implementado conforme mostrado na Figura 15.1,
juntamente de um grfico da tenso de entrada e sada do circuito. Nele, sempre que a tenso de
entrada for maior que a tenso sobre o capacitor, o diodo conduz e o capacitor se carrega com o
valor presente na entrada. So dois os inconvenientes deste: 1) a queda de tenso no diodo (impede
o uso com sinais de baixa amplitude) e 2) o fato de no haver como reinicializar o circuito com uma
tenso baixa no capacitor.

Figura 15.1: Circuito do detetor de pico e grfico exemplificando seu


funcionamento.
Para solucionar o primeiro problema podemos usar detetores de pico ativos como os
mostrados na Figura 15.2. Para o segundo problema podemos usar uma chave analgica para
descarregar o capacitor quando desejarmos.

Figura 15.2: Circuito do detetor de pico ativo: Topologia bsica e prtica respectivamente.

15.1 Exerccios
1) Para que serve o circuito abaixo. Enumere as caractersticas deste tipo de circuito
comentando cada uma delas.

16 Integradores e Derivadores
16.1 Integrador
O circuito do amplificador integrador mostrado na figura abaixo. O capacitor utilizado
para integrar corrente e o resistor R1 utilizado para transformar vi em corrente. Desta forma a
sada do circuito ser proporcional a integral da tenso vi.

i=

vi v
R1

v vo=

1
i dt
C1

v vo=

1
vi v dt
R1C 1

como v =0.

vo=

1
vi dt
R1C 1

Uma outra soluo seria


1
C 1S
vo S
=
vi S
R1

vo S =

1
1
vi S
R1C 1
S

vo=

1
vi dt
R1C 1

16.1.1 Exemplo
Qual a forma de onda na sada de um integrador com R 1=10k e C1=0,1F quando a
excitao deste circuito uma onda quadrada com perodo de 1ms (supor que a onda inicie em -5V
por 0,25ms, mude para 5V por 0,5ms, retorne a -5V por 0,5ms e assim por diante).

Neste exemplo o sinal de entrada vi constante em determinados intervalos de tempo.


Dentro de cada intervalo, a expresso da sada vo

vo=

1
vi
vi
vi dt=
t final t inicial =
t
R1C 1
R1C 1
R1C 1

Para o primeiro intervalo, com t=0,25ms voMX=1,25V


Para os intervalos subsequentes, com t=0,5ms, voMX=2,5V

16.1.2 Integrador prtico


Se levarmos em considerao IB e VOS do AO o amplificador integrador pode ser modelado
como mostra a figura abaixo.

vo=

1
1
1
vi dt
v OS dt I B dtv OS
R1C 1
R1C 1
C

Teoricamente o ganho do integrador para frequncia zero tende a infinito. Desta forma os
efeitos de VOS e IB impedem que a integrao seja feita por longos perodos de tempo, pois nestas
condies o AO satura. Podemos minimizar este problema usando AO com entrada FET, que
reduzem a corrente IB. Uma alternativa apresentada no circuito abaixo. A insero de R2 diminui
o ganho DC do integrador para
R2
vo
= .
vi
R1

Isto reduz sensivelmente a contribuio final de Vos na sada do integrador de para

vo V OS =

R2
V
R1 OS

Para minimizar os erros com IB neste novo circuito podemos usar as tcnicas j estudadas
inserindo um resistor entre terra e a entrada no inversora do AO

R 3=

R2
R1

assim ficamos com erro reduzido a

1
Iosdt
C

Altenativamente podemos equacionar o circuito pelo domnio frequncia


1
// R 2
vo
R
CS
1
=
= 2
vi
R1
R1 R 2CS1
Como podemos ver no desenho abaixo, o integrador com R 2 s possui comportamento
semelhante ao do integrador ideal para frequncias acima de R 2C1 rad/s. A diferena entre a reta do
integrador puro e com R2 deve-se apenas a diferena de ganhos nas curvas desenhadas. Se
aumentarmos o ganho do integrador puro, sua curva subir at coincidir com a reta inclinada do
circuito integrador com R2. Isto significa que esta a regio de integrao, antes disso este circuito
apresenta apenas caractersticas de ganho.

Para termos um a preciso de pelo menos 5% a frequncia de operao do circuito dada


por:

f operao =

3
.
2R2C 1

Quando a frequncia de operao aumenta, aumenta tambm a preciso do circuito, pois a


reatncia de C diminui e a influncia de R2 no circuito tambm.
Uma aplicao muito comum para o integrador com perdas consiste no clculo do valor
mdio da tenso de entrada. A mdia da tenso na sada do integrador com perdas corresponde a
mdia da tenso de entrada multiplicada pelo ganho CC do circuito. Se de entrada apresentar
frequncia bem maior que a frequncia do polo a amplitude das oscilaes ser pequena.

16.1.3 Exemplo
O circuito da figura abaixo foi simulado com frequncia de 200Hz e 2kHz, ambas com
formato senoidal de amplitude unitria e 1V de offset. Qual a tenso de sada?

O ganho do circuito para DC (valor mdio)

Av =

v o R1
=
vi
R3

Av =

v o 500
=
=10
v i 50

A frequncia de corte do polo do integrador com perdas

p 1=

1
1
1
=
=
=200rad/ s
R1C 1 500k0,01 F 0,005

p 1=

200
=31,8 Hz
2

Como as duas frequncias de excitao esto bem acima da frequncia de corte do


integrador o circuito funciona como um integrador com perdas.
v o= Avv i
Tempo de estabilizao

t=5=5

1
5
=
=0,025 s
p1 200

Ripple para 200Hz:


vo
R
1
= 2

vi
R1 R 2CS1 s=1256rad / s
vo
=1,37V pico=2,74 V pp
vi

Ripple para 2000Hz:


vo
R
1
= 2

vi
R1 R 2CS1 s=12560rad / s
vo
=0,15V pico=0,30 V pp
vi

16.2 Derivador
O circuito do derivador apresentado na figura abaixo. A corrente no capacitor
determinada pela variao de tenso sobre ele. Esta corrente, ao passar por R1 produz na sada do
circuito uma tenso proporcional a derivada da tenso de entrada.

i C =C 1

dvC
dt

v C =vi

i C =C 1

dvi
dt

vo=R1i C

vo=R1C 1

dvi
dt

outra soluo seria


R
vo S
= 1
vi S
1
C 1S
vo S =R1C 1vi S S

vo=R1C 1

dvi
dt

Exemplo: Desenhe a forma de onda de sada de um derivador com R 1=10k e C1=0,1F.


Considere a entrada uma onda triangular com perodo de 1ms, inciando em zero, subindo at 1,25V
em 0,25ms e descendo at -1,25V em mais 0,5ms.

vo=R1C 1

V V inicial
dvi
=R1C 1 final
dt
t final t inicial

Para um t=0,25ms e um v=1,25V, vo = 5V


Para t=0,5ms e um v=2,5V, vo= + 5V

16.2.1 Derivador prtico


Teoricamente, em altas frequncias o ganho do derivador tende a . Isto torna o derivador
muito sujeito a rudos e problemas de estabilidade. Na prtica, este circuito sem polos impossvel
de ser realizado, pois o capacitor e o AO ideal no existem. Mesmo assim, com os polos que o
capacitor e o AO real inserem no circuito, a faixa de operao deste circuito continua sendo muito
ampla e os problemas de rudo e instabilidade no desaparecem. Os derivadores prticos utilizam
um limitador de ganho em altas frequncias como mostrado na figura abaixo.

Esta reduo de ganho em altas frequncias pode ser obtida pela insero de um resistor R2
ao circuito original, tal como indicado na figura abaixo.

O ganho em altas frequncias pode ser calculado da seguinte maneira

vo R 2
=
vi
R2
p=R 2C 1
Altenativamente podemos equacionar o circuito pelo domnio frequncia
vo
R1
R
CS
S
=
=R1
= 1
vi
1
R2CS 1
R2
1
R2
S
CS
R 2C

16.3 Exerccios
1) Mostre as formas de onda na sada de um integrador real quando em sua entrada
fornecida uma onda quadrada. Considere que a frequncia da primeira harmnica pode estar:
a) 1 dcada abaixo da frequncia de corte,
b) na frequncia de corte;
c) 1 dcada acima da frequncia de corte.
2) Repetir o problema acima considerando que o circuito seja um derivador real.
OBS.: Para os dois problemas marque, nos grficos, os valores de tenso e tempo.

17 Conversor Logartmico e Anti-Logartmico


17.1 Introduo
A tenso VBE do transistor bipolar de silcio uma funo logartmica da corrente de coletor
para correntes na faixa de valores que vo desde poucos pico amperes at 1 miliampere. Essa
caracterstica do transistor utilizada na construo de conversores logartmicos e antilogartmicos,
que possibilitam executar muitas funes teis, tais como:
1) operaes matemticas (log, anti-log, multiplicao, diviso, raiz quadrada...)
2) transmisso de informao
3) compresso e descompresso de sinais analgicos (a operao logaritmo reduz valores elevados e
amplifica os pequenos permitindo o mximo aproveitamento da faixa de amplitudes). Exemplo:
um amplificador logaritmo antes de um conversor analgico digital de 12 bits apresenta uma
faixa dinmica equivalente de um conversor de 20 bits.
4) medidores de intensidade (sonora, luminosa,...) e absoro luminosa.
Os modelos de conversores logartmicos que sero apresentados utilizam transistores. Na
maioria dos exemplos os transistores precisam ser perfeitamente casados. Isto pode ser obtido com
arrays de transistores integrados como o LM3046. Alternativamente esto disponveis circuitos que
implementam um conversor deste tipo e que requerem apenas alguns resistores e capacitores
externos. Exemplos so o LOG102, LOG112, LOG2112.

17.2 Modelo de Ebers Moll do Transstor NPN


Quando se trabalha com pequenos sinais se utiliza um modelo linear do transistor conhecido
como modelo de pequenos sinais, ou modelo pi ou modelo pi-hbrido, porm quando se trabalhas
com sinais elevados, mais conveniente utilizar o modelo de Ebers Moll (Figura 17.1) de forma
que fiquem explcitas as relaes no lineares entre corrente e tenso.

Figura 17.1: Modelo de Ebers Moll do TJB NPN.


Equacionando o modelo de Ebers Moll:
para um diodo isoladamente temos a seguinte relao entre tenso e corrente

i D= I S e

VD
mVT

onde V T =

KT
25,2 mV em temperatura ambiente
q

Extrapolando para o transistor temos


I c= FI ED I CD
I ED= I ES eV

BE

/VT

I CD = I CS e V

BC

/VT

I c= FI ES e

VBE /V T

1 I CS e

CB

/V T

I E =I ED RI CD
I E =I ES e

V BE /V T

1 RI CS e

BC

/V T

onde IES e ICS so correntes reversas de saturao (da ordem de 10 11A); F o ganho direto
(da ordem de 0,99 a 0,999); R o ganho reverso (da ordem de 0,01 a 0,001); m uma constante

emprica (depende do tipo de transistor: Ge=1 e Si=2); K a constante de Boltzman


(1,38110 23J/K); T temperatura absoluta (Kelvim); q a carga do eltron (1,6021019C)

17.3 Conversor Logartmico


Com as relaes exponenciais entre as tenses e as correntes dos transistores possvel
implementar um conversor logartmico. A Figura 17.2 mostra o circuito bsico para implementao
do amplificador logartmico.

Figura 17.2: Circuito bsico para o amplificador logartmico.


Condio para funcionamento: vi>0. Condio para boa preciso: 100IB<ii<10mA.

qV BE

vi
i c = = FI ES e mKT 1 I CS e
Ri
como VCB = 0
ento VBE = vo
e

qVCB

I CS e

mKT

como

qV BE
mKT

pois

>> 1

1 =I CS e 0 1 =0

qV

CB

mKT

qV BE
1,60210190,7
=
=27 , 07
mKT 11, 3811023300
ento possvel simplificar a expresso original de tal forma que
qvo

vi
= FI ESe mKT .
Ri
Isolando vo obtm-se

vo=

mKT
vi
ln
q
Ri FI ES

vo=K 1ln


vi
K2

onde

K 1=

mKT
e K 2 =Ri FI ES
q
V BE

A aproximao e

mVT

V BE

mVT

1 implica em erros que podem ser estimados facilmente. Por

exemplo, para VBE=100mV o erro de +2,1% e para VBE=200mV o erro de +0,04%.

17.3.1 Efeitos da Temperatura


A topologia apresentada na Figura 17.2 muito suscetvel a variaes de temperatura pois
diversos parmetros dependem diretamente da temperatura.

1) vo=

mKT
vi
ln
q
Ri FI ES

qV G
3

2) IES =BT e

KT

onde VG uma tenso dependente da tenso de gap do transistor (o

chamado potencial de Band-Goy da ordem de 1,11V) e B uma constante dependente dos nveis
de dopagem e da geometria utilizada na confeco do transistor.

17.3.1.1 Primeira alternativa


Para minimizar a dependncia da tenso de sada com a temperatura costumam-se utilizar
circuitos mais sofisticados para a amplificao logartmica. Um circuito possvel apresentado na
Figura 17.3.

Figura 17.3: Circuito amplificador logartmico com compensao trmica. R(T) um


termistor, ou seja, uma resistncia que varia com a temperatura.
Neste circuito VC2 = VBE2 VBE1
Como
Ic 2 I REF (considerando que o hfe2 seja elevado e, portanto, Ib2 = 0)
qVBE 2

ic 2 F2I ES 2e mKT
ento

V BE 2 =

m 2KT 2
I REF
ln
.
q
F2I ES 2

Como
VBE1 = vo1

vo 1=

m1KT1
vi
ln
q
Ri F1I ES 1

ento

V C2=

m 1KT 1
m 2KT 2
I REF
vi
ln

ln
.
q
Ri F1I ES 1
q
F2I ES 2

Se os transistores forem iguais e estiverem prximos, ento possvel considerar:


T1=T2=T,
m1=m2=m,

F1

F2

I ES1 = I ES2 = I ES .

Desta forma a equao de VC2 se reduz a

V C2 =

Vi
I REF
mKT
ln
ln
q
Ri FI ES
FI ES

V C2 =

Vi
FI ES
mKT
ln

q
Ri FI ES I REF

V C2 =

Vi
mKT
ln
q
RiI REF

O ltimo AO apenas um amplificador no inversor de forma que

vo= 1

R2
V C2
R T

se R2 >> R(T) ento

vo

R2
V
R T C2

vo=

R2
mKT
vi
ln
R T
q
RiI REF

Desta forma o erro devido a IES fica eliminado e o erro devido a T compensado no
amplificador de sada que tem o ganho varivel com a temperatura.
vo
3
o
T 300 K =3,3010 vo / C
T 0

17.4 Conversor Antilogartmico

Condio: V i 0
V0
iC =
R

qV BE

i C = F I ES (e

VCB = 0
VBE = -Vi

mas

qV i

e mkT >> 1
qV i

V0
= F I ES e mkT
R

V 0 =R F I ES e

qV i
mkT

mkT

qV BE

1 )I ES ( e

mkT

1 )

18 Outras Operaes com Circuitos Analgicos


18.1 Multiplicador
Os multiplicadores so circuitos capazes de multiplicar duas ou mais entradas. Estes
circuitos esto sendo substitudos, com vantagens, por implementaes digitais com circuitos
dedicados ou processadores de sinais. Apesar disto comum encontrar multiplicadores analgicos
como parte de outros circuitos como os PLL e demoduladores ou na forma discreta em aplicaes
de frequncias elevadas, controle de ganho, amplificadores com ganho controlado por tenso,
osciladores com frequncia controlada por tenso entre outros. Alguns exemplos comerciais de
multiplicadores so o AD834 e o AD633 da Analog Devices e o MPY634 da Texas Instruments.

18.1.1 Multiplicador ideal


O multiplicador analgico ideal tem a seguinte representao.

V 0=

XY
K

So caractersticas do multiplicador ideal:


1) impedncia de entrada infinita;
2) impedncia de sada nula;
3) frequncia de corte infinita.

18.1.2 Multiplicador real


Os multiplicadores prticos so alimentados, normalmente, por 15V e valores tpicos para
X e Y so 10V. O valor de K escolhido de forma a no saturar a sada do multiplicador.
K=

X MAX YMAX =

10 10 = 10

Com este valor de K, a sada pode assumir o valor mximo de 10V quando X=Y=10V.

O multiplicador real tambm apresenta uma srie de erros que so causados por offsets e no
linearidades.
V x os V y y os
V 0 =1ke X
V os h x , y
10
onde: ke o erro de ganho; h (x,y) so no linearidades (termos como x 2, y2, x2y, xy2, ...);
xos e yos correspondem a tenso de offset das entradas (multiplicadores reais apresentam uma sada
diferente de zero quando ao menos uma das entradas est em zero volts. Este valor na sada
chamado de feed through); Vos a tenso de offset na sada quando x=y=0.
Desenvolvendo-se a equao e desprezando alguns termos, temos:

V 0=

V xV y k eV xV y V xy os V yX os

V os h x , y
10
10
10
10

a ltima parcela desta frmula, referencia um elemento genrico no linearidades. Este


termo pode ser quantizado se deixarmos uma das entradas do multiplicador fixa e variarmos a
tenso na outra entrada. Se levantarmos a curva Vo versus Entrada no teremos uma reta (resposta
do multiplicador ideal). Olhando bem a frmula acima se nota que mesmo com os offsets e erros na
varivel K, a sada deveria ser uma reta. Esta distoro funo de uma srie de outros fatores que
dependem do mtodo utilizado para a multiplicao e so agregados neste fator nico.
Alm dos problemas com offset os multiplicadores reais apresentam uma srie de limitaes
CA como
1) settling time diferente de zero;
2) slew rate finito;
3) frequncia de corte finita;
3) xos e yos em funo da frequncia;
4) no linearidade em funo da frequncia.

18.2 Tcnicas de Multiplicao


18.2.1 Multiplicador por transcondutncia varivel
O multiplicador de transcondutncia varivel pode ser implementado com OTAs ou com
transistores utilizando as caractersticas favorveis do par diferencial. O circuito, tal como
apresentado na figura abaixo, apresenta problemas com variaes de I E devido a Vy. Estas variaes
causam uma grande excurso da tenso de modo comum em Vo. A tenso VBE do transistor da
entrada Vy foi desconsiderada na deduo mas isso nem sempre pode ser feito. Como evoluo
deste circuito o multiplicador mais comum em circuitos integrados emprega a chamada clula de
Gilbert onde mais de um par diferencial com acoplamento cruzado so utilizados para melhorar o
desempenho do multiplicador. Um bom material sobre o assunto pode ser encontrado com
facilidade no manual do j obsoleto MPY100 da Burr Brown e no Tutorial Analog Multipliers da
Analog Devices.

Para o par diferencial, a tenso de sada corresponde a


v O =gmR Lv X .
A transcondutncia do estgio (gm), dado por

gm=

IE
VT

onde V T a tenso trmica do transistor ( 25mV na temperatura ambiente)


No arranjo apresentado, gm modulado pela entrada V Y de forma que

gm=

vY
.
REV T

Substituindo este valor de gm na equao da tenso de sada do par diferencial temos

vO=

vY
R v
R EV T L X

logo

vO=

RL
v v
R EV T X Y

18.2.2 Multiplicador com conversor Log-Anti Log


Amplificadores logartmicos combinados com circuitos anti log, so uma alternativa para a
multiplicao de duas variveis. O circuito abaixo mostra com isso pode ser realizado.

As tenses v1 e v3 so as tenses vBE dos transistores T1 e T3 dadas por

vX
KT 1
Rx
v 1=
ln
q
I ES 1

vZ
KT 3
Rz .
v 3=
ln
q
I ES 3
Subtraindo as duas equaes obtm-se

vZ
vX
KT 3
KT
Rz
Rx
1
v 3v1 =
ln

ln
q
I ES 3
q
I ES 1

vX
KT
Rx
v 3v1 =
ln
q
vZ
Rz

As diferenas de potencial entre v1 e v2 e entre v3 e v2 correspondem as tenses vBE dos


transistores T2 e T4 respectivamente, e podem ser obtidas pelas equaes

vY
KT 2
Ry
v 1v 2=
ln
q
I ES 2

vO
KT 4
Ro .
v 3v 2=
ln
q
I ES 4
Estas equaes podem ser utilizadas para se obter a diferena entre as tenses v1 e v3

vO
vY
KT 4
KT
Ro
Ry
2
v 3v1 =
ln
v 2
ln
v 2
q
I ES 4
q
I ES 2

e se todos os transistores so mantidos a mesma temperatura alm de serem iguais, temos

vO
KT
Ro
v 3v1 =
ln
q
vY
Ry

As duas equaes que descrevem a diferena de potencial entre v3 e v1 devem ser iguais,
logo


vX
vO
Rx
Ro
=
vZ
vY
Rz
Ry

vO=

v Xv Y RoRz

.
v Z RxRy

Se todas as resistncias tem o mesmo valor e vZ = 10V ento obtemos para a sada

vO=

v Xv Y
10

18.2.3 Multiplicador de quase 4 quadrantes


O multiplicador logartmico, entretanto, s multiplica sinais do terceiro quadrante (as duas
entradas devem ser negativas). Para obter um multiplicador de 4 quadrantes a partir do
multiplicador logartmico apresentado, podemos utilizar o circuito da figura abaixo.

As entradas do amplificador so
x=10v X

y=10v Y
A sada do multiplicador
v v
xy 1
= 10010v X 10v Y v XvY = X Y 10v X v Y .
10 10
10
ltimo estgio do circuito um somador que adiciona 10V, vX e vY a sada do
multiplicador, de forma que

vO=

v Xv Y
10

18.3 Circuitos de aplicao direta dos multiplicadores de tenso


18.3.1 Circuito divisor
Um divisor analgico pode ser obtido a partir de um multiplicador conforme apresentado no
circuito da figura abaixo.

Sendo a corrente na entrada vY igual a corrente que flui pela sada do multiplicador
v XvO
v
10
= Y
R
R
v Xv O
=v Y
10

v O =10

vY
vX

18.3.2 Circuito extrator de raiz quadrada


Um extrator de raiz quadrada pode ser implementado a partir do circuito multiplicador
conforme apresentado na figura abaixo.

v O2
v
= X
10R
R
2

v O =10v X
v O = 10v X (apenas para entradas negativas)

Alternativamente possvel utilizar o circuito da figura abaixo

v
v O =10 X
vO
v O = 10v X (apenas para entradas positivas)

18.3.3 Circuito conversor RMS-DC


Um conversor dito explcito de valor RMS para DC pode ser obtido pelo circuito da figura
abaixo.

v ORMS =

1 T 2
v t dt
T 0 X

Um circuito implcito pode ser obtido conforme figura abaixo.

v ORMS =

vX
1
dt
RC
vO

Para o funcionamento do circuito acima necessrio que o AO esteja funcionando como um


integrador. Se isto acontecer ento a tenso eficaz, que a tenso de sada deste circuito, um valor
constante e pode ser retirada da integral.
v O2 =

1
v 2Xdt
RC

vO=

1
v 2Xdt
RC

18.4 Exerccios

1) Com o circuito abaixo implementar v 0 =k

v1
v2

v 3 . Resolver o problema para trs casos

distintos: x>0, x<0 e x=0. Interconectar os dois circuitos da forma que for necessria para obter
cada valor de x.

2) Considerando os AO ideais, com tenso mxima de sada de 15V, hfe500, transistores


idnticos e mesma temperatura: a) Analisar o circuito abaixo e calcular vo vi ; b) Sabendo-se
que o polinmio x 3 / 6 x uma boa aproximao da funo sen(x), implemente este polinmio
utilizando o circuito abaixo. Para tanto considere I=1mA, R1=15k. Utilize valores comerciais para
os resistores calculados. c) Qual a principal desvantagem deste sintetizador de senoide?

Considerar

i C FI ESexp


v BE
mV T

3) Para os circuitos abaixo calcular a equao da tenso de sada em funo da tenso de


entrada. Desenhar em papel milimetrado a curva e0 ei para / 2V ei + / 2V . Que funo
matemtica estes circuitos implementam?

Os dois circuitos implementam a funo trigonomtrica seno (ei ) completa com um erro mximo
da ordem de 0,6% do fundo de escala.

19 Geradores de Funo
19.1 Introduo
Geradores de funo so circuitos capazes de gerar formas de onda de tenso (normalmente)
em formatos variados e com baixa amplitude. As formas de onda mais comuns, disponveis em
quase todos os geradores so:
1) senoidal: usada entre outras coisas para a verificao da resposta em frequncia;
2) triangular: usada entre outras coisas para a verificao da linearidade;
4) retangular: usada entre outras coisas para a verificao de transitrios.
Alm destas, os geradores ainda podem apresentar ondas derivadas das anteriores:
1) pulsos;
2) rampas;
3) salva (burst)
4) composio de funes.
Existem CIs prontos para geradores de funo. Exemplos so o MAX038, o ICL8038 e o
XR2206. Estes CIs esto todos obsoletos Um dos poucos circuitos que sobraram para esta funo
foi o NTE864. Novos circuitos para estas funes utilizam tcnicas digitais para a gerao de
formas de onda assim como o AD5932 o AD9833 e outros.

19.2 Osciladores harmnicos (lineares)


Estes geradores produzem senoides com baixa distoro harmnica. Para que eles
funcionem necessrio que os polos da funo de transferncia estejam sobre o eixo j. Lembre-se,
quando isto acontece, a soluo para a equao diferencial formada, contm uma senoide no
amortecida. Estudando teoria de controle percebemos que um sistema realimentado, pode oscilar.
Para isto, a condio fundamental que, abrindo o lao de realimentao, e percorrendo tal lao,
obtemos um sinal com mdulo e fase equivalente a -1180. Ou seja uma rotao de fase de 360.
Estes osciladores, entretanto, no sero estudados nesta disciplina. A pesar disto uma lista de alguns
dos tipos mais comuns fornecida abaixo.

19.2.1 Giro completo de fase


Osciladores por deslocamento de fase, Hartley e Colpitts

= 180, R ( w0 ) = 180

Oscila porque:
TOT =

+ R ( w0 ) = 180 + 180 = 360

19.2.2 Avano atraso


Oscilador em Ponte de Wien, Sallen -Key
Avano: derivador. Atraso: integrador.

= 00 ,

R1

( w0 ) =

R2

( w0 )

oscila porque:
TOT =

R1

( w0 ) +

R2

( w0 ) = 0 0 + = 0 0

19.2.3 Estabilidade de amplitude


Quando tentamos variar a frequncia de oscilao de um oscilador harmnico normalmente,
modificamos tambm o ganho de lao de realimentao de forma que este pode parar de oscilar ou
distorcer o sinal gerado. Para corrigir este problema, precisamos de um controle automtico de
ganho (CAG). Pode ser construdo com circuitos a base de diodos para alterar o ganho do
amplificador em funo da amplitude da onda ou com circuitos onde uma tenso pode ser
controlada por outra como nos multiplicadores ou OTA.

19.3 Osciladores no harmnicos (no lineares)


No diagrama de blocos mostrado abaixo, a sada do integrador fornece uma onda triangular.
Desta onda tambm obtida a onda senoidal, bastando para isto a sua conformao, seja com filtros

variveis ou com circuitos de ganho varivel. Da triangular tambm obtm-se a onda quadrada,
quando esta aplicada a entrada de um comparador (normalmente com histerese).

Para o clculo da frequncia de oscilao basta determinar as tenses de comparao e a


equao de sada do integrador. Com base nestes dois dados possvel determinar quanto tempo
gasto at que a sada da onda triangular atinja a tenso de comparao.

19.3.1 Gerador de onda retangular


Um exemplo bem simples de oscilador no harmnico, para gerar onda quadrada,
apresentado abaixo

R=10k, C=0,1uF, R1=5k, R2=10k, Vcc=15V.


O equacionamento do problema passa pela determinao das tenses de comparao e pela
equao da tenso de carga e descarga sobre o capacitor.

V H =V OM

R1
R1 R2

V L =V OM

R1
R1 R2

V H , L=V OM
onde

R1
R1 R2

No circuito:
Carga de capacitor com tenso constante em um circuito RC srie.
V =V i V V i 1e t/
onde a constante de tempo

T =ln

V V F
V V i

tempo para V F
Aplicando isto ao problema temos que
V =V OM

V i =V 0M

R1
R1 R2

V F =V 0M

R1
R1 R 2

T 1 =ln

R1

R1 R 2
R1

R1 R2

T1=T2

T 1 =ln

T 1 =ln

R2
2R1R 2

2R1
R2

mas T1=T2, ento

T =2RCln

T =2ln

2R1
1
R2


1
1

19.3.1.1 Alteraes no circuito


a) Limitao de V 0M

V 0M =V Z 0,7

Rz deve estar entre 47 e 470 ohms, depende da constante de tempo RC e R2. Procurar fazer
Rz<<R2 e Rz<<R
b) Ciclos Assimtricos: T 1 T 2 .

1=R a C , 2 =Rb C
= 1 2
= R a Rb C
Note que, neste exemplo, foram utilizadas apenas as resistncias Ra e Rb, como se o diodo
fosse ideal.
c) O circuito RC do circuito no um integrador puro. S ser um integrador puro para
alimentao com fonte de corrente e este no o caso. Entretanto para frequncias de
funcionamento acima do polo (1/RC) o circuito se comporta de forma semelhante ao integrador
puro e a onda formada puramente triangular. A pesar disto, quanto maior a frequncia de trabalho
menor a amplitude da onda triangular.

T s =

1/ RC
S 1/ RC

19.3.2 Gerador de onda triangular com AO


Um gerador de onda triangular, com a mesma topologia apresentada anteriormente, porm
com a substituio do circuito RC por um integrador de tenso, apresentado na figura abaixo.

Ra=Rb=10k, Da=Db=1N4148, C=0,1uF, R1=5k, R2=10k, Rz=1k, Vz=6,2V


O clculo do circuito continua sendo realizado da mesma forma. necessrio determinar as
equaes de carga e descarga do capacitor e as tenses de comparao. As equaes podem ser
escritas para cada trecho da onda triangular separadamente.
a) Integrador:

V o Tri t =V o Qua

T s =

1
RCS

1
tV o Tri t 0
RC

(integrador puro, ou seja, polo na origem)

b) Histerese:
A sada do comparador se altera quando
V +=0 .

Como

V +=

V o QuaR1 V o TriR2
R1 R2

ento

V o Tri=V o Qua

R1
R2

logo os nveis de comparao so

V H =V o Qua

R1
R2

V L =V o Qua

R1
R2

onde
V o Qua=V Z 0,7
Assim, levando em conta a condio inicial

V o Tri t =V o Qua

V o Qua

T 1 =2

R1
R2

R1
R
1
=V o Qua
T 1 V o Qua 1
R2
RC
R2

RC .

Se T 1 =T 2
ento

1
tV o Tri t 0
RC

R
T =4 1RC
R2

ou f =

R2
4R1RC

19.3.2.1 Alteraes no circuito


a) controle de frequncia:

Sendo uma varivel x tal que 0x1


R p << R
V o Qua' =xV o Qua

V o Tri t =V o Qua '

V o Qua MAX

1
t V o Tri t 0
RC

R1
R
1
=xV o Qua MAX
T 1V o Qua MAX 1
R2
RC
R2

2 R1
T 1 = RC
x R2

Se T1 = T2
ento
4 R
T = 1RC
x R2

ou f =

R2
x
4R1RC

f x
19.3.2.2 Gerador de onda triangular com OTA

Como visto anteriormente (captulo 4) as equaes que descrevem o comportamento do


OTA so as seguintes:
i O =A g v +v -
A g = KI B

i O =KI B v + v -
Considerando a sada triangular como v1 e a sada quadrada como v2:
a) o integrador
1
v 1 t =i O t v1 t O
C

v 1 t =A gv 2

v 1 t =

R4
1
tv1 t O
R3 R4 C

A gR 4v 2
R3 R 4 C

t v 1 t O

b) o comparador
R
V H =V Mx 1
R2
R1
V L =V Mx
R2

c) a metade do perodo pode ser obtido igualando a tenso VH a tenso v1(t)

V Mx

T 1=

R1
A gR4V Mx
R
=
T 1 V Mx 1
R2
R3R 4 C
R2

2R1 R3 R4 C
AgR 2R 4

se o tempo de carga for igual ao tempo de descarga

f O=

f O=

A gR 2R 4
4R1 R 3R 4 C
KI BR2R4
4R1 R 3R 4 C

b) o controle linear da frequncia


Controlando IB possvel fazer um VCO (oscilador controlado por tenso)

O integrado CA3086 (OTA) permite variar Ag linearmente ao longo de 3 dcadas (103


vezes) pela simples alterao do valor de IB. Isto permite fazer um VCO de 10Hz at 10kHz.

19.3.3 Gerador de rampa ou dente de serra


Uma chave controlada por tenso pode ser utilizada para curto-circuitar o capacitor do
oscilador. Isto faz com que o tempo de descarga seja zero e com isto se consegue um gerador de
rampa ou dente de serra. Um exemplo pode ser visto na figura abaixo.

R1=5k, R2=10k, Vref2=6V, Vref1=-1V, R=10k, C=0,1u, VCC=10V, ChaveOn=200R,


ChaveOff=1MR.
Neste exemplo a chave fecha quando a tenso da onda quadrada negativa.

Vsubida=

V Ref1
t
RC

Vdescida=V Ref2e

t
RchaveC

Uma outra possibilidade mostrada abaixo. Note que este circuito tambm apresenta uma
chave para descarregar rapidamente o capacitor.

Neste exemplo o comparador apresenta sada em coletor aberto, a chave fecha com controle
em zero e R4>>R3, R2 e R1
I
Vsubida= t
C

V MAX =

VR3
R1 R2R3

V MIN =

V R2 // R3
R4 R2 // R3
t

VR3
Vdescida=
e RchaveC
R1R2R3

19.3.4 Onda senoidal por conformao de triangular


Uma forma de se obter forma de onda senoidal atravs da conformao de uma onda
triangular. Trs alternativas para fazer isto so a utilizao da caracterstica logartmica de um par
diferencial ou de circuitos com ganho varivel (construdos com diodos atuando como chave) e o
uso funes matemticas e de expanso em sries. Estas duas alternativas so bem exploradas no
Application Note AN-263 da National Semiconductor.
19.3.4.1 Caracterstica Logartmica do Par Diferencial
O amplificador diferencial com transistores no pode ser considerado linear se o sinal
aplicado a sua entrada for de grande amplitude, ou seja, muito maior que 25mV. A figura abaixo

mostra um par diferencial e a sua curva Vo x Vi para tenses de entrada de aproximadamente


100mV

Nestes casos a corrente de emissor deve ser aproximada por

{[

R
1
i E = Iotanh 20 Vi i E2 Re + B
0
2

)]}

, onde R B representa eventuais impedncias da base.

Considerando
3

Taylor (sin( x))=x

x
x
!+ ! ...
3
5

Taylor (tanh ( x))=x

x 3 2x 5
+
...
3 15

temos que a caracterstica no linear do par diferencial pode ser utilizada para transformar uma
onda triangular em uma aproximao para a senoide. Esta abordagem permite valores de tenso de
entrada da ordem de 200mVpp com distoro harmnica (THD) de 1 a 0,1%.

Sada senoidal com 200mVpp e 0,6% de distoro. O potencimetro de 10k utilizado para ajuste
de simetria e o de 5k para ajustar o formato da onda senoidal.
19.3.4.2 Conformador com diodos
Um conformador com diodos pode ser construdo de forma que a medida que a tenso de
entrada aumenta alguns diodos do circuito passam a conduzir inserido ou retirando elementos do
circuito. No exemplo abaixo, onde V1, V2, V3 e V4 so tenses positivas, os diodos D1, D2, D3 e
D4 esto normalmente cortados. A medida que Vi aumenta estes diodos gradativamente entram em
conduo criando um divisor resistivo.

Este divisor resistivo atenua a transferncia do sinal de entrada para a sada. Observando o
grfico abaixo se observa que a medida que cada diodo entra em conduo a inclinao da curva vo

contra vi diminui. A curva abaixo deve ser construda de forma a transformar uma reta (vi) numa
aproximao de senoide (vo).
A partir do desenho da tenso de entrada (triangular) e de sada (senoide) marcam-se os
pontos utilizados para aproximar a senoide por segmentos de reta. Uma vez determinados os valores
das ordenadas calculam-se os valores das abcissas. Por exemplo, para uma onda triangular com
tenso entre 0 e 9V possvel criar de senoide com as tenses de sada estipuladas em v O1=3,0,
vO2=4,2, vO3=5,2, vO4=5,8, vO5=6,0.

v iX v OMxarcsen

v i16arcsen

v i2 6arcsen

v i36arcsen

v i4 6arcsen

v OX
v OMx

v O1
=3
v O5
v O2
v O5

=4,4

v O2
=6,0
v O5
v O4
v O5

= 7,5

Os valores para as fontes de tenso devem ser obtidas a partir de v Ox descontando-se as


quedas de tenso sobre os diodos.
V1=2,4V, V2=3,6V, V3=4,6V, V4=5,2V e V5=5,4V

A implementao prtica das fontes pode ser realizada com o divisor de tenso apresentado
abaixo

onde R>>RF (para que os resistores das fontes no interfiram nas associaes de resistores
do conformador). Alternativamente podem ser utilizados buffers para isolar as fontes do circuito do
conformador. A tenso de 10V, em ambos os casos deve ser bem regulada.
Uma vez determinados os valores de tenso de entrada e sada para os pontos de quebra
(pontos de conduo dos diodos) determinam-se os resistores. De maneira geral, quando os diodos
conduzem anexam mais um resistor ao circuito, transformando-o no equivalente da figura abaixo.

onde
v i
R
=1 a
v O
Rb
Ra =R
Rb o paralelo dos resistores (R1, R2, R3 e R4) que estiverem conduzindo no momento.
Para o primeiro segmento de reta:
v i
v O

=1 significa que no h nenhum resistor Ri conduzindo ( Rb = )

Para o segundo segmento de reta:

v i
v v
v i
R
= 2 1 =1, 167 ;
=1 ; R1 =6R
v O v O2 v O1
vO
R1
Para o terceiro segmento de reta:
v i
vO

v 3v 2
vi
R
=1,6 ;
=1
; R1 // R 2=1, 67 R ; R 2=2,31 R
v O3v O2
v O
R1 // R2
Para o quarto segmento de reta:

v i
v v
vi
R
= 4 3 =2,5 ;
=1
; R1 // R2 // R3 =0,667 R ; R3 =1, 11 R
v O v O4 v O3
vO
R1 // R 2 // R3
Para o quinto segmento de reta:
v i
vO

v 5v 4
vi
R
=7,5 ;
=1
; R1 // R2 // R3 // R4 =0,154 R ; R4 =0,2 R
v O5 v O4
vO
R1 // R 2 // R3 // R4
O circuito completo pode ser visto na figura abaixo.

A figura abaixo mostra a tenso de entrada do circuito, uma senoide pura (o desenho mais
arredondado) e a aproximao obtida com o circuito proposto. Se as fontes de referncia forem
ideais ou forem isoladas com buffers a tenso de sada coincidir com a senoide.

Este circuito serve apenas para conformar o semiciclo positivo da senoide. Para obter a
senoide completa necessrio duplicar o circuito para o semiciclo negativo. A figura a seguir
mostra um circuito prtico para implementar um conformador com diodos. O circuito est j est
duplicado permitindo a conformao de toda a senoide.

19.3.4.3 Srie de Taylor modificada


Uma funo do tipo sem(x) pode ser expandida em uma srie de potncias como a srie de
Taylor. Cada elemento da srie pode ser implementado eletronicamente resultando em uma boa
aproximao para a senoide. A expanso de Taylor para o seno

sen x=x

x 3 x5 x7
. ..
3 ! 5 ! 7!

que pode ser truncada para os dois primeiros termos de forma que

sen x x

x3
3!

Est uma aproximao com erros para o seno. Para melhorar os resultados da srie de
Taylor truncada, podemos corrigir os valores da curva. Se escolhermos a relao abaixo, teremos
um erro 5 vezes menor do que na srie de Taylor truncada.
2, 827

sen xx

x
6, 28

Para esta srie, o erro terico obtido da ordem de 0,23% para 0x

O problema, agora, passa a ser a forma de implementar esta funo. Isto pode ser obtido
com a seguinte relao matemtica:

sen xx

x 2,827
=x0,15924 e [ 2,827log x ]
6, 28

E esta relao pode ser implementada pois existem amplificadores logaritmos comerciais.

Este circuito vale apenas para a faixa de valores especificado acima. Estes valores so
positivos o que impede seu uso com uma triangular. Este problema pode ser contornado com o uso
de retificadores e amplificadores inversores.

19.3.5 Circuito com PLL (phase locked loop)


O circuito PLL um circuito cuja concepo remota a primeira metade do sculo XX mas
que s ganhou popularidade quando pode ser integrado no final dos anos 60. Este circuito utiliza

tcnicas de controle para transformar uma frequncia de entrada em uma tenso de sada. O
diagrama de blocos do PLL pode ser visto na figura abaixo.

Fi

Comparador
de Fase

Filtro

Amplificador

VCO

Um sinal em frequncia aplicado a um comparador de fase (um circuito capaz de


multiplicar dois sinais). A sada filtrada por um passa baixas, amplificada e utilizada como entrada
de um VCO. A frequncia de sada do VCO comparada com o sinal de entrada pelo comparador
de fase fechando o lao de realimentao.
A sada do comparador de fase pode ser obtida multiplicando-se dois sinais senoidais de
frequncias 1 e 2.
1
sen 1sen 2= cos 1 2 cos 12 .
2
Supondo que o lao de realimentao faa com que a sada do VCO apresente frequncia
idntica a do sinal de entrada. Ento uma das parcelas da equao acima corresponde a frequncia
zero e a outra ao dobro da frequncia de entrada. Esta frequncia elevada pode ser filtrada
(removida) de forma que a sada do PLL corresponda a um nvel CC.
Para analisar este circuito pelo domnio da frequncia necessrio estipular funes de
transferncia para cada um dos blocos apresentados. A figura abaixo mostra os ganhos de cada
bloco do PLL. A sada do VCO integrada para que se obtenha uma grandeza proporcional a fase
do sinal.
e
i

Kd (V/rad)
Comparador
de Fase

osc
1
S

A sada do VCO obtida pela equao

F(s)
Filtro

osc

A
Amplificador

Ko (rad/s)/V
VCO

Vo

OSC = O + KOVO
A funo de transferncia do PLL dada por
Vo
=
i

KdF sA
Ko
1KdF sA
s

sKdAF s
Vo
=
i sKdKoAF s
Como o objetivo encontrar uma funo de transferncia em funo da frequncia do sinal
de entrada podemos, novamente, utilizar a seguinte relao

i t=

d i t
.
dt

Desta forma
sKdAF s
Vo 1 Vo 1
= =
*
i s i s sKdKoAF s
Vo 1
Kv
=
*
i Ko sKv
onde Kv=KoKdA
Exemplo: Calcular Vo quando, Vi o sinal do grfico ao lado. Considere um PLL com:
KO=2(1kHz/V), Kv=500s-1 O= 2p500Hz.
Vi
1kHz

250Hz

1kHz

Vo 1
Kv
=
*
i Ko sKv

Vo=

i o
Ko

vo=0,25V para 250Hz;


vo=+0,50V para 1000Hz;
=Kv-1 = 2ms (constante de tempo para estabilizao do sinal).
Alguns exemplos de PLL integrados so LM565 (obsoleto), 74HC4046 (CMOS) e
TLC2933. Todos bem descritos em Applications Notes como o AN46.
Aplicaes:
1) Demodular de FM
2) Conversor frequncia tenso
3) Sincronizao de um oscilador (sada do VCO) com um sinal de entrada.
4) Multiplicao de frequncia (quando na sada do VCO for adicionado um divisor de frequncia
por N, a sada do VCO apresenta uma frequncia N vezes maior que a frequncia do sinal de
entrada.
A gerao de senoides tambm pode ser feita com PLLs mas, na maioria dos casos, PLL
integrados empregam ondas quadradas nos VCOs. Obter sadas senoidais possvel mas o VCO
deve ser senoidal. Alternativamente possvel utilizar filtros passa baixas com frequncias de corte
varivel e grau elevado. A MAXIM prope o circuito abaixo, com um PLL, um divisor de
frequncias e um filtro passa baixas de 8a ordem a capacitor chaveado, com frequncia de corte
controlada pela frequncia de oscilao do VCO. Neste circuito possvel obter frequncias
senoidais de 20Hz at 20kHz com THD de 2,7% at 0,02% respectivamente.

19.3.6 DDS
Hoje em dia uma das melhores maneiras de produzir um sinal senoidal de frequncia
varivel emprega circuitos conhecidos como Direct Digital Synthesis (DDS). No DDS os valores de
amplitude do sinal senoidal so gravado em memria (conversor fase amplitude na figura abaixo)
que endereada por um contador (acumulador de fase na figura abaixo). No caso da figura abaixo
o contador implementado incrementado de acordo com a palavra de controle, assim possvel
controlar a frequncia do sinal senoidal ajustando tanto a palavra de controle como o clock do
circuito. Na verdade, com esta estrutura possvel implementar qualquer forma de onda na sada do
conversor DA. Em circuitos como este se obtm com certa facilidade THD menores do que 0,01%.
Um filtro passa baixas pode ser utilizado para melhorar a qualidade da senoide reconstruda. O
cuidado com filtro passa baixas nestes casos que ele deve ter frequncia de corte varivel. Caso
isto no acontea a amplitude do sinal senoidal diminui a medida que a frequncia aumenta.

19.4 Exerccios
1) Um circuito condicionador de sinais deve ser montado para linearizar a sada de um
medidor de temperatura. O grfico da resposta do medidor de temperatura em funo da
temperatura mostrada abaixo. Apresente proposta de circuito para o condicionador de sinais.
Vo
2
1
1

2) Qual a equao da tenso de sada em relao ao tempo

3) Considere: A.O.S ideais, E 0 M = 15V , VCEsat = 0V , hFE = 200 . Analise o seguinte


circuito e desenhe as formas de onda das sadas e1 , e 2 e e3

calculando e indicando valores de

tempo e tenso. Considere Ei = + 5V . Determine a funo que relaciona a frequncia gerada com a
tenso de entrada ( f 0 = f ( E i )) .

4) Analisar o circuito abaixo e desenhe as formas de onda de v 1 e v2 em funo do tempo.


Calcular e indicar valores de tempo e tenso. Considerar que a tenso de entrada pode ser qualquer
valor entre 0 e 10V. Determinar a funo que relaciona a frequncia gerada e a tenso de entrada.
Considerar AO ideais, tenso mxima de sada de 15V, VD=0,6V, VZ=10V, R=10k, C=10nF. A
chave fecha com v2 em nvel alto.

5) Analisar o circuito abaixo e desenhar as formas de onda de e 1, e2, e3 e e4 no tempo.


Calcular a funo que relaciona a frequncia gerada e a tenso de entrada. Qual a faixa de tenso de
E i dentro da qual o circuito continua funcionando corretamente? Considerar os AO ideais, a
mxima tenso de sada em 15V, VD=0,7V, hfe500, VCESAT=0V.

6) Para o circuito abaixo, considerando os AO ideais e com tenso de sada mxima em


15V: Determinar qual dos dois comparadores com histerese (A ou B) deve ser substitudo no
circuito para que este oscile. Analisar o funcionamento do circuito, j com o comparador correto
substituindo, e desenhar as formas de onda de e1 e e2 ao longo do tempo, calculando e indicando
valores de tempo e tenso.