Sie sind auf Seite 1von 4

Teclado matricial, compuerta nand y or,

decodificacin
Del Rio Huamani Franklin No
frank_noe@hotmail.com
Universidad Nacional del Callao

Resumen
Teclado matricial, compuerta nand de 2,3,4,8 compuerta or y
decodificacin.
Palabra Clave
Teclado, nand, or, decodificacin
Abstract
Matrix keyboard, nand gate or gate 2,3,4,8 and decoding.
Key Word
Keyboard, nand, or, decoding

Marco terico:
Teclado matricial:

El teclado matricial proporciona una interfaz sencilla de entrada de datos.


Sus usos pueden ser tan variados como aplicaciones que precisen de la
introduccin manual de datos puedan ocurrrsele al diseador. Desde una
calculadora, pasando por una cerradura codificada, un termostato
programable, etc.
En el mercado es habitual encontrar teclados matriciales pasivos de 3 x 4
y de 4 x 4 teclas. Esencialmente estn constituidos por filas y columnas
conductoras en cuyo cruce se encuentra un pulsador mecnico o de
membrana que, al ser pulsado, establece el contacto elctrico entre la fila y
la columna correspondiente.
Para su conexin al microcontrolador se deben colocar unas resistencias
de pull-up en las filas (o las columnas). De esta forma si se pone a masa

(cero lgico) una columna (fila) se obtendr un cero en la fila (columna)


correspondiente cuando se pulse una tecla.

Compuerta nand:
Las puertas NAND son puertas lgicas bsicas, y como tales son
reconocidas en CI TTL y CMOS.
Versin CMOS:
La serie 4000 estndar del CI CMOS es el 4011, que incluye cuatro
puertas NAND independientes de dos entradas cada una.
Estos dispositivos estn disponibles en la mayora de los fabricantes de
semiconductores como Fairchild Semiconductor, Philips o Texas
Instruments. Normalmente, estos estn disponible tanto en el orificio
pasante de los formatos DIL y SOIC. Las hojas de datos estn disponibles
en la mayora de las bases de datos de hojas de datos.
Estn disponibles los estndares de 2, 3, 4 y 8 de puertas NAND de
entrada:
CMOS
4011: Puerta NAND Cudruple de 2 entradas
4023: Puerta NAND Triple de 3 entradas
4012: Puerta NAND Dual de 4 entradas
4068: Puerta NAND Mono de 8 entradas
TTL
7400: Puerta NAND Cudruple de 2 entradas
7410: Puerta NAND Cudruple de 3 entradas
7420: Puerta NAND Dual de 4 entradas
7430: Puerta NAND Mono de 8 entradas
Compuerta or:
Las puertas OR son puertas lgicas bsicas, y como tales estn
disponibles en TTL y familias lgicas de CI CMOS. Las serie estndar 4000
de los CI CMOS es el 4071, que incluye cuatro puertas OR independientes
de dos entradas. La versin tradicional TTL es el 7432. Existen muchas
ramas de la puerta OR 7432 original. Todas tienen el mismo pinout pero
diferente arquitectura interna, que les permite operar en diferentes rangos
de voltaje y/o a velocidades ms altas. En adicin a la puerta OR estndar
de 2-entradas, tambin estn disponibles puertas OR de 3 y 4 entradas.
En la serie CMOS, estas son:
4075: Puerta OR triple de 3 entradas

4072: Puerta OR dual de 4 entradas


Las variaciones TTL incluyen:
74LS32: Puerta OR cudruple de 2 entradas (de baja potencia versin
Schottky)
74HC32: Puerta OR cudruple de 2 entradas (versin CMOS de alta
velocidad) - tiene menor consumo de corriente / mayor rango de voltaje
74LVC32: Versin CMOS de bajo voltaje de la misma.

Decodificacin:
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

a
0
1
0
0
1
0
1
0
0
0
1
1
1
0
0
1

b
0
0
0
0
0
1
1
0
0
0
1
1
1
1
1
1

a=m(1,4,6,10,11,12,15)
A
B D+
ACD+ A B C D

a=AB C D+

b= m ( 5,6,10,11,12,13,14,15 )
C+ A
BC D+
A B C D
b=AB+ A B

c
0
0
1
0
0
0
0
0
0
0
1
0
0
1
1
1

d
0
1
0
0
1
0
0
1
0
1
0
0
0
1
0
1

e
0
1
0
1
1
1
0
1
0
1
0
1
0
1
1
1

f
0
1
1
1
0
0
0
1
0
0
1
1
1
0
0
1

g
1
1
0
0
0
0
0
1
0
0
0
0
1
0
0
1

N
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

c= m(2,10,13,14,15)
C D+
ABC+ ABD
c= B

d= m(1,4,7,9,13,15)
B D+
A
B C D
d= A C D+ BCD+ A

e= m(1,3,4,5,7,9,11,13,14,15)
A
BC
D

e=D+ ABC D+

f = m(1,2,3,7,10,11,12,15)
+ AB C D+
BCD+ A
B C
D
f = BC

g= m(0,1,7,12,15)
D+BCD

B C
g= AB C
+A