Beruflich Dokumente
Kultur Dokumente
VITRIA
BRASILEIRA
- ES
CURSO DE GRADUAO2015
EM ENGENHARIA ELTRICA
EMANOEL LIQUER
JOS MARCOS F. SOUZA
MARCOS SUAID
EMANOEL LIQUER
JOS MARCOS F. SOUZA
MARCOS SUAID
VITRIA
MARO/2015
RESUMO
SUMRIO
EXPERIMENTO 01...................................................................................2
1.1 EXPERIMENTO 01 UTILIZANDO PORTA AND..................................3
1.2 EXPERIMENTO 01 UTILIZANDO PORTA OR....................................5
1.3 EXPERIMENTO 01 UTILIZANDO PORTA NOT..................................7
1.4 EXPERIMENTO 01 UTILIZANDO PORTA NAND...............................9
1.5
EXPERIMENTO
NOR................................11
01
UTILIZANDO
CONCLUSO
01..........................................................12
2
PORTA
EXPERIMENTO
EXPERIMENTO
02..................................................................................13
CONCLUSO EXPERIMENTO 02..........................................................14
EXPERIMENTO
03..................................................................................15
CONCLUSO EXPERIMENTO 03..........................................................17
EXPERIMENTO
04..................................................................................18
CONCLUSO EXPERIMENTO 04..........................................................21
EXPERIMENTO
05..................................................................................22
CONCLUSO EXPERIMENTO 05..........................................................25
1. EXPERIMENTO 01
Montar em um simulador as portas AND, OR, NOT, NAND e NOR, e construir a
Tabela Verdade respectiva, medindo e anotando os valores de tenso nas
entradas e na sada das portas lgicas.
CIRCUITO LGICO PROPOSTO:
Fonte;
Resistores;
Led;
Chaves interruptoras.
A
0
0
1
1
CONCLUSO DO EXPERIMENTO 01
Esse experimento foi bastante simples, foi mais para entendermos como
funciona o simulador e praticar aonde encontrar suas portas lgicas. Note que
a tenso de -5V que aparece na tabela devido a inverso da ligao do
multmetro nos cabos para medir a tenso. Nada de anormal aconteceu neste
experimento, tudo conforme aprendido em sala.
2. EXPERIMENTO 02
OBJETIVOS:
Monte no simulador um circuito lgico, utilizando a porta lgica AND, que faa
um LED ficar piscando conforme a frequncia de 1 Hz.
Se a frequncia aumentar para 60 Hz o que acontece? E para 10kHz?
Argumente suas concluses.
Fonte;
Controlador de frequncia;
Resistores;
Led;
Chave interruptora.
CONCLUSO EXPERIMENTO 02
Utilizando a forma de onda quadrada com amplitude 5 V com frequncia de
1Hz o led pisca de maneira lenta (1 ciclo por segundo), ao aumentar a
frequncia para 60Hz o led pisca rapidamente (60 vezes por segundo),
aumentando para 1kHz o led pisca extremamente rpido e utilizando a
frequncia para 10kHz o led pisca pouca coisa mais rpida do que quando a
frequncia est a 1Hz (difcil notar a diferena, a olho nu vai parecer estar
ligado 100% do tempo).
A medida que aumentamos a frequncia da onda estamos diminuindo o seu
perodo, pois estes so inversamente proporcionais, sendo assim quando
maior a frequncia, mais rpido ir piscar o Led, at o momento em que os
dispositivos no acompanhem a frequncia. Assim o led passa a piscar fora da
frequncia dado pelo gerador de frequncia. Foi o que ocorreu quando
utilizamos a frequncia de 10kHz.
Um experimento sem muitas dificuldades, apenas tendo que fazer uma anlise
depois de montado para observar o fenmeno de atraso em altas frequncias,
o que no poderia ser observado em uma bancada.
3. EXPERIMENTO 3
Desenvolva um circuito lgico que avise ao supervisor de produo, atravs de
um sinal luminoso, quando a linha de produo parou, ao ocorrer uma das
seguintes situaes:
1. Os insumos acabaram
2. Os insumos esto com defeito ou trocados
3. Horrio de almoo
4. Terminou o turno de trabalho
O circuito deve informar (outro sinal luminoso) que a linha parou e a causa foi
problema de insumo. Considere que o nvel lgico 1 equivale a tenso de +5V
e que o nvel 0 igual a 0V.
Monte as expresses lgicas do experimento.
Fonte;
Chaves interruptoras;
Resistores;
02 leds;
Insumos
Insumos
Horrio de
Troca de
S1
S2
(falta)
(defeito)
Almoo
turno
CONCLUSO DO EXPERIMENTO 03
Um experimento levando um caso prtico bastante simples, sendo necessrio
montar uma tabela verdade e usar mapa de Karnaugh para chegar a uma
equao simplificada do sistema combinacional digital. Tudo conforme
aprendido em sala na disciplina de Eletrnica Digital I.
4. EXPERIMENTO 4
Projetar um circuito somador binrio paralelo de dois nmeros binrios com
palavras de 04 bits utilizando mdulos somadores, decodificadores e displays
de 7 segmentos.
Fonte;
Resistores;
Portas lgicas.
CONCLUSO DO EXPERIMENTO 04
Uma experincia trabalhosa em bem complicada. Alm de usar componentes
nunca antes usados, foi necessrio uma anlise bem extensiva de uma grande
tabela verdade com uma entrada de 5-bits com 7 sadas (o valor era limitado j
que o nmero de 5-bits foi gerado de uma soma de 2 nmeros de 4-bits, feito
automaticamente pelo CI 7483).
Com a enorme tabela verdade montada (5 entradas com 7 sadas), foram feitos
inmeros mapas de Karnaugh (de 5 bits cada um) afim de encontrar uma
soluo simplificada para a montagem do sistema combinacional no simulador.
Foram inmeras tentativas, uma das principais dificuldades observadas foi a
interpretao da tabela verdade por partes (0-9, 10-19, 20-29 e 30) que no
pode ser feita. E os erros de bits mais significativos e menos significativos para
adaptar o resultado terico e adapta-lo ao simulador.
5. EXPERIMENTO 5
Faa as modificaes necessrias no CI 7483 de acordo com a figura abaixo e
monte o circuito Subtrator Binrio Paralelo.
CI 7843;
Fonte;
Resistores;
Portas logicas;
02 Displays de 7 segmentos;
CONCLUSO DO EXPERIMENTO 05
Depois de realizar o experimento 4, o experimento 5 apresentou uma
dificuldade um pouco inferior do que deveria ser, o circuito combinacional ficou
mais simples j que a sada s precisava ser no mximo 4 bits.
Praticamente o mesmo procedimento foi instaurado para resolver esse
experimento, com o uso de tabelas verdades e mapas de Karnaugh, com
entradas de 4 bits e sadas de 4 bits (j que no subtrator a sada no pode ser
maior do que a entrada.