Sie sind auf Seite 1von 29

FACULDADE

VITRIA
BRASILEIRA
- ES
CURSO DE GRADUAO2015
EM ENGENHARIA ELTRICA

EMANOEL LIQUER
JOS MARCOS F. SOUZA
MARCOS SUAID

SIMULAO DE CIRCUITOS LGICOS DIGITAIS

EMANOEL LIQUER
JOS MARCOS F. SOUZA

MARCOS SUAID

SIMULAO DE CIRCUITOS LGICOS DIGITAIS

Relatrio apresentado como requisito parcial


para aprovao na disciplina de Eletrnica
Digital 2 na Engenharia, ministradas no 7.
perodo do curso de graduao de
Engenharia Eltrica.
Superviso: Victor Miranda

VITRIA
MARO/2015
RESUMO

Foi proposto pela disciplina de Eletrnica Digital 2 cinco experimentos


eletrnicos digitais para serem executados por meio de um simulador de
circuitos (foi utilizado o Multisim), este relatrio mostrar os procedimentos
executados.

SUMRIO

EXPERIMENTO 01...................................................................................2
1.1 EXPERIMENTO 01 UTILIZANDO PORTA AND..................................3
1.2 EXPERIMENTO 01 UTILIZANDO PORTA OR....................................5
1.3 EXPERIMENTO 01 UTILIZANDO PORTA NOT..................................7
1.4 EXPERIMENTO 01 UTILIZANDO PORTA NAND...............................9

1.5
EXPERIMENTO
NOR................................11

01

UTILIZANDO

CONCLUSO
01..........................................................12
2

PORTA

EXPERIMENTO

EXPERIMENTO
02..................................................................................13
CONCLUSO EXPERIMENTO 02..........................................................14

EXPERIMENTO
03..................................................................................15
CONCLUSO EXPERIMENTO 03..........................................................17

EXPERIMENTO
04..................................................................................18
CONCLUSO EXPERIMENTO 04..........................................................21

EXPERIMENTO
05..................................................................................22
CONCLUSO EXPERIMENTO 05..........................................................25

1. EXPERIMENTO 01
Montar em um simulador as portas AND, OR, NOT, NAND e NOR, e construir a
Tabela Verdade respectiva, medindo e anotando os valores de tenso nas
entradas e na sada das portas lgicas.
CIRCUITO LGICO PROPOSTO:

Listagem dos circuitos integrados e demais componentes utilizados:

Fonte;

Resistores;

01 Porta lgica AND;

01 Porta lgica OR;

01 Porta lgica NOT;

01 Porta lgica NAND;

01 Porta lgica NOR;

Led;

Chaves interruptoras.

1.1 EXECUO UTILIZANDO PORTA AND:

Porta AND com key A e B abertas.

Porta AND com key B fechada e key A aberta.

Porta AND com key A fechada e key B aberta.

Porta AND com key A e key B fechadas.

O experimento gerou a tabela verdade abaixo:

1.2 EXECUO UTILIZANDO PORTA OR:

Porta OR com key A e B abertas.

Porta OR com key A aberta e key B fechada.

Porta OR com key B aberta e key A fechada.

Porta OR com key A e B fechada.


O experimento gerou a tabela verdade abaixo:
EXPERIMENTO 1 PORTA OR
A
B
S
Vin [V]
Vout [V]
0
0
0
0
0
0
1
1
5
5
1
0
1
5
5
1
1
1
0
5

1.3 EXECUO UTILIZANDO PORTA NOT:

Porta NOT com key A e B fechadas.

Porta NOT com key A aberta e B fechada.

Porta NOT com key B aberta e A fechada.

Porta NOT com key A e B fechadas.


O experimento gerou a tabela verdade abaixo:
EXPERIMENTO 1 PORTA NOT
A
B
S
Vin [V]
Vout [V]
0
0
1
0
5
0
1
0
5
0
1
0
0
5
0
1
1
0
5
0

1.3 EXECUO UTILIZANDO PORTA NAND:

Porta NAND com key A e B abertas.

Porta NAND com key A aberta e B fechada.

Porta NAND com key B aberta e A fechada.

Porta NAND com key A e B fechadas.

O experimento gerou a tabela verdade abaixo:

EXPERIMENTO 1 PORTA NAND


A
B
S
Vin [V]
Vout [V]
0
0
1
0
5
0
1
1
-5
5
1
0
1
5
5
1
1
0
0
0

1.4 EXECUO UTILIZANDO PORTA NOR:

Porta NOR com key A e B abertas.

Porta NOR com key A aberta e B fechada.

Porta NOR com key B aberta e A fechada.

Porta NOR com key A e B fechadas.

O experimento gerou a tabela verdade abaixo:

A
0
0
1
1

EXPERIMENTO 1 PORTA NOR


B
S
Vin [V]
Vout [V]
0
1
0
5
1
0
-5
0
0
0
5
0
1
0
0
0

CONCLUSO DO EXPERIMENTO 01
Esse experimento foi bastante simples, foi mais para entendermos como
funciona o simulador e praticar aonde encontrar suas portas lgicas. Note que
a tenso de -5V que aparece na tabela devido a inverso da ligao do
multmetro nos cabos para medir a tenso. Nada de anormal aconteceu neste
experimento, tudo conforme aprendido em sala.

2. EXPERIMENTO 02
OBJETIVOS:
Monte no simulador um circuito lgico, utilizando a porta lgica AND, que faa
um LED ficar piscando conforme a frequncia de 1 Hz.
Se a frequncia aumentar para 60 Hz o que acontece? E para 10kHz?
Argumente suas concluses.

CIRCUITO LGICO PROPOSTO:

Listagem dos circuitos integrados e demais componentes utilizados:

Fonte;

Controlador de frequncia;

Porta lgica AND;

Resistores;

Led;

Chave interruptora.

Experimento montado conforme a especificao.

CONCLUSO EXPERIMENTO 02
Utilizando a forma de onda quadrada com amplitude 5 V com frequncia de
1Hz o led pisca de maneira lenta (1 ciclo por segundo), ao aumentar a
frequncia para 60Hz o led pisca rapidamente (60 vezes por segundo),
aumentando para 1kHz o led pisca extremamente rpido e utilizando a
frequncia para 10kHz o led pisca pouca coisa mais rpida do que quando a
frequncia est a 1Hz (difcil notar a diferena, a olho nu vai parecer estar
ligado 100% do tempo).
A medida que aumentamos a frequncia da onda estamos diminuindo o seu
perodo, pois estes so inversamente proporcionais, sendo assim quando
maior a frequncia, mais rpido ir piscar o Led, at o momento em que os
dispositivos no acompanhem a frequncia. Assim o led passa a piscar fora da
frequncia dado pelo gerador de frequncia. Foi o que ocorreu quando
utilizamos a frequncia de 10kHz.

Um experimento sem muitas dificuldades, apenas tendo que fazer uma anlise
depois de montado para observar o fenmeno de atraso em altas frequncias,
o que no poderia ser observado em uma bancada.

3. EXPERIMENTO 3
Desenvolva um circuito lgico que avise ao supervisor de produo, atravs de
um sinal luminoso, quando a linha de produo parou, ao ocorrer uma das
seguintes situaes:
1. Os insumos acabaram
2. Os insumos esto com defeito ou trocados
3. Horrio de almoo
4. Terminou o turno de trabalho
O circuito deve informar (outro sinal luminoso) que a linha parou e a causa foi
problema de insumo. Considere que o nvel lgico 1 equivale a tenso de +5V
e que o nvel 0 igual a 0V.
Monte as expresses lgicas do experimento.

Listagem dos circuitos integrados e demais componentes utilizados:

Fonte;

Chaves interruptoras;

Resistores;

02 leds;

01 Porta lgica AND;

03 Portas lgicas NOT.

Insumos

Insumos

Horrio de

Troca de

S1

S2

(falta)

(defeito)

Almoo

turno

Tabela verdade do experimento 03.

Circuito lgico combinacional montado.

Production Halted = A + B + C + D = (A.B.C.D)


Insumos = A.B = A + B

CONCLUSO DO EXPERIMENTO 03
Um experimento levando um caso prtico bastante simples, sendo necessrio
montar uma tabela verdade e usar mapa de Karnaugh para chegar a uma
equao simplificada do sistema combinacional digital. Tudo conforme
aprendido em sala na disciplina de Eletrnica Digital I.

4. EXPERIMENTO 4
Projetar um circuito somador binrio paralelo de dois nmeros binrios com
palavras de 04 bits utilizando mdulos somadores, decodificadores e displays
de 7 segmentos.

Listagem dos circuitos integrados e demais componentes utilizados:

02 Displays digitais (catodo comum);

Fonte;

02 Circuitos Integrados 4511;

Resistores;

01 Circuito Integrado 7483;

Portas lgicas.

Circuito combinacional completo montado.

a) 0110 + 0010 = 1000(2) = 8(10)

b) 0100 + 0011 = 0111(2) = 7(10)

d) 0111 + 0010 = 1001(2) = 9(10)

c) 1111 + 1110 = 11101(2) = 29(10)

e) 1001 + 1000 = 10001(2) = 17(10)

CONCLUSO DO EXPERIMENTO 04
Uma experincia trabalhosa em bem complicada. Alm de usar componentes
nunca antes usados, foi necessrio uma anlise bem extensiva de uma grande
tabela verdade com uma entrada de 5-bits com 7 sadas (o valor era limitado j
que o nmero de 5-bits foi gerado de uma soma de 2 nmeros de 4-bits, feito
automaticamente pelo CI 7483).
Com a enorme tabela verdade montada (5 entradas com 7 sadas), foram feitos
inmeros mapas de Karnaugh (de 5 bits cada um) afim de encontrar uma
soluo simplificada para a montagem do sistema combinacional no simulador.
Foram inmeras tentativas, uma das principais dificuldades observadas foi a
interpretao da tabela verdade por partes (0-9, 10-19, 20-29 e 30) que no
pode ser feita. E os erros de bits mais significativos e menos significativos para
adaptar o resultado terico e adapta-lo ao simulador.

5. EXPERIMENTO 5
Faa as modificaes necessrias no CI 7483 de acordo com a figura abaixo e
monte o circuito Subtrator Binrio Paralelo.

O subtrator paralelo, soma um nmero N1 em binrio com at 4 bits, com o


complemento de 2 do outro N2. O complemento de 2 conforme visto
anteriormente, o complemento de 1 do nmero mais 1.
O mais 1 efetuado colocando-se nvel lgico 1 na entrada do primeiro
somador Full Adder.
Monitore as sadas S4 a S1 com display de 7 segmentos e respectivo
decodificador.
Monitore as sadas Co e a entrada Ci do primeiro somador, usando os
indicadores de nveis lgicos do kit.
Listagem dos circuitos integrados e demais componentes utilizados:

CI 7843;

Fonte;

Resistores;

Portas logicas;

02 Displays de 7 segmentos;

Circuito combinacional completo montado

a) 1001 0110 = 0011(2) = 3(10)

c) 0101 0011 = 0010(2) = 2(10)

b) 1000 0101 = 0011(2) = 3(10)

d) 0011 0001 = 0010(2) = 2(10)

CONCLUSO DO EXPERIMENTO 05
Depois de realizar o experimento 4, o experimento 5 apresentou uma
dificuldade um pouco inferior do que deveria ser, o circuito combinacional ficou
mais simples j que a sada s precisava ser no mximo 4 bits.
Praticamente o mesmo procedimento foi instaurado para resolver esse
experimento, com o uso de tabelas verdades e mapas de Karnaugh, com
entradas de 4 bits e sadas de 4 bits (j que no subtrator a sada no pode ser
maior do que a entrada.

Das könnte Ihnen auch gefallen