Sie sind auf Seite 1von 2

EA773 LABORATRIO DE CIRCUITOS LGICOS

FEEC-UNICAMP - 2 Semestre de 2015 Turmas S e T


Turma:______________

Grupo:__________________ Data:______________

RA:_________________

Nome:______________________________________

RA:_________________

Nome:______________________________________

Experincia 2: Circuitos Seqenciais


Objetivo: Projeto de circuitos sequenciais utilizando a
tecnologia FPGA.

Observao: O visto no preparo s ser dado no incio da


aula. A falha em cumprir essa exigncia implicar em 3
pontos a menos na nota do relatrio.
1) Preparo
(a) Revise as funes de transio de estado dos flip-flops JK,
D e T. Explique as diferenas entre esses trs tipos de flipflops.
(b) Revise conceitos sobre mquinas de estado: Mquina de
Moore e Mquina de Mealy.

V is to :

D a ta :

(b) Utilizando um registrador de deslocamento, projete e


implemente um circuito que armazene os 4 ltimos bits da
entrada x da seo (a). Mapeie as 4 sadas do registrador de
deslocamento nos leds verdes do FPGA-SDB. Este circuito
permitir a observao da seqncia de entrada e verificao
do funcionamento da mquina de estados.

V is to :

D a ta :

(c) Desenvolva o projeto da mquina de estados especificada


no item 2. Sintetize as funes de transio de cada bit do
estado.
(d) Revise o funcionamento dos contadores sncronos e estude
o datasheet do CI 74161. Quais as maneiras recomendadas
para cascatear diversos CIs de forma a aumentar o tamanho da
contagem ?

V isto :

D ata:

2. Flip-Flops e Mquina de Estados


(a) Projete uma mquina de Moore que possua uma entrada
binria x e uma sada binria z. A sada z(t) ser igual a 1
sempre que x(t-3, t) = 0101 ou x(t-3, t) = 0110. Faa a
minimizao de estados. Implemente a mquina utilizando
flip-flop D sensvel a borda de subida. Faa a minimizao dos
circuitos combinacionais utilizando mapas de Karnaugh.
Mapeie cada bit de estado e a sada z nos leds vermelhos, o
clock a uma botoeira e a entrada a uma chave do kit FPGASDB. Inclua ainda uma chave de reset que, quando ativa,
fora a transio da mquina para o estado inicial de forma
sincronizada com o clock do circuito.
Obs: As botoeiras do kit FPGA-SDB so ATIVO BAIXO!

3) Contadores sncronos
O mdulo de um contador dado pelo nmero de estados
diferentes que o mesmo apresenta. Contadores so usualmente
implementados nos mdulos 2n (onde n o nmero de flipflops usados). Contadores para outros mdulos so obtidos por
realimentao de contadores mdulos 2n de forma a limitar o
nmero de estados possveis nos mesmos. Contadores mdulo
2m podem ser construdos pelo cascateamento de contadores
mdulo 2n (m>n).
Os circuitos integrados 74161 e 74163 so contadores
sncronos de 4 bits (mdulo 16). Analise os circuitos dos
mesmos e destaque suas diferenas e as caractersticas que
permitem sua utilizao na gerao de contadores de mdulo
varivel.
(a) Usando o CI 74161 implemente e teste o funcionamento de
um contador mdulo 11.
(b) Substitua o CI 74161 pelo CI 74163 e verifique o
funcionamento do circuito. Discuta os resultados obtidos.
(c) Usando CIs 74161 implemente um contador mdulo 25.

V isto :

D ata:

EA773 LABORATRIO DE CIRCUITOS LGICOS


FEEC-UNICAMP - 2 Semestre de 2015 Turmas S e T
Turma:______________

Grupo:__________________ Data:______________

RA:_________________

Nome:______________________________________

RA:_________________

Nome:______________________________________

Experincia 2: Circuitos Seqenciais


1) Preparo
Visto:

Data:

2) Flip-Flops e Mquina de Estados


(a) Implementao da mquina de estados
Visto:

Data:

(b) Implementao registrador de deslocamento


Visto:

Data:

3) Contadores sncronos
Visto:

Data:

Relatrio e programas depositados no portfolio do grupo em: _____/_____/2015

Comentrios / avaliao

Das könnte Ihnen auch gefallen