Beruflich Dokumente
Kultur Dokumente
FORTALECIMIENTO DE LA EDUCACIN
CURSO
ELECTRNICOS
TEMA
PROFESOR
ALUMNO
: CIRCUITOS ELCTRICOS Y
PIURA PERU
2015
1. INTRODUCCIN
Para la realizacin de clculos binarios, es imprescindible la utilizacin de
elementos capaces de realizar operaciones matemticas. Las unidades
aritmtico-lgicas (ALU) contienen esencialmente capacidades aritmticas de
suma y multiplicacin. En esta trabajo se desea disear un mdulo sumadorrestador de 4 bits. Generalmente se realizar las operaciones aritmticas en
cdigo binario decimal o BCD exceso 3, por regla general los sumadores
emplean el sistema binario. En los casos en los que se est empleando un
complemento a dos para representar nmeros negativos el sumador se
convertir en un sumador-substractor. Las entradas son A, B, C in que son las
entradas de bits A y B, y Cin es la entrada de acarreo. Por otro parte, la salida es
S y Cout es la salida de acarreo.
El sumador completo de 4 bits es una concatenacin de 4 sumadores binarios
completos de 1 bit, la concatenacin se realiza a travs de los terminales de
acarreo saliente (Cin) y acarreo entrante (Cout).
OBJETIVOS GENERAL
2
Disear un circuito para sumar y restar dos nmeros en BCD (4bits - del 0 al 9),
cuyo resultado se visualizar en dos displays de 7 segmentos, cuyo resultado
est controlado por un mux de 4:1.
2.2
OBJETIVOS ESPECFICOS
3. MARCO TERICO
SUMADOR RESTADOR COMPLETO DE 4 BITS
MATERIALES
3
3 Protoboard
Fuente de 6V (Cargador de Celular)
Cables de conexin para protoboard (Pequeos cables de colores)
Circuitos integrados:
(4) 74LS83, (Sumador Completo)
(1) 74LS04, (Not)
(1) 74LS08 (And)
(1) 74LS32, (Or)
(2) 74LS157, (Multiplexor Quad 2 Input)
(4) 74LS47, (Decodificador BCD a 7 Segmentos)
(1) 74LS85, (Comparador)
16 Resistencias de 220
4 Display de 7 segmentos
2 DiSwitch de 4
74LS08
4
(And)
74LS32
(Or)
74LS157
(Multiplexor Quad 2 - Input)
74LS04
5
(Not)
74LS85
(Comparador)
74LS47
(Decodificador BCD a 7 segmentos)
SUMA EN BCD
6
Restador
Para la resta de dos dgitos binarios, un circuito digital la hace con operaciones
de suma en complemento a Dos.
Restas por Convenio Complemento A2
La resta o diferencia de dos dgitos binarios, un circuito digital la hace con
operaciones de suma en complemento a uno o dos.
Para ilustrar este tipo de restas se analizar un ejemplo:
1) Se toma el sustraendo Sn y se complementa.
2) Al nmero complementado le sumamos la unidad.
3) El resultado ser el sustraendo negativo (Sn), el cual se sumar al
minuendo Mn.
4) Deben de considerarse los bits de signo desde que se inicia la operacin
hasta que finaliza.
5) En el resultado final existe un bit que no se considera
10
11
4. CONCLUSIONES
Con la realizacin del Sumador-Restador Completo de 4 bits se identific la
funcin de cada uno de los pines de las compuertas utilizadas.
Verificar que los acarreos se toman correctamente.
Se deben usar la cantidad de resistencias segn los Diswitch.
Se debe trabajar el circuito sin conexin de fuente de voltaje.
Se debe verificar el correcto funcionamiento de cada una de las conexiones y
acarreos de salida.
Este tipo de circuitos se deben trabajar con mucha tranquilidad y con tiempo.
12