Sie sind auf Seite 1von 29

LABORATORIO I

CURSO:

ELECTRNICA ANALGICA II
ALUMNOS:

PROFESOR:

Ing. CIRIACO MARTNEZ, CESAR


ESPECIALIDAD:

ING. ELECTRNICA - I grupo


(SBADO 6:30 8:00 pm)

2015

I. OBJETIVOS
Estudio del funcionamiento del amplificador de simetra complementaria

II. EQUIPOS Y MATERIALES

01 Diodo 2N 2222
01 Diodo 2N 3906
Opam LM 741
02 Resistencias de 10 K
02 Resistencias de 1 K
01 Resistencia de 220
01 Transformador 220V 12V-0V-12V
01 Osciloscopio
02 puntas de prueba
02 cables con bananas
01 juego de alambres
01 Multmetro
01 Protoboard
01 Fuente D C, variable

III.
PRINCIPIO TERICOS
AMPLIFICADOR DE SIMETRA COMPLEMENTARIA
Como los transistores de juntura se fabrican en tipos PNP y NPN, pueden usarse
ambos en los circuitos de simetra complementaria para obtener todas las
ventajas de los amplificadores push-pull convencionales, sumadas a las que
surgen del acoplamiento directo.
Se
denomina
transistores
complementarios
a
un
par
de
transistores tipo PNP y NPN cuyas

caractersticas de ganancia, potencia,


etc., sean iguales o muy similares.
Estos transistores pueden conectarse
en serie siempre que se respete el
sentido de conduccin de cada uno de
ellos. En la misma figura se observa
que el colector del transistor NPN est
conectado al potencial positivo de la
fuente de alimentacin mientras que
el colector del transistor PNP est
conectado
al potencial
negativo
(masa) de la misma.
Esta disposicin permite realizar un
amplificador clase B de un modo
sencillo.
El circuito bsico se muestra en la fig.
6. La resistencia de carga, en este
caso el parlante, se conecta desde el
punto de unin de ambos transistores
a una batera de 6 V, igual a la mitad
de la tensin de la fuente (12 V). La
seal
alterna
de
entrada
est
superpuesta, a su vez, a una tensin
continua de 6 V.
Cuando la seal alterna toma valores
positivos, la base del transistor TR1 es
ms positiva que el emisor y puede
circular corriente. En cambio, el diodo
base-emisor del transistor TR2 queda
polarizado en sentido inverso (base
ms positiva que su emisor en un
transistor PNP). Esto significa que
durante el medio ciclo positivo
conduce solamente el transistor TR1
(fig 7).
Analizando detalladamente el circuito, se ve que se trata de un amplificador
del tipo seguidor-emisivo (colector a masa): la tensin de salida es de la misma
fase
y
amplitud
que
la
tensin
de
entrada.
La tensin total de alimentacin es el resultado de la tensin de la fuente
principal (+12 V) y la tensin opuesta de la batera de +6 V. Esto implica que
en realidad el circuito est alimentado por la diferencia entre ambas, que
tambin es de 6 V.

Durante el semiciclo negativo la situacin se invierte (fig. 8). La base de TR1 es


menos positiva que el emisor y el transistor queda bloqueado. En cambio, el
diodo base-emisor de TR2 se polariza en sentido de conduccin (base menos
positiva que emisor en un transistor PNP) y el transistor conduce.
Tambin
en
este
caso
nos
encontramos con un seguidor emisivo,
con la caracterstica particular que
ahora la fuente de alimentacin es la
batera de +6 V (la fuente principal
est desconectada, pues TR1 es un
circuito abierto).
Como puede observarse, el circuito es
totalmente simtrico ya que ambos
transistores funcionan en iguales
condiciones de alimentacin y ambos
son seguidores emisivos.

La diferencia radica en que las


corrientes de colector (Ic1 e Ic2 de la
fig. 9) circularn en sentido opuesto
por el parlante, reproduciendo el ciclo
completo de la seal de entrada.
Se puede reemplazar la batera de 6 V por un capacitor electroltico de alto
valor
(fig.
10a).
Cuando no hay tensin alterna (seal), las bases se encuentran a un potencial
de 6 V. Como son seguidores emisivos, ambos emisores tendern a tomar el
mismo potencial de 6 V, y el capacitor se cargar a esta tensin.
Al aplicarse una seal, el capacitor recibir carga al conducir TR1 y se
descargar al conducir TR2. Si el capacitor es suficientemente grande, su carga
promedio ser en consecuencia prcticamente constante y la tensin entre sus
extremos no variar, cumpliendo la funcin de la batera vista anteriormente

(fig. 10b)

Pre polarizacin de base


El
diodo
base-emisor
de
los
transistores reales presenta una fuerte
alinealidad
al
comienzo
de
la
conduccin.
Aplicando
tensiones
pequeas el diodo prcticamente no
conduce. Recin comienza a hacerlo
cuando se supera un cierto valor
(VBO) que es de 200 mV en los
transistores de germanio y de 700 mV
en los de silicio (fig. 11)
Debido a esto existe una zona
alrededor del eje cero de la seal en la
cual ninguno de los dos transistores
conduce,
lo
que
acarrea
una
deformacin conocida como distorsin
por cruce (fig 12)
Se evita esta distorsin superponiendo
a la seal que recibe cada transistor,
una pequea tensin positiva del
mismo orden que VBO.
La fig 13 muestra la etapa de salida
acompaada de un transistor que
acta
como
excitador,
fijando
simultneamente las tensiones de
polarizacin requeridas.

La corriente de colector Ic del


transistor TR3 produce las cadas de
tensin indicadas. Un aumento de Rp
hace que la tensin de prepolarizacin
de las bases sea mayor y por lo tanto
ambos transistores conducirn ms,
an estando sin seal. Lo contrario
ocurre si Rp es de un valor menor.
Por este camino puede reducirse el
efecto
de
las
variaciones
de
temperatura sobre el comportamiento
de los transistores de salida.
Si se coloca un resistor NTC en
paralelo con Rp, los aumentos de
temperatura que tienden a hacer
aumentar la corriente de reposo de los
transistores
actuar
tambin
disminuyendo
el
valor
de
la
resistencia de polarizacin, haciendo
que ambos efectos se neutralicen.
Esto se mejora an ms agregando
resistores de valor pequeo en serie
con los emisores, como se hace para
polarizar las etapas de audio de bajo
nivel.
La seal que llega a la base de TR3 modula la corriente de colector,
apareciendo as una tensin alterna superpuesta a la tensin continua de
polarizacin.
Es importante notar que toda la tensin de salida sobre la carga debe estar
presente en base de los transistores TR1 y TR2 (seguidores emisores). En
consecuencia, el transistor TR3 debe ser capaz de entregar altos niveles de
tensin en colector. Estos lmites son fciles de prever.
Si TR1 conduce a pleno (valor pico de la seal), la carga queda conectada entre
la fuente y el capacitor cargado, fig. 14a. Entre sus extremos aparece una
tensin de +6 V. Cuando conduce a pleno TR2, sobre la carga queda aplicada
toda la tensin del capacitor, que tambin es de 6 V pero con sentido opuesto
(fig. 14b).
En estas condiciones de mxima conduccin ambos transistores equivalen a un
cortocircuito.
Sumando los efectos de TR1 y TR2, sobre el parlante aparecer una seal cuyo
pico de tensin
positivo ser 6 V, y su pico de tensin negativo ser 6 V.
Estos valores extremos se alcanzan cuando el emisor de TR1 toma un potencial
de 12 V, fig 14a y cuando el emisor de TR2 llega a un potencial de 0 V,
potencial de masa, fig. 14b.

Como se trata de dos seguidores emisivos, las bases debern tener a su vez 12
V y 0 V, respectivamente, o sea que el transistor TR3 debe entregar una seal
que oscile entre 12 V y 0 V: la seal de salida es de igual amplitud que la seal
en colector de TR3.
Es simple conseguir que la tensin de colector de TR3 sea prcticamente 0 V:
basta con que este transistor llegue al punto de saturacin (equivalente a un
cortocircuito a masa) para que esta condicin se cumpla. En cambio, para que
el colector llegue a tener 12 V, el transistor TR3 debe estar bloqueado (circuito
abierto) impidiendo que circule corriente por Rc de manera que no exista cada
de potencial sobre el mismo.
Esto no se consigue totalmente ya que por el resistor Rc circula la corriente de
base TR1; por lo tanto, esta base alcanza una tensin mxima ligeramente
inferior a 12 V. El problema no es muy grave si se admite una pequea
reduccin en la potencia de salida, pero puede ser solucionado modificando el
circuito.
Un camino para obtener que la tensin de base de TR1 sea 12 V es aumentar
la tensin de alimentacin del transistor TR3.

IV. PARTE
EXPERIMENTAL:
PROCEDIMIENTO
PROCEDIMIENTO:

SIMULACIN

DEL

1.- Ensamble el siguiente circuito:

Verifique las conexiones de las tensiones DC aplicadas al amplificador


operacional, antes de encender el circuito

2.- Mediciones en DC:

Poner: Vg = 0

Mida la tensin en el punto E respecto a tierra:

VE = 0.01 V

Mida la tensin en el punto B respecto a tierra:

VB = 0.56 V

Mida la tensin en el pin 2 del 741:

V2 = 0.00 V

Mida la tensin en el pin 3 del 741:

V3 = 0.00 V

3.- Aplique la seal de entrada Vg con frecuencia de 1 KHz, Aumente Vg hasta


que se obtenga mxima excursin simtrica en la salida.

Voltaje Pico VG = 2.00 V

Voltaje Pico RL (salida) = 2.00 V

Ondas Montadas

Acercamiento de montaje de Ondas

Anote los valores pico:

Vg = 2.00 V ; Vsalida = 2.00

Dibuje las formas de onda en los puntos B y E:

Onda en Punto B

Onda en Punto E

4.- Con el nivel de Vg del paso 3 mida la respuesta en frecuencia del circuito:

Onda con frecuencia de 100 Hz

Onda con frecuencia de 500 Hz

Onda con frecuencia de 1 KHz

Onda con frecuencia de 2 KHz

Onda con frecuencia de 5 KHz

Onda con frecuencia de 10 KHz

Onda con frecuencia de 20 KHz

Onda con frecuencia de 30 KHz

Onda con frecuencia de 50 KHz

Onda con frecuencia de 70 KHz

Onda con frecuencia de 100 KHz

F
(Hz)
V
TERIC Salida
O
(V
pico)
V
PROTE Salida
US
(V
pico)

100

500

1K

2K

5K

10 K 20 K 30 K

50 K

70 K

100 K

0.99 0.99 0.99 0.93

0.83

0.77

0.61

1.99 1.98 1.88 1.41

0.8788 0.3220 0.0611


3
4
3

5.- Desconecte el resistor R4, de 10 K, del punto E y conctelo al punto B

Reduzca Vg para obtener en la salida 3 Voltios pico

Dibuje la forma de onda de salida.

Dibuje la forma de onda en el punto B.

INFORME FINAL:

1.- Haga una tabla comparando los valores tericos con los valores
experimentales.

F
(Hz)
V
TERIC Salida
O
(V
pico)
V
PROTE Salida
US
(V
pico)

100

500

1K

2K

5K

10 K 20 K 30 K

50 K

70 K

100 K

0.99 0.99 0.99 0.93

0.83

0.77

0.61

1.99 1.98 1.88 1.41

0.8788 0.3220 0.0611


3
4
3

2.- Por qu la tensin pico de salida no llega a ser igual a la tensin de la


fuente?

Circuito Bsico de conexin de una etapa de Simetra Complementaria


El esquema del circuito es:
Formas de Ondas de Entrada y salida

Distorsin de cruce
Componentes de Frecuencia en la Salida

3.- Por qu las tensiones en los pines 2 y 3 del operacional tienden a ser
iguales?
Pues se comporta como un rectificador Ideal.

4.- Por qu la tensin de seal de salida est en fase con la entrada?

El circuito bsico que se muestra


a la izquierda, y consiste de un
AO y una etapa de simetra
complementaria con transistores
bipolares, realimentando su salida
a la entrada del AO, utilizando el
principio del rectificador ideal ,
cuando la salida del AO es
aplicada a las bases de los
transistores.

Formas de Ondas de Salida

Caractersticas de Transferencia

5.- Haga el grfico de la respuesta en frecuencia de la ganancia y explique por


qu tiene la forma medida?
Esta en la pregunta anterior

V.

OBSERVACIONES:
Los transistores pueden conectarse en serie siempre que se respete el
sentido de conduccin de cada uno de ellos
Observamos que el colector del transistor NPN est conectado al
potencial positivo de la fuente de alimentacin mientras que el colector
del transistor PNP est conectado al potencial negativo de la misma, y
esto nos permite realizar un amplificador de Clase B de un modo sencillo

VI.

CONCLUSIONES:
Analizando detalladamente el circuito, se ve que se trata de un
amplificador del tipo seguidor-emisivo (colector a masa): la tensin de
salida es de la misma fase y amplitud que la tensin de entrada.
La tensin total de alimentacin es el resultado de la tensin de la
fuente principal (+12 V) y la tensin opuesta de la batera de +6 V. Esto
implica que en realidad el circuito est alimentado por la diferencia entre
ambas, que tambin es de 6 V.

Das könnte Ihnen auch gefallen