Sie sind auf Seite 1von 4

5.

- En la configuracin Seguidor Emisor el


terminal para el voltaje de salida est en:
a) La Base
Nombre:__________________________ b) El Colector
c) El Emisor
Fecha:_______________
d) El Drenaje

Clases previas al Examen de


Acreditacin

Calificacin:______
Calificado por:_____________________ 6.- Cuando un transistor se encuentra en
regin de ruptura el tbj:
a) Deja de funcionar
Tema General: Transistor de Juntura Bipolar y
b) Amplifica
de Efecto de Campo (Mono y Multietapa) Parte II c) Sujeta el Voltaje
d) Conmuta
1.- El transistor de efecto de campo:

7.- Un transistor PNP necesita:


a) La misma fuente de polarizacin que un
a) Presenta una muy buena impedancia de
NPN (misma polaridad)
entrada
b) La diferente fuente de polarizacin que un
b) Presenta una muy buena ganancia
NPN (diferente polaridad)
c) Su compuerta est directamente conectada
c) Una fuente de polarizacin dependiente de
al drenaje
la conexin del transistor
d) Maneja un beta muy bajo
d) Ninguna de las anteriores

2.- El transistor de juntura bipolar utilizado en 8.- La impedancia de entrada del TBJ es:
baja potencia presenta
a) Mayor a la Impedancia de entrada de
circuito
a) Tres junturas con un nombre cada una
b) Menor a la Impedancia de entrada de
respectivamente
circuito
b) Un beta entre 10 y 20
c) Depende de las resistencias presentes
c) Una hfe entre 80 y 200
d) No existe esta impedancia
d) En emisor comn una ganancia menor a la
de Fuente Comn
9.- Cual de las siguientes configuraciones
presenta inversin de fase a la salida
3.- La ganancia de la primera etapa en un
a) EC-EC-EC
amplificador EC-EC-BC acoplado
b) EC-BC-EC
capacitivamente es:
c) BC-CC-CC
a) - (RC||Zin1)/(re1+RE)
d) CC-CC-CC
b) (RC||Zin2)/(re1+RE)
c) - (RC||(Zin1+Zin2))/(re1+RE)
10.- Un TBJ en funcionamiento puede ser
d) (RC||(Zin2+Zin3))/(re1+RE)
reemplazado por 2 diodos
e) Ninguna de las anteriores
a) Si, para funcin de corte
b) Si, para funcin de saturacin
4.- La impedancia de entrada de la segunda
c) Si, para funcin de amplificacin
etapa en un amplificador EC-EC-BC acoplado d) Ninguna de las anteriores
capacitivamente es:
a) (RB1||RB2||(B+1)(RE1+re)||Zin3
11.- La impedacia de entrada en que
b) (RB1||RB2||(B+1)(RE1+re)
configuracin es ms baja:
c) (RB1||RB2||(B+1)(RE1+re)||Zin1
a) EC-EC-EC
d) (RB1||RB2||(RE1+re)
b) EC-BC-EC
e) (RB1||RB2||(B+1)(RE1+RE2+re)
c) BC-CC-CC
d) CC-CC-CC

12.- El circuito acoplador de impedancias por suma de resistencias dinmicas individuales


excelencia es:
b) La resistencia dinmica darlington es la
a) Emisor Comn
resta de resistencias dinmicas individuales
b) Base Comn
c) La resistencia dinmica darlington es el
c) Colector Comn
producto de resistencias dinmicas individuales
d) Fuente Comn
d) La resistencia dinmica darlington es la
divisin de resistencias dinmicas individuales
13.- Entre los acoplamientos capacitivos
tenemos:
18.- Una configuracin FC-EC con enlace
a) Configuraciones Darlington
capacitivo
b) Configuraciones Cascode
c) Amplificador Diferencial
d) Todos los anteriores
a) Presenta desfase en la salida
e) Ninguno de los anteriores
b) Tiene una impedancia elevada en la entrada
c) Tiene una impedancia muy baja en la salida
14.- En la configuracin Darlington
d) Todas las anteriores son falsas.
a) Las bases de ambos transistores estn
19.- Si la primera etapa de un multietapa
conectadas directamente
doble presenta recorte en su salida al pasar
b) Los emisores de ambos transistores estn por su segunda etapa:
conectadas directamente
a) La seal se arregla y tenemos la segunda
c) La corriente de emisor del primer transistor salida sin recortes
es la corriente de base del segundo
b) Se amplifica el recorte
d) El colector del primero esta conectado
c) El segundo transistor entra en saturacin
directamente al emisor del segundo.
d) La seal de salida es nula
15.- En la configuracin Cascode
a) Las bases de ambos transistores estn
conectadas directamente
b) Los emisores de ambos transistores estn
conectadas directamente
c) La corriente de emisor del primer transistor
es la corriente de base del segundo
d) El colector del primero esta conectado
directamente al emisor del segundo.
16.- En la configuracin Darlington

20.- En un par de realimentacin


Darlington los TBJs manejar la siguiente
configuracin:
a) Ambos transistores son PNP
b) Ambos transistores son NPN
c) El primero es NPN y el segundo es PNP
d) El primero es PNP y el segundo es NPN
21.- En configuracin Darlington de 2 TBJ
a) Ambos transistores son PNP
b) Ambos transistores son NPN
c) El primero es PNP y el segundo es NPN
d) Todas son correctas (a, b y c)
e) Ninguna de las anteriores

a) El beta darlington es la suma de los betas


individuales
b) El beta darlington es la resta de los betas
individuales
c) El beta darlington es la divisin de los betas
individuales
22.- La impedancia de entrada en un
d) El beta darlington es el producto de los
amplificador basado en darlington donde por
betas individuales
fallas de temperatura ha cado en saturacin,
es:
17.- En la configuracin Darlington
a) Menor que la Zin en funcionamiento normal
a) La resistencia dinmica darlington es la
b) Mayor que la Zin en funcionamiento normal

c) Igual que la Zin en funcionamiento normal enlace capacitivo la AV del sistema en


d) Ninguna de las anteriores
decibelios
23.- La ganancia de voltaje para un circuito en
Colector comn es:
a) En desfase con la entrada y mayor a la de
Emisor Comn
b) En desfase con la entrada y menor a la de
Emisor Comn
c) En fase con la entrada y mayor a la de
Emisor Comn
d) En fase con la entrada y menor a la de
Emisor Comn
24.- Qu configuracin multietapa genera una
mayor atenuacin en la salida:
a) CC-EC-CC
b) EC-CC-CC
c) CC-CC-CC
d) EC-EC-CC
25.- Se desea disear un circuito multietapa
que presente una gran impedancia de entrada
si tiene dentro de su proyecto el usar TBJs y/o
Fets que configuracin utilizara para la
primera etapa.
a) Emisor Comn
b) Fuente Comn
c) Colector Comn
d) Base Comn
26.- En una configuracin multietapa con
enlace capacitivo la Zin del sistema
a) La Zin de la primera Etapa
b) La suma de todas las Zin
c) Producto de todas las Zin
d) La Zin de cualquier etapa
27.- La configuracin EC-FC presenta:

a) Se suman las AV individuales


b) Se multiplican las AV individuales
c) Se restan las AV individuales
d) Se dividan las AV individuales
29.- En una configuracin multietapa
enlazadas capacitivamente la impedancia de
entrada:
a) Se suman las Zin individuales
b) Se multiplican Zin AV individuales
c) La Zin del sistema es la correspondiente a la
Zin de la segunda etapa
d) Ninguna de las anteriores
30.- En una configuracin multietapa que
condicin se debe cumplir para que sea una
configuracin Cascode.
a) Ambos betas deben ser iguales
b) La Impedancia de entrada 1 debe ser menor
a la impedancia de entrada 2
c) La base del pimer TBJ debe estar conectada
a la base del segundo TBJ
d) Ninguna de las anteriores
31.- Se tiene un circuito multietapa y se nos
pide encontrar la ganancia total del sistema
que es lo primero que debemos analizar
a) La impedancia de entrada de ambos
sistemas
b)Las ganancias individuales para encontrar la
total
c) La polarizacin de ambas etapas
d) Ninguna de las anteriores
32.- Se desea implementar un circuito
darlington dentro de una baquelita que se
recomendaria para optimizar el arreglo de
dispositivos.

a) Muy Baja Impedancia de Entrada ( Menor a


10 ohmios)
a) Utilizar 2 TBJ e implementar las pistas para
b) Ganancia en desfase
conectar los terminales adecuados
c) Altsima Impedancia de Entrada (Superior a b) Utilizar un TBJ BD675
1 Megaohmio)
c) Utilizar un TBJ 2N2222
d) Ganancia en fase
d) Ninguna es correcta.
28.- En una configuracin multietapa con |

33.- Para un amplificador multietapa Emisor

comn - Emisor comn con acoplamiento


capacitivo se cumple

c) Base comn
d) EC-EC
37.- Se desea disear un amplificador de audio
cuya entrada presenta una impedancia en el
a) La ganancia del amplificador es negativa ya orden de los megaohmios debido a una nueva
que el amplificador en emisor desfasa la seal de tcnica de transmisin de audio, a la salida del
entrada 180 grados
amplificador se desea conectar un parlante de
valor nominal,que trabaja a 1KHz que
b) La impedancia de entrada total del
configuracin es la adecuada:
amplificador multietapa es igual a la
multiplicacin de la impedancia de entrada de la
a) EC-BC
primera etapa con la impedancia de entrada de la
b) FC-CC
segunda etapa
c) FC-EC
d) BC-EC
c) La primera etapa de amplificacin tiene
como resistencia de carga a la impedancia de
38.- Para empezar el diseo de un amplificador
entrada de la segunda etapa
utilizando TBJ es necesario asumir un valor de
Beta el cual es:
d) La primera etapa de amplificacin no tiene
a) Beta mximo dado por el datasheet
resistencia de carga
b) Beta tpico dado por el datasheet
c) Beta mnimo dado por el datasheet
34.- La configuracin Cascode FC-BC
d) Beta medido.
presenta:
a) Alta impedancia de entrada.

39.- La configuracin Darlington presenta


una:

b) Baja impedancia de entrada


a) Ganancia de corriente elevada
c) Baja impedancia de Salida
b) Ganancia de voltaje elevada
d) Ninguna de las anteriores
c) Alto grado de polarizacin
35.- Cuando se disee un amplificador
Multietapa EC-EC con acoplamiento
capacitivo con que etapa se debe iniciar el
diseo
a) Con la primera porque necesitamos cumplir la
impedancia de entrada
b) Con la segunda porque tenemos explcitamente
la carga
c) Con la primera porque tiene la mayor ganancia
d) Con la segunda etapa porque la polarizacin es
dependiente.
36.- Se desea acoplar un circuito de entrada 1
kilo-ohmio con una salida de 50 ohmios cual de
las siguientes configuraciones es la ms
adecuada.
a) Colector Comn
b) Emisor Comn

d) Ninguno de los anteriores

Das könnte Ihnen auch gefallen