Sie sind auf Seite 1von 62

Engenharia Eltrica

LACOM
OSCILADORES:
Bases para anlise e projeto.

Prof. Dr. Carlos A. Caballero P.


Passo Fundo
2006

Fundamento de Osciladores
1. Introduo
Um oscilador um dispositivo ou circuito que converte energia desde uma
fonte de tenso de corrente continua (c.c.) para correntes e tenses que so
funes do tempo. Estas funes temporais resultantes so convenientemente
divididas em formas de sinal senoidal e no-senoidal. Esta apostila apresenta,
basicamente, osciladores de formas de sinal senoidal; para estes se utiliza uma sub
diviso em termos de faixa de freqncia, natureza dos elementos que determinam
a freqncia e aplicao.
Assumindo que o circuito est funcionando, estaremos interessados nas
seguintes propriedades:
1.
2.
3.
4.

Valor e estabilidade da amplitude da oscilao.


Faixa e estabilidade da freqncia.
Potncia de sada e eficincia.
Contedo harmnico da sada.

Levando em conta estas propriedades, devemos pesquisar a operao do sistema


ou circuito e os pontos de interesse so:
(a)
(b)

A condio requerida para iniciar e manter oscilaes estveis e a


taxa de crescimento de tais oscilaes.
A dependncia da amplitude e freqncia da condio de
manuteno e da carga.

Por outro lado sabemos que sempre existir efeito Joule sobre os
componentes do sistema ou circuito oscilador; tambm, na prtica, existiram
perdas por radiao e, na maioria dos casos, existe uma extrao de energia para a
carga, por tanto o problema de iniciar e manter as oscilaes o de prover
suficiente energia para superar as perdas. Estas perdas podem ser representadas
por um resistor (positivo) e a energia ministrada por um resistor negativo em srie
com o primeiro. Este resistor negativo pode ser a caracterstica do dispositivo ou
circuito e uma abordagem de dois terminais (uma porta) muito conveniente.
Alternativamente, o oscilador pode ser considerado como um amplificador
realimentado positivamente que uma abordagem muito conveniente do ponto de
vista de quatro terminais (quadripolos).
Para esta ltima abordagem, o circuito oscilador pode ser modelado pela
combinao de um amplificador com ganho A(j) e um bloco, que pode ser

passivo, de ganho (j) em um lao fechado de realimentao dependente da


freqncia, T(j) = A(j)(j), como mostrado na Fig.1.

Ventrada

Vsada

Fig.1. Modelo geral de um oscilador.


Uma nica flutuao inicial de sinal na entrada, do tipo:
Ventrada ( t ) V0 e j t

produzir uma sada do tipo:


Vsaida ( t ) A( j) V0 e j t

que produzir uma re-entrada do tipo:

Ventrada
( t ) A ( j) ( j) V0 e j t

este processo vai se repetir inmeras vezes, e para n passadas teremos:


| V | | A ( j) ( j) | n | V0 |

examinando esta expresso, verificamos que se fazermos A( j) ( j) 1 estas


re-entradas sero desvanescentes. Por outro lado, se A ( j) ( j) 1 estas reentradas so continuamente crescentes no tempo (ou permanecem constantes se
fizermos A ( j) ( j) 1 ).
Como resultado temos que um sinal inicial produz um sinal cuja amplitude no
desaparece no tempo desde que possamos garantir que , pelo menos no incio, seja:
| A ( j) ( j) | 1

Desde que:
A( j) ( j) 2 n

onde n = 1, 2, 3, ...

para que as re-entradas possam chegar em coerncia de fase.

Estas duas ltimas expresses, juntas, se conhecem como o critrio de


Barkhausen. Qualquer sistema que satisfaz este critrio est apto para oscilar em
uma freqncia ou conjunto discreto de freqncias onde ambas expresses sejam
verdadeiras. Porm, mesmo satisfazendo este critrio, um sistema no tem
garantida a oscilao. O processo dever comear devido a uma pequena
perturbao inicial da freqncia correta. Se esta perturbao est ausente, o
sistema permanece em estado de repouso. Afortunadamente, qualquer pequena,
efmera perturbao contem alguma componente de potncia na freqncia f, que
permitir o surto de oscilaes nessa freqncia. Na prtica, isto significa que
usualmente no devemos prover esta perturbao para iniciar o processo. A
perturbao inicial produzida pelo chaveamento da fonte de alimentao ao circuito
mais do que suficiente para que o processo tenha inicio; caso contrrio o rudo
aleatrio presente em todo sistema fsico real suficiente para prover o sinal
inicial.
A expresso geral de transferncia para o circuito da Fig.1, dada por:

V0
A

Vi 1 A

(1)

que estabelece que o sistema ira oscilar se A = 1, segundo j esclarecido acima.


Na freqncia de oscilao, a rotao de fase total ao redor do lao deve ser de
360o, e a magnitude do ganho de lao aberto deve ser unitria.
Um circuito de emissor comum (fonte comum) prov 180o de rotao de fase.
Se o circuito usado com realimentao desde o coletor (dreno) at base (porta),
este circuito de realimentao dever prover os 180o de rotao de fase adicionais.
Se usarmos um circuito de base (comporta) comum, no existe rotao de fase
entre os sinais de coletor (dreno) e emissor (fonte), portanto o circuito de
realimentao dever prover uma fase de 0o ou uma rotao de fase de 360o.
2. Estabilidade de Freqncia.
Como veremos, a pureza espectral da forma de onda de sada depende da
linearidade do sistema, no entanto as condies para atingir amplitude constante
so, necessariamente, no-lineares. Nesta situao deve ser assumido algum
compromisso. usual operar o sistema de amplificao o mais linear possvel e
limitar a amplitude utilizando realimentao que seja dependente da amplitude.
Os osciladores que tem acoplamento mtuo so difceis de controlar desta
forma e se utiliza um controle de amplitude atravs de um circuito automtico de
polarizao, essencialmente exercendo uma ao sobre a corrente de base ou de
porta, no caso dos FETs. Obviamente isto uma desvantagem j que destru a
linearidade do sistema amplificador. A presena de harmnicos na sada tambm
afeita a freqncia de oscilao. Pode ser demonstrado que em qualquer oscilador
4

existe um balano das potncias reais e imaginrias. Isto significa que a energia
magntica deve balanar a energia eltrica nas capacitncias do sistema. Se
aparecerem harmnicos decorrentes do aumento de amplitude, ento a energia
capacitiva aumenta e conseqentemente a freqncia fundamental deve cair de tal
forma que a energia magntica possa crescer para atingir novamente o balano de
energias.
Para atingir uma freqncia constante, emergem quatro principais
requerimentos.
1. A condio que A = 1 deve ser verdadeira para uma freqncia somente e
isto implica, na prtica, que:
A
f

A
f

devem ser grandes em torno da freqncia de oscilao. Isto requer o uso de


elementos de alto Fator de Mrito (ou Qualidade) Q.
2. O sistema deve ter um baixo coeficiente trmico para a freqncia. As
variaes de temperatura so de duas formas:
(a)
Aquecimento local decorrente de fontes de calor como potncia dissipada
nos componentes e, particularmente, dos filamentos, no caso de vlvulas
eletrnicas.
Isto pode ser reduzido usando componentes sobredimensionados, circuitos bem ventilados e equilbrio trmico rpido.
(b)
Mudana da temperatura ambiente. Para minimizar estes efeitos,
necessrio usar temperatura estabilizada nos elementos que controlam a
freqncia do oscilador.
Este assunto bastante complexo, mas o mtodo mais geral implica a estabilizao
do indutor pelo uso de restries que mantenham suas dimenses fsicas
constantes. Isto significa usar formas de baixo coeficiente de expanso, algum
meio de manter os condutores na forma, e a estabilizao dos capacitores seja
usando cermicas como dieltrico ou fitas bi-metlicas que provejam ajuste
automtico dos capacitores com dieltrico de ar. Um sistema muito popular
manter o produto LC constante, i.e., arranjar o sistema tal que:
1 L
1 C

L T
C T

3. Uso de fontes de alimentao estabilizadas para manter constante a


alimentao de corrente continua do circuito, permitindo que os parmetros dos
dispositivos permaneam constantes. As capacitncias internas dos dispositivos
so funo do potencial dos eletrodos.
Normalmente estas variaes so
minimizadas usando valores grandes dos capacitores externos, que tambm
reduzem os efeitos harmnicos j referidos acima.

4. Isolamento do oscilador com respeito carga. A freqncia de operao,


f, do sistema ser achada sendo da forma dada por:
f f o F(R )

onde fo depende dos componentes do oscilador e R representa a resistncia


equivalente de aquecimento Joule da carga do circuito. E necessrio ento manter
constante a carga sobre o oscilador. Isto implica o isolamento do oscilador das
mudanas da carga. A forma mais simples utilizada a introduo de um circuito
buffer entre o oscilador e o amplificador de potncia (ou carga varivel).
Outros mtodos de obter um estreito controle sobre a freqncia a
utilizao de alguns fenmenos naturais que originam oscilaes muito estveis.
Exemplos so os cristais de quartzo, a magneto-estrio de algumas cermicas e
dispositivos tuning fork .

3. Condio de Oscilao
A condio necessria, mas no suficiente, para a existncia de oscilaes
sustenidas est dada pela realimentao positiva. A Fig.2 mostra um circuito
esquemtico para um oscilador, onde o lao est aberto.

Vi

V0

V0

V0

Fig.2. Circuito oscilador com o lao de realimentao aberto.


O ganho do lao dado por GL = A que geralmente um nmero complexo, assim:
GL=| A |

(2)

e se no existe inverso de fase no lao, a realimentao positiva.


Outra condio para a existncia de oscilao pode-se verificar da Fig.3
onde se mostram os fasores V0 e V0. Nesta figura, quando V0 tem uma componente
em fase com V0 de igual ou maior amplitude que V0, temos que:
| G L | cos 1

(3)

e portanto o amplificador ficar instvel ao fechar o lao.

V0

V0

| V0 | cos

Fig.3. Diagrama fasorial das tenses no lao aberto.


As duas condies acima levam ao dispositivo a um dos estados limites: corte
ou saturao. Se a permanncia em cada um desses estados estvel e o circuito
de realimentao no seletivo, o circuito funciona como um oscilador astvel e o
sinal de sada ser aproximadamente quadrado.
Se o circuito de realimentao seletivo com um Fator de Mrito alto (Q >
10) ento no lao estar presente um sinal de freqncia nica acompanhado com
rudo. Neste caso a sada senoidal e se diz ter um oscilador harmnico. Pode
acontecer, tambm, que esta condio seja verdadeira para outros sinais de outras
freqncias, assim o circuito estar oscilando em mais de uma freqncia, esta
condio anmala e indesejvel, mas pode acontecer em um circuito mal
projetado.
Mesmo que o lao aberto permita | G L | cos 1 , uma vez que o lao seja
fechado, necessariamente V0 = V0 e assim |GL| = 1 e cos = 1 de onde = 0. Estes
dois valores, |GL| = 1 e = 0, permitem estabelecer um mtodo de analise dos
osciladores com o lao de realimentao fechado.

4. Analise de Lao Fechado


A Fig.4 apresenta o esquema eltrico para um oscilador geral atravs da
conexo paralelo de dois quadripolos, usaremos ento os parmetros admitncia
para definir o elemento ativo YA e o circuito de realimentao YR.
I1

I2

YA

V1

V1

YR

V2

V2

I1

I2

Fig.4. Esquema geral para analise de um oscilador em lao fechado.


Da Fig.4 temos as seguintes restries existentes no circuito:
I 1 I1'
I 2 I '2
V1 V1'
V2 V2'

(4)
(5)
(6)
(7)

Para o elemento ativo temos: [ I ]=[ YA ] [ V ] que em termos dos parmetros fica:
I1 y i
I y
2 f

y r V1
y 0 V2

(8)

e para o circuito de realimentao:

I1' y11 y12


'

I 2 y 21 y 22

V1'
'
V2

(9)

Usando as restries (4) e (5) em (8) e (9) temos:

y i V1 y r V2 y 11 V1 y 12 V2
y f V1 y 0 V2 y 21 V1 y 22 V2

(10)
(11)

e usando as restries (6) e (7) temos:

y i y11 V1 y r y12 V2
yf

y 21 V1 y 0 y 22 V2

(12)
(13)

e dividindo expresso (12) pela (13) obtemos:


y i y11 y f y 21

y r y 12 y 0 y 22

(14)

de onde podemos escrever a equao caracterstica dos osciladores em lao


fechado como sendo:

y i y11 y 0 y 22 y r y12 y f

y 21 F( j ) 0

(15)

Eq.(15) uma equao complexa e, portanto pode ser dividida em duas equaes,
uma equacionando a parte real com zero e a outra equacionando a parte imaginria
com zero. Estas duas equaes assim obtidas permitem obter achar condies para
determinar os componentes do circuito de realimentao. Assim:
Re F( j ) 0
Im F( j ) 0

(16)
(17)

so as duas equaes obtidas de (15).


5. Anlise e Projeto de um oscilador pelo mtodo do lao aberto
Em geral, o lao aberto de tal forma que o circuito de realimentao tem
uma carga igual impedncia de entrada do amplificador e injeta sinal na entrada
deste. Para fazer esta anlise vamos usar um circuito predefinido, porm o mtodo
pode ser aplicado a qualquer configurao circuital de oscilador.
O circuito oscilador da Fig. 5 usa uma etapa amplificadora em configurao
base comum, esta configurao entrega na sada um sinal de aproximadamente a
mesma fase do sinal de entrada e tem a vantagem de ter uma largura de faixa
limitada s pela freqncia de transio de transistor, fT. Nesta condio o
circuito de realimentao no deve adicionar uma grande rotao de fase para
atingir a condio de oscilao; neste circuito o circuito de realimentao positiva
est constitudo simplesmente pelo capacitor CR ligado entre emissor e coletor que
permite a oscilao na freqncia de ressonncia fixada pelo circuito de coletor
formado por o indutor L, e o circuito paralelo C e Cob em combinao com os efeitos
do circuito de emissor atravs do capacitor C R. Se este capacitor CR pequeno, e
comumente , podem-se desprezar os efeitos do circuito de emissor e a oscilao
fixada somente por L, C e Cob.

CR
RE

Q1
C

R2

C1

R1

C2

+ VCC
Fig.5. Circuito oscilador com transistor em base comum.
No circuito da Fig.5, C1 e C2 so capacitores de desacoplamento da base e da
fonte de alimentao respectivamente; seus valores so grandes de modo a se
comportarem como um curto-circuito na freqncia de oscilao (normalmente
consideramos uma reatncia de valor menor ou igual a 10 como adequada nesta
funo). Retirando o capacitor CR o circuito corresponde a um amplificador em
base comum com um circuito ressonante no coletor.
5.1. Lao aberto. Circuito equivalente de pequeno sinal.
Para a anlise usaremos os parmetros de admitncia de pequeno sinal
do transistor. O circuito equivalente usando estes parmetros se mostra na fig.6
com o lao fechado pelo capacitor de realimentao CR.
Neste circuito RP representa as perdas totais em paralelo com o indutor L,
i.e., representa a carga e as perdas do prprio circuito.
Vamos definir agora algumas quantidades referentes ao circuito. Seja:
Admitncia no emissor
Condutncia no coletor

1
y ib
RE
1
G 0 g ob
RP
YE

(18)
(19)

10

CR
+
RE

E1

yi b

yr b E2

E2
yf b E1

go b

Co b

RP

_
Fig.6. Circuito equivalente do oscilador em lao fechado.

O indutor L forma um circuito ressonante com C e C o b em paralelo (se CR


pequeno) portanto, na freqncia de oscilao, estes elementos podem ser
retirados do circuito, como se mostra na Fig.7.

- jXCR
+

E2

- j XCR

+
YE

E1

yr b E 2

Go

YE

yr b E2

E2
yf b E1
Fig.7. Circuito equivalente em ressonncia do oscilador com lao aberto.
O circuito equivalente do oscilador com o lao aberto, na freqncia de
oscilao, se mostra na Fig.7. Vamos determinar o ganho de lao aberto G, definido
como sendo:
E
G 2
(20)
E 2
Da Fig.7, podemos escrever para E2:
E2

yfb E1
y E (1 jX CR G o )
rb 2
YE
G o YE jX CR G o YE
Go
1 jX CR YE

(21)

11

portanto colocando em evidncia E2 fica:


E 2 E1

y f b 1 jX CR YE
y r b YE G o jX CR G o (YE y rb )

(22)

Para a tenso E1 podemos escrever:


E1

y r b E 2 jX CR
E 2

1 jX CR YE 1 jX CR YE

(23)

Substituindo (23) em (22) e colocando em evidncia E 2, podemos escrever a funo


de ganho do lao como sendo:
G

yf b
E2

E2
y r b YE G o jX CR y r b y f b G o (YE y rb )

(24)

A expresso (24) permite calcular uma faixa de valores da reatncia


capacitiva XCR, i.e., uma faixa de valores do capacitor CR, que fazem | G |cos 1. A
determinao dos valores de CR para tal efeito pode ser realizada mediante
computador, achando o valor mnimo de CR para o qual a parte real de G 1. Para
este efeito o programa do ambiente Mathematica oscil2.ma (Vide Apndice)
permite a determinao deste capacitor, o programa requer entrar os dados de
Admitncia do transistor na freqncia de oscilao desejada e no ponto de
trabalho selecionado, como tambm o resistor de emissor (fonte) R E e as perdas
totais estimadas no coletor (dreno) RP.
Exemplo: Para o transistor BF 494 no ponto de trabalho V CE = 10 V e IC = 3 mA,
temos os parmetros Y de base comum a 100 MHz:
Yib = 0,0041 + j 0,00115 S;
Yrb = - 0,00012 - j 0,00045 S;
Yfb = - 0,00402 - j 0,0005 S;
Yob = 0,00002 + j 0,0003 S;
Usando um resistor de emissor de 330 e uma resistncia de perdas totais de
10000 , se calcula que o capacitor C R deve ser de aproximadamente 0,5 pF.
Explorando valores para CR na faixa de 2 pF obtemos o seguinte resultado para o
valor absoluto do ganho, vide Grfico 1..

12

f = 100 MHz

|G|

Grfico 1. Valor absoluto do ganho do lao em funo do valor


do capacitor de realimentao Cr em pF.
6. Oscilador com resistncia negativa
Para facilitar a anlise e projeto de osciladores se utiliza um modelo,
mostrado na Fig.8, chamado de modelo de resistncia negativa. Este modelo est
baseado no conceito de que um circuito sintonizado (ressonante), uma vez excitado,
oscilar continuamente se no existir dissipao no circuito; isto significa que se as
perdas do circuito ressonante so compensadas por uma resistncia negativa,
gerada no circuito ativo (transistor por exemplo), o circuito ressonante oscilar
indefinidamente na sua freqncia de ressonncia. Consequentemente, a funo do
amplificador (elemento ativo) prover uma quantidade de energia igual dissipada
no circuito ressonante, mantendo assim a oscilao. A seleo da topologia do
circuito oscilador governada, basicamente, pelos seguintes fatores, entre outros:
(a)
(b)
(c)
(d)

Freqncia de oscilao
Faixa de sintonia
Seleo do elemento ativo (transistor ou amplificador integrado)
Tipo de ressonador.

Ressonador

Dispositivo ativo

Reatncia do
ressonador
(conjugado da reatncia do
circuito ativo)

Resistncia de
perdas do ressonador

Reatncia do circuito ativo


(capacitiva ou indutiva)

-r

Resistncia
negativa

Fig.8. Modelo de resistncia negativa

13

Um transistor bipolar (ou FET) com capacitores entre base


(comporta) e emissor (fonte) e entre emissor (fonte) e terra, pode ser usado para
gerar a resistncia negativa.
6.1. Anlise usando quadripolos
Como primeiro exemplo de anlise e projeto usaremos a tcnica de
quadripolos para achar a condio de oscilao. A Fig.9 mostra o circuito ativo e
dentro dos blocos em linha tracejada esto colocados os elementos de maneira de
aplicar a associao de quadripolos de maneira mais simples. A anlise determinar
a impedncia de entrada Zin entre base e terra, a parte real desta impedncia
dever ser negativa sob certa condio que se dever cumprir entre os elementos
do circuito ativo (capacitores, resistores e transistor). Para realizar esta anlise o
transistor estar representado atravs de seus parmetros de admitncia Y.

Q1
ZL
C1
Zin=Rin+jXin
Cs

C2
Rs

RC

Fig.9. Circuito ativo para o oscilador.


Sada por emissor (RC) ou por coletor (ZL). Q1 est caracterizado pelos seus
parmetros de admitncia YQ1:

g ie jb ie g re jb re
g oe jb oe
fe jb fe

Y g
Q1

(25)

(a) Agregamos o capacitor C1 em paralelo com a entrada do Q1, assim fica:

g ie jb ie j C 1 g re jb re
g fe jb fe
g oe jb oe

Y
Q1 C 1

(26)

(b) Transformamos a matriz [YQ1+C1] para uma matriz [ZQ1+C1], para agregar a esta
matriz Z o circuito de emissor [ C 2 || Rs || (RL em srie com Cs) ] que chamamos de
Zemissor.

14

y 22
y
[Z] y
21
y

Z emissor

y 12
y
y 11

(27)

RS RC

1
jCS

R S (1 jR S C 2 ) R C

1
jCS

(28)

A matriz Z total final ser de tipo:

z 11 Z emissor

[ Z Q1 C1 Zemissor ]

z 21 Z emissor

(c) A impedncia de entrada Zin ser:

Z in

z z 11 Z L
z 22 Z L

z 12 Z emissor

z 22 Z emissor

(29)

(30)

Com esta expresso pode-se estudar a impedncia de entrada em funo de alguns


parmetros de circuito, por exemplo em termos de C1 ou C2 para uma freqncia
fixa e para os outros elementos de circuito fixos. Vide programa Oscilzy.ma (Vide
Apndice) para ambiente Mathematica.
(d) A condio de manuteno da oscilao requer que, no circuito de entrada, a
resistncia total (Rin + Rressonador) seja nula. A freqncia de oscilao ser aquela na
qual a reatncia total na entrada seja nula.

15

Exemplo: Oscilador Colppits:

Q1

ZL

C1
Cs

C2
Rs

RC

Zressonador=Req+j Xeq
Fig.10. Oscilador Colppits
Ou seja:

Rin + Req = 0 (Condio de manuteno da oscilao)

Xin + Xeq = 0 (Condio para achar a freq. de oscilao)

6.2. Anlise aproximada


Esta anlise usada, freqentemente, na aplicao de transistores de
efeito de campo (FET) ao projeto de osciladores de RF. A aproximao vlida
para FETs cuja freqncia de operao nominal ou f T conhecida como sendo
muito maior que a freqncia de oscilao desejada, f A Fig.11 mostra o circuito
equivalente usado.

I1
+

+ VG
1:A I2

V1
TI

RL
V2

+ VS

RS

Fig.11. Circuito equivalente de resistncia negativa.


TI = Transformador ideal de relao de transformao 1:A (A < 1). Este pode ser
realizado por um divisor capacitivo (Circuito Colppits) o por um autotransformador
indutivo (Circuito Hartley).
16

Do circuito, para o transformador ideal temos:


V2 = A V 1

I1

I2 = I1/A

+ VG

V1
TI

gm V

1:A I2

V2

+ VS

RL
RS

Fig.12. Circuito para anlise.


Do circuito temos:

VS I VS I1
gmV
2
RS
RS A

2
2
I VS A g V
A V1 A g A (V
V
) V1 A g AV
(1 A )
1
m
m
1
2
m
1
RS
RS
RS

(31)

(32)

Portanto a resistncia de entrada ser:

V1
RS
1
2
2
I1 A
A g m R S A (1 A )
g m A (1 A )
RS
Esta resistncia de entrada ser negativa se:
R in

gm

A
G
1 A S

(33)

(34)

Como A < 1, (1-A) sempre positivo.


Esta anlise til como uma primeira aproximao, principalmente quando
no se tem muitos dados do transistor FET, mas sabendo que aplicvel at uma
freqncia de operao muito maior que a freqncia de oscilao desejada (f T >>
f0) ; caso contrrio o oscilador no vai funcionar ou funcionar de forma inadequada
(dificuldade na partida, amplitude varivel, deslocamento aleatrio de freqncia,
etc.).
A parte imaginria da impedncia de entrada, Xin , depender do tipo de
transformador usado. Por exemplo se o transformador implementado com um
divisor capacitivo, a parte imaginria desta impedncia ser capacitiva. J se o
17

transformador for de tipo autotransformador indutivo, esta parte imaginria ser


indutiva. A freqncia de oscilao ser, aproximadamente, aquela freqncia na
qual esta parte imaginria da impedncia de entrada for cancelada por uma
reatncia externa que anula a parte imaginria total na entrada. Ou seja:

X in X externa 0

(35)

6.3. Outra anlise aproximada


gmVBE

E
L

ZL

C1 Gi

C2 RS

Cs
RC

YP=G+jBC-jBL
Fig.13. Circuito para anlise.
Y1 = Gi+jB1
Y2 = G2+jB2

(36)
(37)

onde: B1 = C1 , B2 = C2 , Gi = condutncia de entrada do transistor, 0 para


FET e aproximadamente 1/r para BJT , G2 = equivalente resistivo do circuito do
emissor (fonte).
Do circuito podemos escrever:

VB

VE Y1
Y1 YP

VE

VB Y1 g m VBE
Y1 Y2

(38)

usando VBE = VB -VE temos:

VE

VB Y1
VB
VE
gm
gm
Y1 Y2
Y1 Y2
Y1 Y2

Y1 g m
gm
VE 1
VB

Y1 Y2

Y1 Y2

(39)

(40)

18


Y1 Y1 g m
gm
V E 1

E
Y1 Y2

Y1 YP Y1 Y2

(41)

Portanto a equao caracterstica do oscilador dada por:


Y1 Y2 g m

Y1 Y1 g m

(42)

Y1 YP

Usando as definies dadas acima, podemos escrever:


G i jB1 G 2 jB 2 g m

jB1 G 2 g m jB 2

(43)

G i jB1 G jB C jB L

Expandindo e separando em parte real e imaginria, e equacionando cada uma


destas com zero em = 0 (freqncia angular de oscilao), temos:
Parte Real:

G 2 g m R 20 L C 1 C 2 L C R G i G 2 g m L R G 1 C 2 G 2 C 1 0 (44)

Parte Imaginria:

0 R C 1 C 2 L G i G 2 g m G i G 2 L R 30 L R C C 1 C 2 C 1 C 2 LR 0 (45)

Da parte imaginria = 0 obtemos a freqncia angular de funcionamento do


oscilador, 0, sendo:
20

onde:
Rt =

1 R t G i G 2 g m G i G 2 R
L C ( C 1 serieC 2 )

L
R(C1 C 2 )

(46)

(47)

vamos chamar Ct = C1 srie C2 assim:


20

1 R t G i G 2 g m G i G 2 R
L C Ct

(48)

19

Usando a parte real = 0 temos:


20

R Gi G2 gm

L C C1 C 2 L R C G i G 2 g m L R G i C 2 G 2 C1

(49)

R G i G 2 g m
1

R
LC C 1 C 2
R G i G 2 g m G i C 2 G 2 C1
C
C

2n
1

onde:
2n

C1 C 2

R C G1 G 2 g m

1 G i C 2 G 2 C1
C (G 1 G 2 g m )

1
L C (freqncia natural do circuito ressonante)

20 2n
1

LC

(50)

(51)

1
L( C 1 C 2 )
L( G i C 2 G 2 C 1 )

R (G i G 2 g m ) (G i G 2 g m )
20

L 2n ( C 1 C 2 ) R ( G i C 2 G 2 C 1 )
R (G i G 2 g m )

20

2n
n
1

onde:
12

(52)

1
R (G i G 2 g m )

L C 1 C 2 R ( G i C 2 G 2 C 1 )

(53)

Igualando com a freqncia encontrada da parte imaginria, temos:


1 R t G i G 2 g m G i G 2 R
L( C C t )

2n
n
1

1
R (G i G 2 g m )

(54)

20

Devemos achar o gm que permita ter manter esta condio de limiar da oscilao
(equao caracterstica = 0), assim devemos determinar, por exemplo Gi +G2 +gm em
termos dos outros elementos do circuito. Chamando de x este valor teremos:

mas:

2n L( C C t )
1 R t (x G i G 2 R)
2n
1
x R 12

(55)

Ct
Ct

1
L( C C t ) L C 1 2 1

C n
C

(56)

1 x Rt Rt Gi G 2 R

x R 12 1

Ct
C

x R
2
1

2
n

(57)

Temos assim uma equao de segundo grau em x, dada por:

x 2 R t R 12 x R 12 R t 2n R t G i G 2 R 12 R 12 1 Ct 2n R t G i G 2 R 2n 0

(58)

Resolvendo esta equao teremos uma funo para gm do tipo:

g m f ( elementos) G i G 2

(59)

que representa a soluo buscada para gm que produz resistncia negativa na


impedncia de entrada do circuito. Este mtodo til para trabalhar em
computador.
7. Sintonia do oscilador
O circuito LC que fixa a freqncia de funcionamento do oscilador, pode ser
sintonizado dentro de uma faixa de freqncias atravs da variao da indutncia L
ou da capacitncia C. Normalmente a indutncia variada para centrar a
freqncia de oscilao e a capacitncia realizada atravs de um conjunto de
capacitores que permita cobrir a faixa de freqncias desejada. Este conjunto de
capacitores pode estar formado por capacitores fixos e variveis; entre estes
capacitores variveis podem ser usados trimmers (capacitores ajustveis) que
permitem um pre-setting da freqncia e outros que so variveis (de forma
mecnica ou eltrica) e que permitem sintonizar o oscilador dentro da faixa
desejada.
21

Vamos supor que o circuito ressonante de um oscilador est composto pelo


circuito LC mostrado na Fig.14 e que o capacitor total est composto por um
circuito paralelo de capacitores como mostrado.

Lo

Cv

Co

Fig.14. Circuito sintonizado LC.


Vamos supor que o capacitor varivel CV tem uma capacidade mxima Cvmax e
uma capacidade mnima Cvmin, assim a freqncia de ressonncia do circuito ser:
f0

1
2 L 0 (C 0 C V )

(60)

Para o valor mximo do capacitor varivel Cvmax teremos a freqncia mnima de


oscilao fmin e para a capacitncia mnima teremos a freqncia mxima fmax, dadas,
respectivamente, por:
f min

1
2 L 0 (C 0 C Vmax )

e f max

1
2 L 0 (C 0 C Vmin )

(61)

que podem ser escritas como:

f min

2 L 0 C 0 1

C Vmax
C0

f max
2 L 0 C 0

C Vmin
1
C0

fC

C Vmax
C0
fC

(62)

C Vmin
C0

Se CVmax e Cvmin so muito menores que C0, podemos escrever (usando uma serie
truncada de Taylor):

C
f min f C 1 V max
2C 0

C
f max f C 1 V min
2C 0

(63)

22

Estas expresses permitem determinar, de forma aproximada, a faixa de


freqncia f = fmax - fmin :
C Vmax C Vmin

2 C0

f f max f min f C

onde:

(64)
(65)

f C ( 2 L 0 C 0 ) 1

7.1. Sintonia eletrnica e sensibilidade de sintonia


O capacitor varivel de sintonia pode ser realizado usando um diodo varicap
(varactor) o que permitir realizar uma sintonia eletrnica, neste caso o oscilador
chamado de VCO (voltage controlled oscillator) oscilador controlado por voltagem.
Existem dois tipos bsicos de varicap, abruptos e hiper-abruptos. Os diodos
de sintonia abruptos provem um fator de mrito (Q) muito alto e operam sobre
uma faixa de tenso de sintonia muito larga (0 at 60 V). Estes diodos varicap
abruptos provem o melhor desempenho com respeito ao rudo de fase, devido a
seu alto fator de mrito. Os diodos varicap hiper-abruptos, devido a sua
caracterstica tenso capacidade muito linear, provem uma caracterstica de
sintonia mais linear que os diodos abruptos. Este diodo a melhor escolha para
VCO de sintonia de faixa muito larga. Uma faixa de uma oitava pode ser coberta
por uma faixa de tenso da ordem de 20 V. Sua principal desvantagem que
possuem um fator de mrito Q muito menor e portanto provem uma caracterstica
de rudo de fase pior que um diodo abrupto.
Para um diodo varicap, a capacitncia est relacionada tenso de
polarizao como:
C

(66)

onde A uma constante, VI a tenso inversa aplicada no diodo, o potencial


intrnseco que para diodos de Si 0,7 V e para diodos de AsGa (Arseneto de Glio)
1,2 V e n um nmero entre 0,3 e 0,6, podendo chegar at 2 para diodos de
juno abrupta.
Para fazer a anlise a seguir, vamos considerar a capacitncia como:
C

A
Vn

(67)

onde A a capacitncia do diodo quando V um volt.


O circuito oscilador LC ter uma freqncia de oscilao:

23

1
L(C f AV n )

(68)

Se 0 a freqncia angular central (sem modulao) e V 0 e C0 so os


correspondentes valores de V e C, podemos escrever da equao acima:
L

(69)

Cf C0
2
0

Se a tenso V0 modulada por uma pequena tenso V, a freqncia de oscilao


ser desviada em uma pequena quantidade , assim:

2 L C f A V0 V

(70)

Substituindo o valor de L achado acima teremos:

V
Cf C0 1

V0

Cf C0

(71)

Portanto, a sensibilidade de sintonia K do oscilador pode ser escrita, para pequenos


incrementos, como:
K

n 0 C0

v 2 V0 C f C 0

[ rad / sec/ volt ]

(72)

24

Formula para clculo da indutncia


N
d
C

Fig. 15. Parmetros de um indutor.


L
Onde

N2 d
102 S 45

[H ]

(73)

L: indutncia em H
d: dimetro da bobina em cm
C: comprimento da bobina em cm
S = C/d
N: nmero de espiras (espiras juntas)

25

Fig. 16. Configuraes tpicas de osciladores

a) Colpitts

b) Clapp

c) Colpitts com
cristal

d) Hartley

26

8. Osciladores de Deslocamento de Fase


Foi visto que um oscilador consiste essencialmente de um circuito seletivo
associado com um amplificador adequado. Este amplificador deve ser to linear
quanto possvel e, portanto, necessrio introduzir um limitador para restringir a
amplitude da sada regio linear. A condio para que a oscilao acontea dada
por A = 1 e A( j) ( j) 2 n com n = 0, 1 , 2 , 3..., o sistema mais simples
aquele onde A ( j) ( j) .
Os circuitos aplicveis para este caso podem ser:
1. Circuitos ponte ou trelia nos quais certos elementos so reativos.
2. Sistemas de ponte T ou T duplo.
3. Circuitos escada (Ladder) recorrentes nos quais os elementos srie e
paralelo so, respectivamente, resistores e reatncias.
Destes, o ltimo o mais comum e a configurao mais obvia esta constituda
por resistores e capacitores.
Vamos considerar, por simplicidade, um circuito utilizando um FET associado a um
circuito escada de elementos gerais de impedncia Zi, com i = 1 at 6, como se
mostra na Fig. 17.
+Vdd
RL
Z5
Z6

Z3
Z4

Z1

Vo
sada

Z2

Fig.17. Oscilador genrico.


Para este circuito temos um equivalente, mostrado na Fig.18, onde:
Vo

R oR L
R L
VGS e R Th
Ro RL
Ro RL
Z

Ro
uV

GS

+
-

Z1

RL

Z3
Z2

Z4
Z5

Z6

V GS

I1

Th
+

Vo

Z3

V2

I
Z

(74)

V4
I

3
Z4

I4

5
Z6

V
6

GS

Fig.18. Circuito equivalente da Fig.17.


Se no existe corrente na porta, podemos escrever que I5 = I6, assim:
27

VGS
Z 5 Z 6 VGS 1 Z 5
Z6
Z6

Z
1
5
Z4 Z4 Z6

V4 I 5 Z 5 Z 6
I4

V4
VGS
Z4

1
Z
1
5
Z4 Z4 Z6 Z6

I 3 I 4 I 5 VGS

Z3 Z3 Z5 Z3

Z
Z
Z
Z
4 6
6
4
Z

ZZ
Z
Z
V2 V3 V4 VGS 3 3 5 3 5 1
Z 4 Z 4 Z6 Z6 Z6
Z3
Z Z
Z
Z
V
1

I 2 2 VGS
3 5 3 5
Z2
Z 2 Z4 Z 2 Z4 Z6 Z 2 Z6 Z2 Z6 Z 2
Z3
ZZ
Z
Z
Z
1
1
1
I1 I 2 I 3 VGS
3 5 3 5 5


Z2 Z 4 Z2 Z4 Z6 Z2 Z6 Z 2 Z6 Z4 Z6 Z2 Z4 Z6
Vo I1 R Th Z1 V2
V3 I 3 Z 3 VGS

Assim:
1
Vo
Z
Z
Z
Z
ZZ
1
1
R Th Z1

3 3 5 5 3 5
VGS
Z2 Z4 Z6 Z2 Z 4 Z2 Z6 Z 2 Z6 Z4 Z6 Z2 Z4 Z6

Z
Z Z
ZZ
1 3 3 5 3 5
Z4 Z6 Z6 Z4 Z6

(75)

Como uma primeira aproximao, vamos considerar RTh << Z1, ento:

1
1
1
Vo
1
1
1 Z5
1
Z 3


1 Z1

Z1 Z 3

VGS
Z2 Z4 Z6
Z4 Z6 Z6
Z2 Z4 Z2 Z6

1
1 Z 3 Z 5 Z1 Z 3 Z 5

Z1 Z 5

Z2 Z6 Z 4 Z6 Z 4 Z6 Z 2 Z 4 Z6

(76)

28

Os circuitos mais simples so aqueles mostrados na Fig. 19.


+V dd

+V dd

RL

RL

Vo
C

nR

Vo

R
R

nC

(a)

R
C

(b)
Fig.19. Circuitos osciladores simples.

Considerando o circuito da Fig. 19(a), podemos escrever:


Z1 Z 3 Z 5

1
jC

Z2 Z4 R
Z6 n R

Substituindo estas expresses na Eq.(76), temos:


Vo
1 1 1
1
1 1
1
1
1
1
1

2 2 2


2
VGS
jC R R n R
j C R nR
jn C R j C R
nR 2

1
1
1
1
1
1
1

2 2 2
3 3 3
2
2
2
2
2
j C nR
nR
j C nR
j C nR 3
2

Separando as partes reais e imaginarias obtemos:

Vo
1
4
1
3
1

1 2 2 2 1 j

1
3 3
3
VGS
n
C R
n
C R
n C R

(77)

(78)

Para que o ganho Vo/VGS seja real na freqncia de oscilao o, i.e., tenha a fase
certa nesta freqncia, deve ser:
1
3
1

1
3
3
o C R
n
n C R
3
o

Assim:
o2 C 2 R 2

1
3 3n

ento a freqncia angular de oscilao o dada por:

29

1
RC

1
31 n

(79)

Nesta condio o ganho necessrio :


A=

Vo
1
4

1 2 2 2 1
VGS
n
o C R

Substituindo Eq.(79) temos:


A

Vo
4
12

1 31 n 1 14 3 n
VGS
n
n

Portanto o seu valor absoluto :


A 14

12
3n
n

(80)

Para o caso mais simples n = 1, assim a freqncia de oscilao :


fo

1
2R C

1
0,0649

6
RC

(81)

A 14 12 3 29

(82)

e o valor absoluto do ganho necessrio :

O que acontece se o resistor equivalente RTh, que numa primeira aproximao


desprezvel, for considerado? O estudante dever fazer o estudo para responder
esta questo.
8.2. Oscilador em Ponte de Wien
O circuito mostrado na Fig. 20 conhecido como oscilador em ponte de
Wien. Est constituido por um amplificador operacional, que junto aos resistores R3
e R4, provee o ganho necessrio para atingir a condio de partida |A| > 1. O
circuito de realimentao est constitudo pelos componentes R1, R2, C1 e C2 que
formam um circuito seletivo.

30

R3

EB

R2
R

C
C

Fig.20. Circuito oscilador em ponte de Wien.


Para analisar este circuto devemos achar a funo de transferncia da rede de
realimentao para determinar a atenuao e a fase desta. A fig. 21 mostra em
detalhe este circuito.
Z2
Eo

EB

Z1
Fig.21. Circuito de realimentao.
Da Fig.21 temos:
Z1

R1
1 s C1 R1

(83)

Z2

1 s C2 R2
s C2

(84)

R1
EB
Z1
1 s C1 R1
s C2 R1

R1
1 s C2 R2 1 s C1 R1 1 s C2 R2 s C2 R1
Eo Z1 Z 2

1 s C1 R1
s C2

(85)

31

EB
s C2 R1

Eo 1 s C1 R1 C2 R1 C2 R2 s 2 R1R2C1C2

(86)

Levando forma padro de segunda ordem fica:


EB
1
s
1
s

2
1
Eo R2C1 s 2 s R1C1 R1C2 R2C2
R2C1 s a s o2
R1 R2C1C2
R1 R2C1C2
Com:
a

R1C1 R1C2 R2C2


R1 R2C1C2
1
o2
R1 R2C1C2

(87)

(88)
(89)

Passando ao plano j temos:


E&B
1
j

2
&
Eo R2C1 o 2 j a

(90)

Esta funo de transferncia de tipo passa-banda com valor mximo na


freqncia angular = o, assim:
j o
EB
1
1
R1R2C1C2

Eo R2C1 j o a R2C1 R1C1 R1C2 R2C2

(91)

Usando os valores R1 = R2 = R e C1 = C2 = C obtemos que:


EB 1

Eo 3

(92)

Que um nmero real e por tanto o ngulo de fase nulo. Assim, assimilando este
circuito oscilador ao esquema geral da Fig. 1, observamos que a condio de
manuteno para este caso deve ser:
A 1
De onde resulta que o ganho do amplificador deve ser 3 vezes. Como o ganho do
R
amplificador, neste caso, est dado pela expresso: G 1 R43 = 3 ento R4 = 2 R3,
esta uma equao de projeto.
A freqncia de oscilao, de Eq.(89), deve ser:

32

fo

1
2 R C

(93)

Que tambm uma equao de projeto.


Complemento sobre osciladores de RF

1. Introduo
Os osciladores de RF esto constitudos de um elemento ativo, um transistor
bipolar ou FET e um circuito de realimentao que define a freqncia de oscilao.
O circuito de realimentao esta formado por capacitores e indutores e, em geral,
um circuito em configurao ; diferentes montagens so possveis dependendo
da distribuio dos capacitores e indutores e da configurao do elemento ativo.
Estudaremos aqui os osciladores chamados de Colpitts, Hartley e Clapp.
2. Oscilador Colpitts
A Fig.1 mostra o circuito Colpitts com um FET em configurao fonte comum.
O elemento ativo, FET neste caso, pode participar em diferentes configuraes
como ser visto mais para frente.
Vcc

Rd

N
M

L
FET

C3

Rf

C1

C2

C4

Fig.1. Circuito oscilador com FET em fonte comum.


Neste circuito os resistores R, Rd e Rf participam na polarizao do FET, C3
um capacitor de bloqueio de c.c., C4 um capacitor de desacoplamento da fonte do
FET e cuja reatncia, na freqncia de operao, muito menor que o valor de Rf.
O circuito de realimentao esta constitudo pela indutncia L e pelos capacitores
C1 e C2. Considerando que o capacitor C3 tem um valor cuja reatncia, na freqncia
de funcionamento osc, muito menor que R podemos abrir o lao de realimentao
para obter o esquema eltrico equivalente de lao aberto, mostrado na Fig.2.

33

L
R

gm Ve
Ve

eq

C'
2

V
S

Fig.2. Esquema eltrico equivalente de lao aberto.


O resistor Req corresponde ao resistor Rd em paralelo com o resistor de sada do
FET. O resistor R suposto de valor muito superior reatncia do capacitor C2 na
freqncia osc.
A impedncia do FET essencialmente capacitiva, e a
capacitncia Ce de entrada do FET est includa em C 2 = C2 + Ce. O indutor
considerado sem perdas (Q ).
2.1. Analise do lao aberto
Para o circuito da Fig.2 podemos escrever, com G = 1/Req:
VS 1
I S s C2'
VA 1 s 2 L C2'

I A s C2' 1 s 2 L C2' G s C1 g mVe


desta ltima vemos que:
Ve

gm
sC 1 s L C2' G s C1
'
2

e o ganho de lao aberto deve ser:


V
gm
G ( s) S '
Ve sC2 1 s 2 L C2' G s C1
daqui:
G ( s)

g m Req

s L ReqC1C s L C2' s Req C1 C2' 1


3

'
2

Passando ao plano s = j, temos:


G ( j )

g m Req

1 2 L C2' j Req C1 C2' j 3 L ReqC1C2'

de onde:
G ( j )

g m Req

1 2 L C2' j Req C1 C2' 3 L C1C2'


14 2 43
1 4 4 4 44 2 4 4 4 4 43
A
B

esta funo complexa da forma geral:


34

g m Req

G ( j ) G ( j ) j G ( j )

A B
2

A j

g m Req
A2 B 2

Fazendo a parte imaginria de G(j) = 0 em = o achamos a freqncia de


oscilao o. Para que esta parte imaginria seja nula basta que o termo B seja
nulo, assim, de Eq.(1.1):
B 0 o C1 C2' o3 L C1C2 ' C1 C2' o2 L C1C2'
daqui:

o2

1
C1C2'
C1 C2'

C1C2'
'
C1 C2

ou:

fo

C1C2'
2 L
'
C1 C2

Aplicando a condio de Barkhausen parte real de G(j), i.e.:


[G ( j )] 1
com B = 0, temos:
1

g m Req
1 o2 LC2'

de onde obtemos o valor da transcondutncia necessria para manter a oscilao:


1 C2'
gm
Req C1
Se considerarmos que a bobina L tem um fator de mrito finito QL = oL/r,
onde r o resistor srie do indutor, ento a freqncia de oscilao resulta
modificada para:
1

fo

C1C2'

2 L

C C 1 r
1
Req
'
2

(1.3 a)

35

i.e., a freqncia de oscilao ligeiramente maior. A condio de oscilao resulta


assim:
gm

1
Req

C2'

C1

r

r
o C1 C2' 1

Req
QL
R eq

(1.4 a)

i.e., a restrio maior e o dispositivo ativo deve possuir um ganho maior, maior gm.

36

3. Oscilador Hartley
O circuito Hartley anlogo ao circuito Colpitts, mas se permuta o papel dos
capacitores e indutor no lao de realimentao. Vamos estudar este oscilador com
um FET em configurao em dreno comum, como se mostra na Fig.3.
R

Vcc

FET
C
L
1

L
2
C

Fig.3. Circuito oscilador Hartley com FET em dreno comum.


Abrindo o lao na entrada na porta do FET, podemos obter um esquema
eltrico equivalente de lao aberto, como se mostra na Fig.4.
L

VA
IA
gmVe

V
e

eq

L2

IS

V
S

Fig.4. Esquema eltrico equivalente de lao aberto.


O resistor Req corresponde resistncia que se observa na fonte do FET, a
capacitncia de entrada do FET, em paralelo com L1 desprezada nesta abordagem.
3.1. Analise
Do circuito da Fig.4 podemos escrever:
VS 1
IS s C
VA 1 s 2 L1C

1
I A s C 1 s 2 L1C Geq
g mVe
s L2

daqui:

1
s C 1 s 2 L1C Geq

s L2

Ve
gm
o ganho de lao :

37

G ( s)
de onde:

VS

Ve

gm

1
s C 1 s 2 L1C Geq

s L2

G(s)

Passando ao plano s = j, temos:


G ( j )
e:

gm

L1
1
s C 1
Geq s 2 L1C Geq
s L2

L2

s L2 g m

L
s 3 L1 L2C Geq s 2C L2 1 1 s L2 Req 1
L2

j L2 g m

L
1 2C L2 1 1 j L2Geq j 3 L1L2C Geq
L2

G ( j )

j L2 g m

L
1 2C L2 1 1 j Geq L2 j 3 L1 L2C
L2
1 4 4 44 2 4 4 4 43
1 4 44 2 4 4 43
B
A

esta funo complexa da forma:


G ( j ) [G ( j )] j [G ( j )] L2 g m

B
A
j L2 g m 2
2
A B
A B2
2

Fazendo a parte imaginria de G(j) = 0 em = o achamos a freqncia de


oscilao o. Para que esta parte imaginria seja nula basta que o termo A seja
nulo, assim de Eq.(1.5):
A 0 o2

L
L2C 1 1
L2

1
C L1 L2

do onde a freqncia angular de oscilao dada por:

1
C L1 L2

Aplicando a condio de Barkhausen parte real de G(j) em Eq.(1.5), i.e.:


[G ( j )] 1
com A = 0 e Eq.(1.6), temos:
38

1 o L2 g m

g m Req
o L2 g m
L2 g m
B

2 B 2
A
B
L2Geq o2 L1 L1C Geq 1 L1
L1 L2

assim, obtemos o valor da transcondutncia para manter a oscilao:


gm

1
L2

Req L1 L2

Se as bobina L2 construda como parte de um nico indutor L com uma derivao,


ento existe um acoplamento entre L1 e L2 caracterizado pela indutncia mtua M.
Se o indutor construdo, por exemplo, usando um ncleo toroidal, poderemos
considerar que o coeficiente de acoplamento ser aproximadamente unitrio e
assim M ; L1 L2 , neste caso a freqncia de oscilao deve ser:
wosc

1
C L1 L2 2 M

(1.6a)

e a transcondutncia necessria para iniciar a oscilao deve ser:


gm

1
L2 M

Req L1 L2 2 M

(1.7a)

4. Oscilador Clapp e estabilidade dos osciladores


O deslocamento ou deriva (drift) da freqncia angular osc e da amplitude
das oscilaes em funo do tempo, depende da evoluo dos elementos ativos
(transistor, FET, AMPOP) e passivos (R, L, C), como tambm da carga.
O problema da carga resolvido intercalando entre o oscilador e a carga
usada, um estgio separador (Buffer) cuja impedncia de entrada seja
independente da carga.
O envelhecimento dos componentes passivos e o efeito da temperatura
conduzem a uma deriva de osc. Neste aspecto a utilizao de quartzo compensado
para a temperatura produz o melhor resultado.
A evoluo dos componentes ativos esta mais ligada deriva da tenso de
alimentao. A deriva de freqncia depende da curva de fase do lao de
realimentao e veremos que esta sofre de uma variao muito importante na
vizinhana de osc. O oscilador Clapp um melhoramento do comportamento do

39

oscilador Colpitts, porm no chega a ser to bom quanto o oscilador controlado por
cristal de quartzo.
Nos clculos precedentes suposto que o amplificador usado possui uma
defasagem de 180o, conseqentemente haver oscilao na freqncia osc desde
que a fase do circuito de realimentao tambm tenha uma defasagem de 180 o.
Vamos supor que a parte amplificadora possua uma fase que passa de 180 o para
180o + , isto significa que a oscilao deve passar de osc a osc onde a fase do
circuito de realimentao deve ser igual 180o - . O fato da estabilidade de osc
depender to fortemente da fase do lao de realimentao se pode representar
pela expresso:
d ( )
d

osc

onde () a fase do circuito de realimentao; se (1.8) cumprido esto o


oscilador absolutamente estvel..
A Fig.5 mostra o caso de dois osciladores, um bem estvel e outro menos
estvel. O oscilador A mais estvel que o B, de fato para uma mesma variao de
fase do amplificador, a freqncia de oscilao de A passa de osc a osc no
entanto que o oscilador B passa de osc a osc com osc - osc << osc - osc.
Amplificador

Realimentao

Fase do circuito de
realimentao

180

osc

osc osc

Fig. 5. Ilustrao da estabilidade relativa entre dois osciladores A e B.


A estabilidade de um oscilador esta ligada diretamente taxa de mudana
com respeito da freqncia da curva de fase do circuito de realimentao. Deste
ponto de vista possvel melhorar a estabilidade de um oscilador Colpitts, por
exemplo, modificando a rama horizontal do circuito de realimentao , vide Fig.1 e
2. Efetivamente, substituindo o indutor L da Fig.1 por um outro indutor L1 em
srie com um capacitor C podemos obter uma curva de fase cuja variao de fase

40

muito mais rpida na vizinhana de osc. O oscilador assim realizado recebe o nome
de oscilador Clapp, do qual um dos seus possveis esquemas se mostra na Fig.6.
Vcc
Rd

N
M

FET

L1

C
C

C1
R

Rf

C
3

Fig.6. Circuito oscilador Clapp.


Para fazer a analise deste oscilador no ser necessrio refazer os clculos
na freqncia osc pois o circuito srie L1 C do circuito Clapp equivalente com o
indutor L do Colpitts, assim na freqncia angular osc teremos:

osc L osc L1

osc C

L L1

C
2
osc

Para determinar freqncia angular osc basta substituir L da Eq.(1.2) pela Eq.(1.9)
obtendo finalmente:

osc

1
L1

1
1

C1C2'
C

C1 C2'

1
onde :
L1Ceq

1
1
1 1
'
Ceq C1 C2 C

e C2 = C2 + Ce onde Ce a capacitncia de entrada do FET.


Para ilustrar as vantagens do oscilador Clapp sobre o oscilador Colpitts
temos traado, na Fig.6, as caractersticas de fase do ganho de lao para os dois
osciladores. Os elementos so tal que a freqncia de oscilao de ambos de
54,61332 MHz. Os valores usados so: C1 = C2 = 33 pF, L = 0,5 uH, C e = 2 pF, C =
42,46 pF e L1 = 0,7 uH, Req = 3,3 k. Os indutores so considerados sem perdas.

41

Fase o
2
1
0

Colpitts
-1
-2

Clapp
-3
54.6

54.605

54.61

54.615

f MHz

54.62

54.625

54.63

Fig.6. Caractersticas de fase do ganho de lao.

Os valores das derivadas da fase com relao freqncia na freqncia de


oscilao so:

Oscilador Colpitts:

d
d f

1,34863 10-5 rad/Hz


54,1332 MHz

Oscilador Clapp:

d
d f

6,19479 10-5

rad/Hz

54,1332 MHz

Destes valores observamos que a variao do oscilador Clapp mais de 4 vezes


maior que a variao de fase por Hz que o oscilador Colpitts, confirmando assim a
sua maior estabilidade. Isto significa que se por qualquer razo a fase do
amplificador viesse a mudar de um grau, a freqncia do oscilador Colpitts variar
de 1294,15 Hz e que no oscilador Clapp a variao ser somente de 281,74 Hz.
Na Fig.7 se mostra a caracterstica do ganho de lao para ambos osciladores.
Podemos observar desta figura que o ganho de lao para o oscilador Clapp tem uma
sensibilidade maior com respeito freqncia que o oscilador Colpitts.

42

1.0005

Ganho

0.9995

Colpitts
0.999

0.9985

fosc

Clapp

0.998
54.6

54.605

54.61

54.615

54.62

54.625

54.63

f MHz
Fig.7. Caracterstica de ganho de lao de ambos osciladores.
Se considerarmos as perdas no indutor, i.e., considerarmos o fator de mrito finito
L
Q do indutor, onde Q oscr 1 , a derivada da fase do ganho de lao pode ser escrita
na vizinhana de osc como sendo:
d ( f )
d f

osc

4 Req C12
Reqosc C12
Ceq
Q

Assim, para obter uma grande estabilidade, com os valores C1, Req e osc fixos,
podemos:
Diminuir Ceq

Aumentar Q

Conservando a relao 2osc L1 Ceq = 1, podemos observar que para obter um


fator de qualidade elevado a parte horizontal do circuito de realimentao deve
possuir um baixo valor de C e um alto valor de L 1; este o caso dos osciladores com
cristal de quartzo.
O grande interesse nos osciladores Clapp duplo pois permite:
Obter uma muito grande estabilidade
Realizar osciladores de freqncia varivel (OFV).
4.1. Circuito oscilador Clapp de freqncia varivel
Para realizar o oscilador de freqncia varivel (OFV) tipo Clapp podemos
modificar o esquema da Fig. 6 para que um dos terminais do capacitor C
(normalmente o rotor) fique ligado a terra, como se mostra na Fig.8.

43

Vcc
Rd
N
C3

FET
C

L1
1

M
R

C
Rf

C
2

Fig.8. Oscilador Clapp de freqncia varivel.


O circuito da Fig.8 um oscilador com o FET em configurao porta comum,
o capacitor C3 um capacitor de desacoplamento. Para estudar o ganho de lao
aberto podemos, por exemplo, abrir no ponto M, obtendo assim o circuito
equivalente da Fig. 9.
Rd

gmV
1

V
1

Rf

Ve

Vs

L1
1

C
2

Fig.9. Esquema simplificado do lao aberto.


Ainda na Fig.8 observamos que em paralelo com o capacitor C2 aparece a
impedncia esquerda do ponto M, i.e., R f em paralelo com 1/gm; se como critrio
de projeto fazemos que, na freqncia osc, XC2 << Re|| (1/gm) os clculos resultam
muito simples, pois observamos no circuito equivalente da Fig. 9 que o ganho de lao
aberto VS/Ve ser real quando o circuito tanque formado por L 1, C, C1 e C2 est em
ressonncia em osc, isto porque idealmente apresentara uma impedncia infinita.
Daqui temos o equacionamento para determinar osc.

1
1
1

j osc C1 j osc C2

1
1
j osc L1
j osc C

osc

1
1

C1C2
C
C C

1
2

L1

44

esta expresso igual Eq.(1.10).


A condio sobre o ganho de lao dada por:
VS
Ve

G (osc )

g m Rd

osc

C1
1
C1 C2

Para realizar o OFV por tenso, podemos substituir o capacitor C em srie


com L1 por um diodo varicap polarizado inversamente. A polarizao do diodo
varicap deve ser realizada com cuidados especiais para no perturbar:
A polarizao do FET,
A freqncia de ressonncia osc.
O circuito da Fig.10 mostra um esquema que pode ser usado para cumprir
estas restries.

L1
1
C
4

D
v

L2

V
Sint

Fig. 10. Circuito de sintonia com diodo varicap para o OFV.


O capacitor C4 um capacitor de desacoplamento para no perturbar a
polarizao do dreno do FET, seu valor deve ser tal que:
1
1

osc C4
oscCV

C4 CV

onde CV a capacitncia do diodo varicap no ponto de trabalho usado.


O indutor L2 um choque de RF, para evitar a perturbao do sinal de RF na
tenso de sintonia ou de polarizao do diodo varicap, VSint. Seu valor deve ser tal
que:

osc L2

1
osc CV

45

Anexo A
Oscilador Hartley com bobinas acopladas.

M
V
e

gmVe

eq

L2

1 C

V
S

Fig. A.1. Circuito equivalente Hartley com as bobinas acopladas.


Transformado a fonte de corrente gm Ve em paralelo com Req em um equivalente
Thevenin, obtemos duas malhas para as quais podemos escrever, no ambiente
Mathematica (entradas em azul, sadas em preto):
Clear[w,eq1,eq2,I2,i1,i2,sol,Gdew];
eq1=i1 (R+I w (L2+M))-I w i2 (L2+M); (*Primeira malha *)
eq2=-i1 (L2+M)+i2 (I w (L1+L2)+1/(I w C1)+I 2 w M); (* Segunda malha *)
sol=Solve[{eq1gm V R,eq20},{i1,i2}];
I2=i2/.sol; (* Soluo para i2 *)
Gdew=Simplify[I2/(I w C1)/V] (* Ganho de lao *)

gm

R 1 C1

L1 L2 2 M

w2

L2 M R
L2 M w 1 C1 w

M L1 w 2 M w L2 w

(* Separando manualmente parte real A e imaginria B do denominador de Gdew


podemos escrever para estas partes *)
A=R-w^2 (R C1 (L1+L2+2 M)-C1 M (L2+M)-C1 L2 (L2 +M));
B=w (L2+M)-w^3 (C1 L1 (L2+M)+2 C1 M (L2+M)+C1 L2 (L2+M));
ImagGdew=gm R (L2+M)(B)/(A^2+B^2);
46

RealGdew=gm R (L2+M)(A)/(A^2+B^2);
ww=Solve[ImagGdew0,w] (* Freqncia de oscilao *)

w 0 , w

C1 L1 C1 L2 2 C1 M

, w

C1 L1 C1 L2 2 C1 M

wosc=1/Sqrt[C1 (L1+L2+2 M)]; (* Freqncia de oscilao wosc*)


RealGwosc=Simplify[RealGdew/.wwosc]
Solve[RealGwosc1,gm] (* Condio de Barkhausen para gm *)

gm L1 L2 2 M R
L2 M
L2 M
gm
L1 L2 2 M R

Complemento sobre osciladores a resistncia negativa com dispositivos de dois


terminais.

1. Introduo
possvel realizar osciladores com resistncias negativas, como, por
exemplo, com um diodo tnel. A caracterstica I-V de um diodo tnel mostrada
na Fig.1. Um diodo tnel obtido pela justaposio de semicondutores N e P
fortemente dopados ( 1018 cm-3). O efeito tnel explicado pela fsica quntica
onde o movimento dos eltrons descrito por uma funo de onda.
I

P
I

+
V
_

II

Q
M

III

D1

D2

V
V1

V2

Fig.1. Caracterstica I-V de um diodo tnel.

47

A caracterstica I-V apresenta duas regies de resistncia dinmica positiva


I e III e uma regio II de resistncia dinmica negativa (V/I < 0); a regio III
equivalente caracterstica de um diodo clssico.
Vamos mostrar que o circuito da Fig.2 utilizando um diodo tnel pode ser um
circuito estvel ou instvel, dependendo de VPol e do valor do resistor R, neste
ltimo caso se obtm um oscilador astvel.

VPol
I

Fig.2. Circuito com diodo tnel.

48

2. Estudo da estabilidade
Para o circuito podemos escrever, para um instante t qualquer, a seguinte
equao:
VPol I R L dd It V

VPol I R V L dd It

A reta VPol I R V = 0 corresponde equao da carga esttica (reta de carga). A


interseo desta reta de carga esttica com a caracterstica I V do diodo tnel
define, em princpio, o ponto de trabalho (ponto de repouso). A seguir vamos
considerar os casos em que esta interseo cai nas regies de resistncia positiva
ou de resistncia negativa.
2.1. Caso com a reta de carga esttica nas regies I e III
Este caso est ilustrado com a reta D1 na Fig.2. Para saber se o ponto de
trabalho M estvel introduzimos uma perturbao que desloca o ponto desde M
at Q de coordenadas (I, V); se, tirando a perturbao, o ponto retorna a M o
circuito estvel.
Da Fig.1 vamos determinar o segmento PQ, assim:
PQ V1 V
No ponto P se verifica a relao: VPol I R V1 = 0 e podemos escrever, para PQ:
PQ VPol I R V
Comparando Eq.(1.1) e (1.3) permite escrever:
PQ L

dI
dt

Concluindo, quando o ponto de trabalho passa de M para Q, I diminui, mas a


dI
quantidade L dt positiva, portanto ao tirar a perturbao a corrente deve
crescer, assim o ponto tende a M, ou seja o ponto de funcionamento converge para
o ponto M.
Podemos realizar o mesmo raciocnio introduzindo uma perturbao que leve
o ponto M para Q (vide Fig.1), assim I aumenta mas a quantidade PQ = L dIdt
negativa e ao tirar a perturbao a corrente deve diminuir, portanto o ponto de
funcionamento retorna ao ponto M.
2.2. Caso com a reta de carga esttica na regio II

49

Este caso ilustrado na Fig.1 com a reta de carga D2 que corta a


caracterstica I V no ponto N. Usando um procedimento anlogo ao item 2.1,
deslocamos, com uma perturbao, o ponto de funcionamento at R, a corrente
diminui. Mas observando o segmento SR = L dIdt , este tem um valor negativo,
portanto a corrente deve diminuir mesmo e ao tirar a perturbao o ponto de
trabalho no converge ao ponto inicial N. Vejamos, da Fig. 1:
SR V V2
Na reta de carga esttica D2 podemos verificar:
VPol IR V2 0
assim:

SR V (VPol IR )

Usando Eq.(1.16) podemos escrever:


SR V V L

dI
dI
L
dt
dt

efetivamente, neste caso, a corrente deve diminuir pois a sua deriva negativa.
Concluso, se a reta de carga interseta a caracterstica I V em uma
regio de resistncia negativa o circuito no tem um ponto de funcionamento
estvel.
Na ausncia de um ponto de funcionamento estvel, o circuito mostra um
funcionamento astvel, que pode ser usado para gerar sinais.

50

3. Funcionamento de um astvel com diodo tnel


Para simplificar o raciocnio e os clculos vamos linearizar por trechos a
caracterstica I V do diodo tnel, como mostrado na Fig.3 em linhas retas azuis.
I
X
A

IA

IC
0

VE

VA

VF

VD

E0

VC

VB

Y
Fig. 3. Caracterstica linearizada de um diodo tnel e ciclo astvel.
Como o ponto N no um ponto estvel, o ponto de funcionamento em qualquer
instante t deve se achar sobre a caracterstica I V ao longo do ciclo fechado
EABCE... .
3.1. Estudando as diferentes etapas
(a) Etapa EA, o diodo equivalente com um resistor r 1, o circuito permite
determinar V e I de forma trivial (circuito de primeira ordem RL). A Fig.4 mostra
o circuito equivalente.

VPol

r1

Fig.4. Circuito equivalente da etapa EA.


Nesta etapa a tenso V evolui de VE at VA com uma constante de tempo 1

L
.
R r1
51

Atingindo o ponto A a corrente no pode diminuir para fazer o caminho AD (vide


item 2.2), o ponto de funcionamento pula para B. H um transitrio na tenso
desde VA at VB devido variao da corrente e ao indutor L.
(b) Etapa BC, o diodo equivalente a um resistor r2 em srie com uma fora
eletromotriz Eo, o circuito permite determinar V e I de forma trivial.

+
R

r2

VPol
I

V
_

Eo

Fig.5. Circuito equivalente para a etapa BC.

Nesta etapa a tenso V evolui desde V B at VC com uma constante de tempo


1 .

L
R r2

No ponto C o diodo se comporta como um gerador de corrente de valor I C, a


tenso V dever passar instantaneamente de VC a VF, mas como isto impossvel
pois a ponto F se encontra fora da caracterstica do diodo, a tenso passa
instantaneamente de VC a VD. Atingindo este ponto D, a corrente no pode crescer
para fazer a trajetria DA, o ponto de funcionamento pula para o ponto E. H uma
diminuio rpida de tenso de VC at VE decorrente da variao da corrente e do
indutor L. O ciclo continua indefinidamente.
Os grficos das tenses V e da corrente I so mostrados na Fig. 6.
V

VB

B
C

VC

VA

VE

t
I
IA

IC

52
T1

T2

Fig.6. Tenso e corrente do circuito astvel com diodo tnel.


Devido as quedas de tenso e corrente ser de tipo exponencial, os tempos de
durao T2 e T1 so, respectivamente:
VY VB
VX VE
e T1 1 ln

VX VA
VY VC

T2 2 ln

As tenses VX e VY so achadas nas intersees da reta de carga com a


caracterstica do diodo nas regies I e III.
Concluso, como na prtica as transies AB e CE so finitas, i.e., o tempo de
transio 0, os circuitos astveis diodo tnel permitem obter freqncias muito
altas, da ordem dos GHz.

53

Exerccio sobre oscilador a resistncia negativa


Oscilador resistncia negativa

1. Diodo tnel
Um diodo tnel um componente resistivo (em primeira aproximao) em que a
caracterstica I V se mostra na Fig.1.

Fig. 1. Caracterstica I-V do diodo.


a. Modelo
Para este exerccio o diodo ser modelado, em sua parte de resistncia
negativa, por um segmento reto, cujos extremos so de coordenadas:
v = 0 mV, i = 1 mA
v = 400 mV, i = 0 mA
Qual o valor da resistncia negativa?
b. Polarisao
A polarizao deve ser tal que coloque o diodo no meio da caracterstica
linear do modelo do item a.
Gerador de Thvenin
O circuito de polarizao pode ser representado por um gerador de
Thvenin constitudo por uma fonte de tenso e = 300 mV em srie com um
resistor rg (vide Fig.2).
rg

+
e = 300 mV

Fig.2. Circuito de polarizao.

Calcular a resistncia rg.


c. Ponto de polarizao
O circuito de polarizao realizado pelo esquema mostrado na Fig.3,
constitudo de uma fonte de tenso V de 1,5 V e um divisor de tenso R1 e R2.

54

Fig.3. Circuito de Polarizao.


Determinar os valores de R1 e R2 para ter o ponto de polarizao desejado.
2. Circuito Oscilador
O circuito para estudar este oscilador inclui a Fig.3 e a insero de um
circuito tanque LC paralelo ligado em srie com o diodo tnel, como mostra a Fig.4.
O circuito ressonante LC se considera sem perdas. Utilizaremos um circuito linear
equivalente para pequenos sinais.
R

1
D

+
-

2
C

Fig. 4. Circuito completo do oscilador.


a. Circuito linear equivalente
Mostrar o circuito linear equivalente aproximado para pequenos sinais. Este
circuito deve mostrar o gerador equivalente Thvenin do circuito de polarizao, a
resistncia negativa correspondente caracterstica do diodo tnel na vizinhana
do ponto de trabalho (polarizao) e o circuito ressonante LC.
b. Escrever uma equao para analise
Escrever uma funo X(s) da varivel complexa s, (funo de transferncia ou
inmitncia do circuito), que permita estudar a estabilidade sob a aproximao de
pequenos sinais.
c. Instabilidade
Do estudo dos plos de X(s) escreva a ou as condies para que:
(a) o circuito seja instvel,
(b) os plos sejam complexos conjugados.
55

Estas condies so satisfeitas com o circuito estudado?


d. Comportamento
Caracterizar a oscilao que se produz quando o sistema est no limite da
estabilidade.
Faa a aplicao numrica para L = 0,2 H e C = 10 pF.
B. Parte B
Aqui vamos estudar as propriedades do circuito oscilador da parte A II 2
em regime permanente estvel i.e., o oscilador produz um sinal de amplitude e
freqncia constante.
I. Modelo do diodo
Usaremos nesta parte a caracterstica no-linear do diodo tnel. O circuito o
mesmo que na seo A II 2, mas a caracterstica I V do diodo tnel no-linear
representada aproximadamente pela equao:
I I o g V Vo V Vo

V a tenso entre os terminais do diodo e I a corrente atravs dele.


Vo = 200 mV, Io = 0,5 mA
O diodo est polarizado a uma tenso VP e a corrente correspondente IP.
1. Valor de g e
A inclinao da caracterstica na vizinhana do ponto (Vo, Io) igual aquele
segmento reto que modela ao diodo como em A II 1. Qual o valor de g?
A inclinao da caracterstica nula para V = Vo 150 mV e para V = Vo + 150 mV.
Qual o valor de ? Qual o valor da relao /g ?
II Analise do primeiro harmnico
1. Validade
Demonstrar que a aproximao do primeiro harmnico pode ser aplicada para
o estudo do regime estvel do circuito oscilador.
2. Circuito linear equivalente
Caracterizar a componente linear equivalente do diodo na aproximao do primeiro
harmnico. Supor, para este caso, que uma componente alternada de tenso da
forma v(t) = v cos t existe nos terminais do diodo e esta determina a corrente
fundamental correspondente i(t).
56

III Oscilao
1. Freqncia e amplitude
Utilizar os resultados precedentes e o critrio de Barkhausen para
determinar a amplitude e a freqncia de oscilao.
2. Aplicao numrica
Calcular os valores numricos da freqncia e da amplitude de oscilao para :
Vp = 100 mV
L = 0,2 H e
C = 10 pF
A resistncia do gerador de Thvenin equivalente do circuito de polarizao est
determinada na questo A II 1.
3. Controle da amplitude
Como possvel controlar a amplitude da oscilao agindo sobre a tenso de
alimentao do circuito?
4. Controle da freqncia
Propor um circuito usando um diodo varicap que permita controlar a
freqncia de oscilao atravs de uma tenso de sintonia.

Soluo:
II Oscilador resistncia negativa
1. Diodo tnel
a. Modelo.
V 0 0, 4
r

400
i
1 0

diodo

Fig.5. Modelo do diodo e reta de carga.


b. Polarizao
Gerador de Thvenin

57

rg
(vide Fig.5)

V
200
i

c. Ponto de polarizao
rg R1 || R2

e V

R1 R2
R1 R2

R2
R1 R2

V
1500
200
1000
e
300
e
V
1500
R2 R1
rg
200
250
V e
V e
1200
R1 rg

2. Circuito oscilador
a. Circuito equivalente linear
rg
-r

r - r = - 1/g
g

Fig.6. Circuito linear equivalente.


Este circuito aproximado (imperfeito) pois no contem as perdas
(particularmente as perdas do indutor j que temos desprezado sua resistncia).
Estas perdas podem ser levadas em conta introduzindo um resistor R = 1/G em
paralelo com o indutor, o circuito fica como mostrado na Fig.7.

R = 1/G

r - r = - 1/g
g

Fig.7. Circuito equivalente com perdas.

58

b. Escrevendo a equao de transferncia


Para o circuito da Fig.6 acima podemos escrever, para a impedncia do
circuito paralelo:
sL
Z ( s)
2
LC s sLg 1
e, levando em conta as perdas no indutor, da Fig.7:
sL
LCs sL g G 1

Z ( s)

c. Instabilidade
Plos complexos conjugados :
L2 g G 4 LC 0 g G 2
2

C
L

ou
| g | 2

Parte real positiva :

ou

C
L

b g G

0 g G
a
C

g 0

A segunda condio satisfeita na construo (com G = 0). A primeira impe os


limites na seleo de L e C se r e rg so impostos.
d. Comportamento
Limite da estabilidade : plos imaginrios puros da forma s = j
Parte real do denominador nula :

1
LC

Parte imaginria do denominador nula :


se G nula, impossvel anular a parte imaginria (se encontra g = 0)
59

se G no nula (considerando as perdas) :


g G r rg R r R rg

Aplicando os valores numricos para L = 0,2 H e C = 10 pF

o 707 106 rad / s

f o 112,5 MHz

B. Parte B
I. Modelo do diodo
1. Valor de g e
I
g 3 (V Vo ) 2
V
V = V0 produz :
g

1
2,5 103 S
r

r o valor determinado acima (item d).


dI
g
g
g
2
0 V Vo

0,152 6, 75 102 [V 2 ]
dV
3
3

II. Analise do primeiro harmnico


1. Validade
O circuito ressonante apresenta uma impedncia de ordem superior a 1
(segunda ordem).
2. Circuito equivalente linear
V (t ) VP v(t ) VP v cos t
I (t ) I o g VP Vo v cos t VP Vo v cos t
Fazendo:

VP V0 VP

I (t ) I o g VP g v cos t VP3 3 VP2 v cos t 3 VP v 2 cos 2 t v 3 cos3 t

60

Os harmnicos aparecem nas potncias dos co-senos:


1
1 cos 2 t
2
3
1
cos3 t cos t cos 3t
4
4
cos 2 t

O circuito ressonante permite atenuar a segunda e terceira harmnicas, assim:

I (t ) I o g VP g v cos t VP3 3 VP2 v cos t 32 VP v 2 34 v 3 cos t


A componente de corrente alterna freqncia fundamental dada por:

v 2
i (t ) g v cos t 3 VP2 v 34 v 3 cos t v cos t g 3 VP2

Concluso, o diodo ento caracterizado por uma admitncia:

v 2
g1 g 3 VP2

O mesmo resultado se obtm se, por exemplo, VP = 0 (polarizao no centro de


simetria da caracterstica do diodo, VP = Vo ).
III. Oscilao
1. Freqncia e amplitude
O sistema linear equivalente do oscilador em regime estvel (oscilando) na
aproximao do primeiro harmnico, satisfaz a condio de Barkhausen (no limite
da oscilao) incluindo as perdas, materializadas por R (ou G) na resposta
precedente I.e., (g G) = 0, ou seja rg r = R.
A freqncia de oscilao j foi determinada na parte A:
1
o
LC
A amplitude achada pela relao encontrada na parte A:
g G r rg R r R rg
ou r dada por

61

1
g1

Podemos escrever:

v 2
1
g1 g 3 VP2

4
R rg

daqui podemos achar a amplitude da oscilao v :

v 2

g
1

VP2
3 3 R rg

2. Aplicao numrica
Da parte A :

707 106 rad / s f o 112,5MHz


Desprezando as perdas na bobina (R muito grande):

v 2

g
6, 75 102
VP2 2
0,12 0, 224 V
3
3

3. Controle da amplitude
A tenso de polarizao permite controlar a amplitude (atravs de VP )
4. Controle da freqncia
Varicap (vide Item 7.1).

62

Das könnte Ihnen auch gefallen