Sie sind auf Seite 1von 12

Circuito Equivalente AC

Anlisis AC
Al hacer el anlisis en AC, si se consideran todos los elementos, en un principio se
podra reemplazar los condensadores como corto circuito, pero en este caso no es
posible ya que se requiere tener en cuenta en ancho de banda del pulso generado
por el corazn.

Igual se decidi particional el primer bloque da la siguiente manera


+
+
+
+
+
Segunda parte, fig.jaljkfhsalfd, como se observa la entrada tambin corresponde al
potencimetro, y permanece de acuerdo al anlisis ya planteado (ecua.kahsbdkh)

El amplificador se analizar considerndolo ideal, y aplicando anlisis nodal de la


siguiente manera

V V
=0
1
10 k (1 j ( 0.5103 ))
V x
+
4,7 k

( 4,7 k )V 0 ( 4,7 k )=0


1
1

x
+V
10 k (1 j ( 0.5 m ) )
10 k (1 j ( 0.5103 ) )
V

Luego al igualar

) (

+ =0
=V .
V

1
V 0 ( 4,7 k )=0
10 k (1 j ( 0.5103 ))

V 0=

x
1
4,7 k 10 k (1 j ( 0.5103 ) )

Luego remplazando x
V 0=

B R 2
1
3
10 k (1 j ( 0.510 ) ) R2 ( 4,7 k )+ R1 R2 + R1 ( 4,7 k )

Y sabiendo que

V 0=

R1 + R 2=10 k

B R2
1
3
10 k (1 j ( 0.510 ) ) 47 M + R 1 R2

La tercera parte del primer bloque del circuito general se plantea de la siguiente
manera,

El amplificador operacional se analizar considerndolo ideal, y aplicando anlisis


nodal
V V
=0
1
10 k (1 j ( 0.5103 ))
V C
+
10 k

( 10 k ) V 0 ( 10 k )=0

1
1
C
+V
3
10 k (1 j ( 0.510 ) )
10 k (1 j ( 0.5103 ))
V

) (

Luego al igualar

+ =0
=V
V

se tiene,

1
V 0 (10 k )=0
10 k (1 j ( 0.5103) )

V 0=

C
1
10 k 10 k (1 j ( 0.5103 ) )

De la segunda parte del circuito de monitoreo de electrocardiograma el anlisis


se realizar a partir de dividir en circuitos de menor tamao los cuales tendrn un
anlisis tanto en DC como en AC del circuito principal mostrado a continuacin:

Ilustracin 1 Segunda parte del circuito de monitoreo de electrocardiograma

Se dividir en cuatro partes para poder facilitar el anlisis del circuito, siendo la
primera parte la que contiene el OP AMP con realimentacin positiva, en
configuracin de disparador, la segunda parte ser la que contiene el
potencimetro con un divisor con una resistencia, la tercera parte contendr el
circuito del JFET, y por ltimo se encuentra el circuito que contiene las compuertas
NAND.
Parte A - DISPARADOR
Para el anlisis del amplificador operacional en AC el condensador posee una
reactancia dada por:
XC=

1
jC

Donde

est en el rango del ancho de banda del corazn y C=50uF

XC=

j 2000

El anlisis del disparador ser similar al del anlisis en DC, solo se tendr en
cuenta que ahora el condensador estar ah, y tendr su valor (Xc) , para hallar A
ser necesario hacer un divisor de voltaje con Xc y la resistencia de 47k .

=V

1
V
23 out
V

+=

Cuando Vout=+Vsat y Vin se incrementa de un valor negativo grande hacia una


tensin positiva, el punto de conmutacin ocurre en:

V , H =

1
V
23 out

Es decir:
V , H =

1
V
23 sat

Si Vout=-Vsat y Vin decrece desde un valor de tensin positiva grande hacia una
tensin negativa, el punto de conmutacin ocurre en:

V , L =

1
V
23 out

Es decir:
V , L =

1
V
23 sat

A la salida:

V x=

V x=

47
V
47+ Xc out

47
V
j2000
47+

out

Parte B - NANDS
El anlisis de las compuertas lgicas es el mismo tanto en AC como en DC
teniendo en cuenta que los valores de entrada son valores TTL.
A
0
0
1
1

NAND
B
0
1
0
1

S
1
1
1
0

A
0
0
1
1

AND
B
0
1
0
1

S
0
0
0
1

Ilustracin 2 Tabla de verdad de las compuertas NAND y AND

El circuito a analizar es el siguiente es el siguiente:

Ilustracin 3 Circuito Equivalente en DC

Esta al negar la salida de la NAND sera el equivalente de una compuerta AND, su


circuito equivalente es el siguiente:

Ilustracin 4 Circuito con compuerta AND

El equivalente en transistores de la compuerta AND es la siguiente:

Ilustracin 5 Equivalente con transistores de la compuerta AND

Parte C DIVISOR

A diferencia del anlisis en DC de esta parte, en esta se deber tener en cuenta el


condensador en el divisor de voltaje, ya que este est en paralelo con la
resistencia de 150k,el condensador tendr un valor de:

X C '=

1
jC

Donde
X C '=

est en el rango del ancho de banda del corazn y C=100uF

j10000

Para el valor de potencimetro mximo:

Ilustracin Circuito Equivalente con potencimetro en valor mximo

B5
B+15
+
=0
147 k 150 k X c'

B5
+
147 k

B +15
=0
j10000
150 k

Si el potencimetro est en su valor mnimo:

Ilustracin Circuito Equivalente con potencimetro en valor mnimo

B5
B +15
+
=0
47 k 150 k X c '
:
B5
+
47 k

B+15
=0
j 10000
150 k

Parte D JFET
La parte del circuito a analizar se encuentra a continuacin:

Ilustracin 6 Circuito del JFET

La entrada al Gate del Fet ser B, la cual se analiz en la Parte C, se tendr en


cuenta que se tendr un rango para las entradas donde el mnimo es -4.9 V y el
mximo 0,15 V. Aplicando una tensin VGS negativa aumentamos la anchura de la
zona de deplecin, con lo que disminuye la anchura del canal N de conduccin.
Si el valor de VGS se hace lo suficientemente negativo, la regin de agotamiento se
extender completamente a travs del canal, con lo que la resistencia del mismo
se har infinita y se impedir el paso de ID.
Por lo tanto:
S

V GS=4,9 V S=0V

Es decir, opera en regin de corte


La zona donde Id se hace constante es la REGIN DE SATURACIN. Id es
mxima para VGS = 0 (Idss), y es menor cuanto ms negativa es VGS. Para VGS =0
la regin comienza a partir de Vp
S

V GS=0,15 V S=5 V

Es decir, opera en regin de saturacin

Das könnte Ihnen auch gefallen