Beruflich Dokumente
Kultur Dokumente
CONVERSOR DIGITAL/ANALOGO
CONVERSOR ANALOGO/DIGITAL
PRINCIPIOS DE SISTEMAS DE ADQUISICIN DE DATOS
CODIFICACION DIGITAL
Los conversores A/D y D/A relacionan valores digitales y analgicos por medio de algn
cdigo digital apropiado. Existen varios cdigos binarios y el ms usado es el binario
natural.
Un nmero binario se representa por:
N = a n 2 n + a n-1 2 n-1 + a n-2 2 n-2 +...+ a 1 2 1 + a 0 2 0 + a 1 2 1 + a 2 2 2 + ... +a n 2 -n
Donde:
{a n, a n-1, a n-2 , ... ,a 1, a 0 , a 1 , a 2 , ... ,a n pueden ser ceros (0)
o unos (1) solamente
En un conversor D/A y A/D, el primer bit se conoce como el mas significativo (msb) y tiene
una ponderacin de 1/2 fondo de escala (FE) del conversor; el 2 bit tiene una ponderacin
de FE, y as sucesivamente hacia abajo, hasta que el ltimo bit (lsb) tiene una
ponderacin de (1/2 n) FE.
RESOLUCION
La resolucin del conversor est determinada por el nmero de bits, y el valor del bit menos
significativo es
Asi el cdigo binario 10110 representa:
(l x l/2) + (0 x l/4) + (l x l/8) + (1 x 1/16) + (0 x l/32) = (11/16)x FE
El valor FE para un conversor puede ser cualquier voltaje conveniente, pero los valores ms
usados con
Unipolares:
0 a + 5v
0 a + 10 v
Bipolares:
- 2.5 v a + 2.5 v
- 5 v a +5 v
-10 v a +10 v
Para valores analgicos bipolares, los cdigos ms comunes son Binario off-set y
complemento de 2.
BINARIO OFF-SET
Es simplemente el cdigo binario desplazado, donde al FE/2 en binario le corresponde el
cero analgico.
COMPLEMENTO DE 2
Es el mismo cdigo binario off-set, excepto que el bit ms significativo se ha
complementado, resultando en un cdigo digital, en que al byte con todos los bits ceros, le
corresponde el cero analgica.
CODIFICACION BINARIA PARA CONVERSORES CON ENTRADA UNIPOLAR
Escala
+ 10 V FE
Binario
Binario complementado
FE - lsb
+ 9,96
1111 1111
0000 0000
3/4 FE
+ 7,50
1100 0000
0011 1111
1/2 FE
+ 5,00
1000 0000
0111 1111
1/4 FE
+ 2,50
0100 0000
1011 1111
1/8 FE
+ 1,25
0010 0000
1101 1111
1/16 FE
+ 0,625
0001 0000
1110 1111
lsb
+ 0,040
0000 0001
1111 1110
0
+ 0,000
0000 0000
1111 1111
Cdigo binario para un conversor unipolar de 8 bits
CODIFICACION BINARIA PARA CONVERSORES CON ENTRADA BIPOLAR
Escala
+ FE -lsb
3/4 FE
1/2 FE
0
- 1/2 FE
- 3/4 FE
- FE +lsb
- FE
+/-5 y FE
+ 4,96
+ 3,75
+ 2,50
0,00
- 2,50
- 3,75
- 4,96
- 5,00
Binario off-set
1111
1110
1100
1000
0100
0010
0000
0000
1111
0000
0000
0000
0000
0000
0001
0000
Complemento 2
0111
0110
0100
0000
1100
1010
1000
1000
1111
0000
0000
0000
0000
0000
0001
0000
1111
0000
0000
0000
0000
0000
0000
1111
0000
0000
0000
0000
0000
0000
Operacin:
1. Cuando el interruptor S se cierra, la unidad esta en muestreo o seguimiento; esto es, la
salida sigue a los cambios de seal en la entrada.
2. Cuando el interruptor se abre, la unidad esta en modo de retencin y almacena voltaje
en el capacitor por algn periodo de tiempo, dependiendo del condensador y de la
corriente de fuga del interruptor.
Los M/R prcticos usan amplificadores/buffers de entrada y de salida y sofisticadas
tcnicas de conmutacin. El amplificador de salida debe ser un FET/ amplificador de baja
corriente de entrada en orden a tener el menor efecto posible en la corriente de fuga del
capacitor.
Loa M/R estn caracterizados por un conjunto de parmetros, entre los cuales podra
citarse:
Tiempo de adquisicin. Tiempo entre el comando de muestreo y el instante dentro de
una banda de error especificada, alrededor del valor de
entrada.
Tiempo de apertura