Sie sind auf Seite 1von 9

Pre-reguladores de Fator de Potncia Cap.

10

J. A. Pomilio

10. CIRCUITOS INTEGRADOS DEDICADOS AO ACIONAMENTO E


CONTROLE DE FONTES CHAVEADAS COM CORREO DE FATOR
DE POTNCIA
Nos ltimos anos, uma variedade de circuitos integrados dedicados ao controle de
fontes chaveadas com correo de fator de potncia foi desenvolvida.
Diferentes tipos de controle so possveis:
a) No modo de conduo descontnuo, circuitos que produzem sinal PWM a partir do erro da
tenso de sada so usados. Neste caso o CI pode ser o mesmo utilizado em fontes chaveadas
normais.
b) No modo de conduo crtico, o CI deve prever a deteco de corrente nula, operando em
frequncia varivel e largura de pulso fixa.
c) No modo de conduo contnuo o CI deve ter um circuito multiplicador a fim de gerar a
referncia de corrente, corrente esta que deve ser realimentada.
Alm disso, a maioria possui um amplificador de erro e uma referncia interna,
permitindo a implementao da malha de controle.
As caractersticas especficas de cada CI variam em funo da aplicao, do grau de
desempenho esperado, das protees implementadas, etc. Em linhas gerais pode-se dizer que
os atuais CIs possuem as seguintes caractersticas [10.1,10.2]:
. oscilador interno ou programvel (frequncia at 500kHz)
. sinal MLP linear, com ciclo de trabalho de 0 a 100%
. amplificador de erro integrado
. referncia de tenso integrada
. inibio por subtenso e sobre-tenso
. elevada corrente de sada no acionador
. "soft start"
. limitao de corrente
. capacidade de sincronizao com outros osciladores.
10.1 Realimentaes de tenso e de corrente
Os pr-reguladores de fator de potncia, via de regra, apresentam sua tenso CC no
isolada eletricamente da tenso de entrada. Eventuais isolamentos so feitos no estgio
posterior.
Desta forma possvel ter sempre um ponto comum entre a tenso na sada do
retificador (onde se faz a medida da tenso de entrada a qual definir a forma da corrente de
entrada) e a tenso CC de sada, permitindo as realimentaes necessrias.
A figura 10.1 indica 2 possibilidades de implementao destas realimentaes, num
conversor elevador de tenso e num conversor Cuk.
Diferentes mtodos de se observar a corrente podem ser usados. O mtodo resistivo o
mais simples, embora em geral, para diminuir a dissipao de potncia, tenha-se uma tenso
reduzida. Um filtro RC recomendado para eliminar rudos esprios, os quais poderiam
acionar protees de maneira errada. Um acoplamento via transformador permite isolao e
aumento de eficincia, embora aumente a complexidade e o custo do sistema. A figura 10.2
mostra algumas possibilidades de medida da corrente.
O uso de sensores tipo Hall permite uma medio de valores CC e CA, com ampla
faixa de resposta e isolada eletricamente.

http://www.dsce.fee.unicamp.br/~antenor

10-1

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

Real.
da tenso
de entrada

Real.
Real.
da corrente
da tenso
de linha (negativa) de sada

Real.
da tenso
de entrada

Real.
Real.
da corrente
da tenso
de linha (negativa) de sada (negativa)

Figura 10.1 Realimentaes de tenso e de corrente.

Rs
+ 4
- 3

X3

+
3
X3
4

Rs

(c)

(a)

+ 4
- 3

X3

+
3
X3
4

Cf

Rs

Trafo de corrente
(d)

Spike
(b)

Figura 10.2 Mtodos para medio da corrente

http://www.dsce.fee.unicamp.br/~antenor

10-2

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

10.2 UC1524A (ou 2524 ou 3524)


O circuito integrado UC1524A uma verso melhorada dos primeiros controladores
MLP, o SG1524. O diagrama de blocos est mostrado na figura 10.3.
Como se trata de um CI que produz um sinal MLP, sua aplicao se d em conversores
que operam no modo descontnuo, com ciclo de trabalho constante.
Um gerador de onda dente de serra tem sua frequncia determinada por um par RC
conectado externamente. O limite usual de 500kHz. A rampa gerada tem uma excurso de
aproximadamente 2,5V. O comparador MLP tem uma entrada (positiva) proveniente deste
gerador de rampa e a outra pode ser fornecida pelo amplificador de erro da tenso de sada ou
pelo limitador de corrente da sada.
O integrado possui uma fonte interna de referncia de 5V, +1%. Desta forma, tal tenso
pode ser usada no amplificador de erro como referncia direta para sadas de 5V. Caso a sada
seja de maior valor, usa-se um divisor de tenso. O amplificador de erro do tipo
transcondutncia, ou seja, apresenta uma elevada impedncia de sada, comportando-se como
uma fonte de corrente. O compensador pode ser utilizado tanto entre a sada (pino 9) e a
entrada inversora ou entre a sada e o terra, ou seja, conectada apenas ao pino 9. O
amplificador limitador de corrente pode ser usado no modo linear ou com limitao pulso a
pulso. Sua tenso de limiar de 200mV.
Um sensor de subtenso inibe o funcionamento dos circuitos internos, exceto a
referncia, at que a tenso de entrada (Vin, pino 15) seja superior a 8V.
O sinal do oscilador aciona um flip-flop de modo a selecionar a qual das sadas ser
enviado o sinal MLP. Este sinal passa por um latch, de modo a garantir um nico pulso por
ciclo, podendo ainda ser inibido pela entrada de shutdown (pino 10), o qual atua em 200ns. A
sada dupla permite o acionamento de uma topologia push-pull. Os transistores podem fornecer
200mA, suportando 60V, podendo ser paralelados.

Vin

15

+ 5V
Referncia
Subtenso

Osc.
Rt
Ct

3
6
7

FlipFlop

. .
.
.

Inv.
N. Inv.

Ampl. Erro
-

2
4

200mV

5
Limite de corrente

12
11
13

1k
10k

Ca
Ea
Cb
Eb

14

.
.

. .
.

PWM
S Latch

Compensao

Vref

Para circuitos internos

Clock

Osc.

16

GND

Shutdown
10

Figura 10.3 Diagrama de blocos interno do UC1524A

http://www.dsce.fee.unicamp.br/~antenor

10-3

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

10.3 LT1249
Este CI [10.3] possui apenas 8 pinos, de modo que os recursos acessveis ao usurio so
restritos. Dedica-se ao acionamento de conversores tipo elevador de tenso no modo contnuo,
com controle da corrente mdia.
So ajustes internos: a referncia de tenso (7,5 V) e a frequncia de chaveamento (100
kHz). O multiplicador apresenta um ganho quadrtico para a corrente CA, de modo a reduzir
as distores que tendem a ocorrer nas proximidades do cruzamento com o zero e manter a
estabilidade para situaes de baixa corrente de carga.
Alm disso, como nesta regio o ciclo de trabalho tende unidade, existe a
possibilidade de ocorrerem instabilidades. Tais instabilidades so possveis quando a largura
de pulso se torna maior do que 50% e ocorre uma perturbao na carga ou na alimentao. Este
um comportamento tpico do controle no modo corrente.
O CI prev a implementao de protees contra sobre-tenso e limitao da corrente.
O amplificador de erro de tenso possui um ganho de 100dB (CC) e uma faixa de
ganho unitrio de 1,5 MHz. O amplificador de corrente do tipo transcondutncia (320 mho
e ganho de 60 dB com sada em aberto). A resistncia de sada de 4M.
Este CI pode ser sincronizado por um sinal externo na faixa de 127kHz a 160 kHz.
Sincronizao possvel quando a tenso no pino 2 levada abaixo de 5,5 V.
A proteo contra sobre-tenso necessria devido lenta resposta do sistema a
variaes na carga (o filtro de sada projetado para atenuar 120Hz). Ela implementada
colocando-se uma rede RC entre a entrada e a sada do amplificador de erro de tenso (pinos 6
e 5, respectivamente), de modo que rapidamente o sistema atue no sentido de limitar a sobretenso.
Como o consumo de corrente do CI baixo (250uA, sem que ocorra acionamento da
sada), a partida pode ser feita com uma alimentao obtida da prpria rede, atravs de um
resistor de elevado valor (90k). Com o funcionamento da fonte, a alimentao pode ser provida
por um circuito auxiliar, como se v na figura 10.4.
90 k, 1W
Linha

.
D2

Indutor principal

. . .
.
. . .
D3

D1

Vcc

C1

C3

C4

C2

GND

Figura 10.4. Esquema para alimentao do CI.


O diagrama esquemtico do CI em uma aplicao est mostrado na figura 10.5.
Os pinos tm as seguintes funes:
Pino 1: Terra
Pino 2 (CAout): a sada do amplificador de corrente, a qual sensora e fora a corrente de
linha a seguir o sinal de referncia que vem do multiplicador. Isto feito controlando o
modulador de largura de pulso. Quando CAout baixo, o modulador apresenta um ciclo de
trabalho nulo.

http://www.dsce.fee.unicamp.br/~antenor

10-4

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

Pino 3 (Mout): A corrente de sada do multiplicador sai por este pino atravs de um resistor de
4k (RMOUT). A tenso sobre este resistor a referncia para o lao de corrente, estando limitada
a 1,1V. A entrada no inversora do amplificador de corrente tambm est conectada ao mesmo
resistor. Em operao Mout tem normalmente um valor negativo e apenas sinais CA aparecem
neste ponto.
Pino 4 (Iac): Este pino o que sensora a tenso CA da alimentao, servindo como entrada
para o multiplicador. Esta uma entrada em corrente, que polarizada em 2 V para minimizar
a zona morta que ocorre nos cruzamentos com zero. Um resistor de 25k colocado em srie
com a entrada e um pequeno capacitor (externo) usado para filtrar os rudos de chaveamento.
Note-se que a ondulao produzida pelo chaveamento chega ao multiplicador atravs do pino
IAC e pode causar instabilidades.
Pino 5 (VAout): a sada do amplificador de erro de tenso. A tenso limitada a 12 V.
Quando a sada cai abaixo de 1,5 V, a sada do multiplicador zero.
Pino 6 (Vsense): a entrada inversora do amplificador de erro de tenso, pino no qual se faz a
realimentao da tenso de sada.
Pino 7 ( GTRD): a sada de acionamento, capaz de fornecer 1,5 A, com tenso limitada a 15
V. Cargas capacitivas como um gate de MOSFET podem provocar uma sobre-tenso, que
pode ser eliminada por uma resistncia srie de, no mnimo, 5.
Pino 8 (Vcc): o pino de alimentao do CI, cujo valor mximo de 27V. O CI entra em
conduo para uma tenso superior a 16V, desabilitando-se para uma tenso inferior a 10V.
Para permitir o suprimento do pico de corrente necessrio na sada (pino 7), deve-se usar um
capacitor de "bypass" tipo cermico (100 nF), associado a um eletroltico (maior que 56F)
com baixa resistncia srie equivalente.

Figura 10.5 Diagrama esquemtico do LT1249 em aplicao tpica.

http://www.dsce.fee.unicamp.br/~antenor

10-5

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

10.4 LT1248
Este CI [10.3] possui recursos mais amplos que o LT1249, mantendo caractersticas de
operao do mesmo tipo, como o multiplicador quadrtico, as tenses de operao, a referncia
interna, a possibilidade de sincronizao, as protees contra sobre-tenso e picos de corrente.
As caractersticas dos amplificadores de erro, do acionador de sada e do modulador MLP
tambm se mantm.
Neste CI a frequncia definida por um par RC conectado externamente, operando at
300 kHz.
O diagrama esquemtico e uma aplicao esto mostrados na figura 10.6.
A pinagem tem as seguintes funes:
Pino 1: Terra
Pino 2 (PKLIM): Estabelece o limite de corrente (valor de pico), utilizando um divisor resistivo
conectado referncia interna.
Pino 3 (CAout): a sada do amplificador de corrente, a qual sensora e fora a corrente de
linha a seguir o sinal de referncia que vem do multiplicador. Isto feito controlando o
modulador de largura de pulso. Quando CAout baixo, o modulador apresenta um ciclo de
trabalho nulo.
Pino 4 (Isense): a entrada inversora do amplificador de corrente. A tenso grampeada em 0,6V por um diodo de proteo.

Figura 10.6. LT1248 em aplicao tpica.


Pino 5 (Mout): a sada de alta impedncia do multiplicador de corrente e a entrada no
inversora do amplificador de corrente. A tenso limitada entre -0,6V e 2V.
http://www.dsce.fee.unicamp.br/~antenor

10-6

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

Pino 6 (Iac): Este pino o que sensora a tenso CA da alimentao, servindo como entrada
para o multiplicador. Esta uma entrada em corrente, que polarizada em 2 V para minimizar
a zona morta que ocorre nos cruzamentos com zero. Um resistor de 25k colocado em srie
com a entrada e um pequeno capacitor (externo) usado para filtrar os rudos de chaveamento.
Pino 7 (VAout): a sada do amplificador de erro de tenso. A tenso limitada a 13,5 V.
Quando a sada cai abaixo de 2,5 V, a sada do multiplicador zero.
Pino 8 (OVP): a entrada do comparador de sobre-tenso. O limiar 1,05 vezes o valor da
tenso de referncia. Quando o comparador atua, o multiplicador rapidamente inibido.
Pino 9 (Vref): a referncia interna de 7,5V. Esta tenso ser nula quando a alimentao for
menor do que a mnima especificada ou quando EN/SYNC estiver em um nvel baixo. Esta
fonte pode fornecer 5mA.
Pino 10 (EN/SYNC): Com uma tenso inferior a 2,6V o CI est inibido, drenando uma
corrente mnima da fonte. Pulsos neste pino abaixo do limiar de 5V sincronizam o
funcionamento do CI com outra referncia de frequncia. Os pulsos de sincronismo devem ter,
no mnimo 200 ns.
Pino 11 (Vsense): a entrada inversora do amplificador de erro de tenso, pino no qual se faz
a realimentao da tenso de sada.
Pino 12 (Rset): Um resistor colocado para o terra determina a corrente de carga do oscilador e
a mxima corrente de sada do multiplicador, que estabelece a mxima corrente da linha
I M(max) = 3,75V R set
Pino 13 (SS): Partida suave. Quando Vcc ou EN/SYNC estiver em nvel baixo, o pino SS
estar em zero. Com um capacitor deste pino para o terra, uma corrente (12uA) lentamente
traz esta tenso at 8V; abaixo de 7,5V, SS funciona como a referncia para o amplificador de
tenso. Com a queda na alimentao ou a inibio do CI este capacitor rapidamente se
descarrega.
Pino 14 (Cset): Juntamente com Rset determina a frequncia de oscilao. A rampa observada
sobre o capacitor tem amplitude de 5V. A frequncia de oscilao dada por
f = 1,5 (R set C set )
Pino 15 (Vcc): o pino de alimentao do CI, cujo valor mximo de 27V. O CI entra em
conduo para uma tenso superior a 16V, desabilitando-se para uma tenso inferior a 10V.
Para permitir o suprimento do pico de corrente necessrio na sada (pino 7), deve-se usar um
capacitor de "bypass" tipo cermico (100 nF), associado a um eletroltico com baixa ESR
(maior que 56uF).
Pino 16 ( GTRD): a sada de acionamento, capaz de fornecer 1,5 A, com tenso limitada a
15 V. Cargas capacitivas como um gate de MOSFET pode provocar uma sobre-tenso, que
pode ser eliminada por uma resistncia srie de no mnimo 5.
10.5 MC34262
O MC34262 um CI [10.4] adequado ao acionamento de um conversor elevador de
tenso, operando no modo crtico corrente, ou seja, permitindo que a corrente atinja o zero,
mas no a deixando neste nvel, como pode ser visto na figura 10.7.
O diagrama de blocos do circuito, em uma aplicao tpica, est mostrado na figura
10.8.
O amplificador de erro do tipo transcondutncia, ou seja, tem elevada impedncia de
sada, o que permite realizar a funo do controlador conectando-se os componentes
adequados apenas em sua sada (pino 2). A entrada no inversora deste amplificador no
acessvel, dispondo internamente de uma tenso de referncia de 2,5V. O sinal da tenso de
sada, por meio de um divisor de tenso adequado, conectado entrada inversora (pino 1).
http://www.dsce.fee.unicamp.br/~antenor

10-7

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

Este mesmo sinal usado pelo sensor de sobre-tenso de sada, o qual inibe a liberao de
pulsos para o transistor de potncia.
A sada deste amplificador de erro uma das entradas do bloco multiplicador, o qual
permite adequar a amplitude da referncia da corrente para que se obtenha a potncia desejada
na sada. A outra entrada do multiplicador vem da tenso de entrada, aps o retificador de onda
completa (pino 3). A sada do multiplicador determina o nvel de tenso utilizado no
comparador de corrente, definindo assim o comportamento da corrente, em sua forma e
amplitude. Ao ser detectado um erro na tenso de sada, o multiplicador atua no sentido de
modificar a largura do pulso, a fim de corrigir o desvio.
A corrente mdia consumida pelo pr-conversor passar a seguir uma forma senoidal,
estando em fase com a tenso, o que garante o fator de potncia elevado.

Tenso da rede
Corrente de
entrada

ID6
IQ1

corrente mdia

ON
OFF

Figura 10.7 Formas de onda no modo de conduo crtico.


O transistor de sada permanece em conduo at que o valor instantneo da corrente
atinja o limite estabelecido pela sada do multiplicador. Com seu desligamento, a corrente
circula pelo diodo D5, diminuindo, at atingir zero. A deteco do zero feita por um
comparador com histerese, a partir de um sinal vindo de um enrolamento auxiliar acoplado ao
indutor. Quando se verifica tal situao, o latch RS libera a sada de um novo e nico pulso
para acionamento do transistor de potncia.
O mesmo enrolamento auxiliar possibilita a alimentao do CI, sendo a partida
determinada pela carga do capacitor C4 atravs do resistor R6.
O temporizador permite o incio ou reincio de funcionamento do conversor caso a
sada fique em nvel baixo por 400us aps a corrente do indutor ter atingido zero. Isto pode
ocorrer, por exemplo, se um rudo for detectado pela entrada do pino 4, levando ao
desligamento incorreto da sada.
O detector de subtenso fica monitorando a tenso CC de alimentao do CI, a qual
deve ficar entre 8 e 14V (comparador com histerese). Um diodo zener interno de 36V protege
o integrado contra sobre-tenses.
O "quickstart" carrega o capacitor de compensao, C1, com 1,6V, o que o coloca no
limiar de atuao do multiplicador. Deste modo, assim que o circuito inicia a partida o controle
passa a atuar.
Os transistores de acionamento podem fornecer picos de 500mA, com tempos de
subida e descida de 50ns, com uma carga de 1nF. Um zener de 16V protege a juno
gate/source do MOSFET.
http://www.dsce.fee.unicamp.br/~antenor

10-8

Pre-reguladores de Fator de Potncia Cap. 10

J. A. Pomilio

230V/3.5A

Figura 10.8. Diagrama de blocos e circuito de aplicao do MC34262


10.6 Referncias bibliogrficas
[10.1] Linear/Switchmode Voltage Regulator Handbook
Motorola Inc.
4 Ed., 1989, USA
[10.2] Alberkrack, J.H.; Barrow, S.M.
Power Factor Controller IC Minimizes External Components
PCIM, Feb. 1993
[10.3] Linear Technology Corporation
1993, USA
[10.4] J. H. Alberkrack e S. M. Barrow
Power Factor Controller IC Minimizes External Components
PCIM, Fev. 1993, pp. 42-48

http://www.dsce.fee.unicamp.br/~antenor

10-9

Das könnte Ihnen auch gefallen