Sie sind auf Seite 1von 3

1

SIMULACIN 4: MULTIPLEXORES Y
DECODIFICADORES
Informe de Simulacin
Docente: Jaime Enrique Arango
Monitor: Kristhian Quintero
Grupo 10
Hernn Alonso Caldern 212081
Joan Jos Henriquez 810562
Cristian Camilo Jaramillo 213529
Sistemas Digitales
Universidad Nacional De Colombia Sede Manizales
4 de Mayo del 2014

AbstractIn this lab, a digital counter circuit decimal 0 to


99 is implemented using a clock signal generated by the astable
multivibrator circuit implemented in the first practice and devices
such as counters, multiplexers, demultiplexers, decoders and
seven-segment displays. You need to understand the overall
functioning of each of these devices, and the particular way they
are used in this circuit.
KeywordsMultivibrador astable, contador de dcadas, multiplexor, demultiplexor, decodificador, display de siete segmentos.

I.

O BJETIVOS

Reconocer el funcionamiento de dispositivos tanto secuenciales como combinacionales.


Establecer las relaciones de entrada/salida para el contador de dcadas multiplexor, demultiplexor, decodificador
y codificador.
Implementar y entender el funcionamiento de un contador decimal de 0 a 99, cuya salida es visualizada con
displays de siete segmentos, y utiliza los dispositivos ya
mencionados.
II.

I NTRODUCCIN

Los circuitos digitales pueden ser tanto combinacionales


como secuenciales y tambin estos trabajan juntos en los
distintos sistemas digitales. En este informe de simulacin
se implementa un contador de 0 a 99 utilizando contadores,
multiplexores, demultiplexores, codificadores, decodificadores
y displays de siete segmentos. Al final se analizarn las
relaciones de entrada/salida de estos dispositivos ya que es
lo que posibilita su funcionamiento en conjunto.

IV. D ESCRIPCIN
Con ayuda de las hojas de datos de cada uno de los
dispositivos utilizados y el diseo suministrado en la gua de
laboratorio, se realiz el montaje de un contador decimal de 0 a
99 (ver figura 1 en Anexos). La salida del multivibrador astable
se conecta al primer contador de dcadas en la entrada UP, el
primer contador de dcadas se conecta con el segundo en una
configuracin de cascada, lo que genera que una vez el primer
contador de dcadas pase de 9, el segundo se incrementa en
una unidad.
Cada contador de dcadas tiene 4 bits a la salida con la
informacin en binario de un nmero de 0 a 9. Estas salidas
se conectan a los 8 bits a la entrada del multiplexor, el cual,
tiene adems una seal cuadrada de 10Hz en la entrada de
seleccin. Esta misma seal cuadrada est conectada a un
demultipexor, que de acuerdo a su configuracin tiene dos
salidas que habilitan uno de los dos displays segn la seal
cuadrada. A la vez que pasa la informacin de uno de los
contadores de dcadas a travs del multiplexor, se activa el
display correspondiente para su visualizacin. Esto ocurre
debido a que la seal cuadrada est conectada al multiplexor y
al demultiplexor. La salida de 4 bits del multiplexor se conecta
al decodificador para poder ser visualizada por cada display.

III.

S IMULACIONES

Nota: La simulacin se muestra en la seccin Anexos y est


referenciada en la seccin Descripcin.

V. C ONCLUSIONES
La utilizacin del multiplexor, permite que las mismas
conexiones y un solo decodificador sean necesarios para
la visualizacin en los dos displays. Esta visualizacin
se realiza de forma alterna, pero debido a la frecuencia
de la seal cuadrada que se conecta en ciertas entradas
tanto del multiplexor como del demultiplexor, parece que
la visualizacin se produce al mismo tiempo.
Para la realizacin de circuitos lgicos un poco ms
complejos, se requiere adems de dispositivos combinacionales, dispositivos secuenciales. Los contadores de
dcadas son los nicos dispositivos secuenciales utilizados en este circuito. Cada contador de dcadas genera los

bits con el cdigo de un dgito del nmero de la cuenta.


El multiplexor, el demultiplexor y el decodificador son
dispositivos combinacionales. Todos estos se utilizaron
para la parte de la visualizacin.

1)

2)

3)

4)

VI. C UESTIONARIO
Cmo es la relacin de entradas y salidas en un
multiplexor?
En un multiplexor se tienen 2N lneas de entrada de
datos, una lnea de salida y N entradas de seleccin.
Las entradas de seleccin indican cul de estas lneas
de entrada de datos es la que proporciona el valor a la
lnea de salida. En el multiplexor usado en la prctica
de laboratorio se tiene una entrada de seleccin, por lo
cual tenemos 2 lneas de entrada de datos y una lnea
de salida. Pero para nuestro caso la lnea tiene 4 bits.
Por esta razn tenemos 8 bits a la entrada y 4 bits a la
salida.
Cmo es la relacin de entradas y salidas en un
demultiplexor?
En un demultiplexor se tiene una entrada de informacin de datos d y N entradas de control que sirven para
seleccionar una de las 2N salidas, por la que ha de salir
el dato que presente en la entrada. Con el 74ls139,
tenemos 2 entradas de control y cuatro salidas de un
bit, de las cuales solo usamos 2 ya que una de las
entradas de control y la entrada de informacin de datos
estuvieron siempre en Low para nuestra aplicacin.
Cmo es la relacin de entradas y salidas en un
decodificador?
En un decodificador con N entradas y M salidas, como
cada una de las N entradas puede ser 0 o 1, existen 2N
combinaciones posibles de entrada. Para cada una de
estas combinaciones, solo una de las M salidas estar
en High.
Cmo es la relacin de entradas y salidas en un
codificador? En un codificador se tienen 2N entradas y
N salidas, para presentar en la salida el cdigo binario
correspondiente a la entrada activada.
R EFERENCES

[1]

J. Wakerly , Diseo Digital Principios y Aplicaciones, 3rd ed. Mexico:


Pearson Educacin, 2001.
[2] R. Tocci and N. Widmer, Sistemas Digitales. Principios y Aplicaciones,
8th ed. Mexico: Pearson Educacin, 2003.

VII.

A NEXOS

Figure 1.

Contador Decimal de 0 a 99

Das könnte Ihnen auch gefallen