Beruflich Dokumente
Kultur Dokumente
CENTRO POLITCNICO
CURSO DE ENGENHARIA ELTRICA/ELETRNICA
Trabalho
de
Eletrnica
Digital
Professor: Eduardo
Aluno: Anderson
Fonte de Tenso CC
1CI 7448
2 CIs 74LS138
Protoboard
Multmetro
LEDs
Resistores de 560
Resistores de 150
Resistores de 1k
ATIVIDADE TERICA
Figura 1
A Figura 1 apresenta um decodificador 4 para 16 linhas. Para isso foi utilizado um decodificador
74138 como decodificador padro, curto-circuitando suas entradas de controle em nvel lgico baixo e
conectando-as massa, e assim deixando com a funo habilitar/desabilitar apenas G1 que habilita em
nvel lgico alto. Foi utilizado um inversor da entrada G1 do primeiro mdulo (o menos significativo),
e quando D est em nvel lgico baixo o sinal passa pelo inversor e chega em nvel lgico alto na
entrada G1 do primeiro mdulo ativando-o, e na entrada G1 do segundo mdulo (o mais
significativo), chega nvel lgico baixo desabilitando-o. Quando D estiver em nvel lgico alto, o sinal
passa pelo inversor e chega em nvel lgico baixo na entrada G1 do primeiro mdulo, desabilitando-o.
E na entrada G1 do segundo mdulo chega nvel lgico alto, habilitando o mdulo.
ATIVIDADE PRTICA
2) De acordo com o Datasheet do CI 74LS138, para uma determinada combinao na entrada, ele
emite nvel lgico baixo apenas para um pino de sada, portanto na sada esperada, conecte o LED e o
resistor de forma que o LED acenda quando o nvel lgico for baixo. Analisando a figura 2a, supondo
que se tenha nvel lgico alto(H) nas trs entradas do decodificador, a sada segundo a tabela verdade
da figura 2a ter nvel lgico baixo(L) apenas em YO.
Obs.: No enunciado do problema fala que quando tiver nvel lgico alto nas trs entradas ter nvel
lgico baixo na sada Y0, mas na verdade para se ter nvel lgico baixo na sada Y0 deve ter nvel
lgico baixo nas trs entradas: A, B e C. Isto foi observado no Datasheet do 74LS138 e tambm na
prtica.
Logo, para que o LED acuse nvel lgico baixo a sua ligao com o CI deve ser efetuada conforme a
figura 2b. O raciocnio o mesmo para as demais combinaes e suas respectivas sadas.
Na prtica foi comprovado que com nvel lgico baixo nas trs entradas se obtm nvel lgico baixo
na sada Y0. E tambm foram colocados diferentes nveis lgicos nas entradas o que faz com que a
cada combinao apenas uma sada tenha nvel lgico baixo, e assim foi preenchida a tabela verdade
abaixo, figura 2.1
2.1)Seguindo o exemplo do item 2.0, faa o mesmo processo para o restante das entradas mostradas
no Datasheet do componente, preenchendo a tabela verdade abaixo.
C B A YO Y1 Y2 Y3 Y4 Y5 Y6 Y7
L L L L H H H H H H H
L L H H L H H H H H H
L H L H H L H H H H H
L H H H H H L H H H H
H L L H H H H L H H H
H L H H H H H H L H H
H H L H H H H H H L H
H H H H H H H H H H L
Figura 2.1
2.2) Utilizando dois CIs 74LS138 faa um decodificador de 4 para 16 linhas, utilize demais CIs de
portas lgicas de acordo com o seu projeto. Coloque o esquemtico da ligao feita entre os CIs
abaixo.
Figura 2.2
A figura 2.2 acima mostra dois CIs 74LS138 de 3 para 8 formando um decodificador 4 para 16. Para
isto a entrada G1 do primeiro decodificador foi ligada em nvel lgico alto e G2AN em nvel lgico
baixo, juntamente com G2AN e G2BN do segundo decodificador. Isto feito para deixar a funo
habilitar/ desabilitar apenas com as entradas G2BN do primeiro decodificador e G1 do segundo.
Enquanto D estiver em nvel lgico baixo o primeiro decodificador, o menos significativo, fica
habilitado e o segundo desabilitado, levando suas sadas todas para nvel lgico alto. E quando D
estiver em nvel lgico alto, habilita o segundo decodificador e desabilita o primeiro, levando suas
sadas todas para nvel lgico alto.
Figura 3.1
Tabela Verdade do circuito da figura 3.1, onde H indica LED aceso e L indica LED apagado.
Nmero A B C D a b c d e f g
Decimal
0 L L L L H H H H H H L
1 L L L H L H H L L L L
2 L L H L H H L H H L H
3 L L H H H H H H L L H
4 L H L L L H H L L H H
5 L H L H H L H H L H H
6 L H H L L L H H H H H
7 L H H H H H H L L L L
8 H L L L H H H H H H H
9 H L L H H H H L L H H
10 H L H L L L L H H L H
11 H L H H L L H H L L H
12 H H L L L H L L L H H
13 H H L H H L L H L H H
14 H H H L L L L H H H H
15 H H H H L L L L L L L
Verifique o que acontece com o display quando as entradas assumem valores a partir de 1001.
Quando as entradas assumem valores acima de 1001, 9 em decimal, comeam a aparecer, no display,
smbolos que representam os nmeros 10, 11, 12, 13, 14 e 15. Mas esses smbolos no so a
representao real dos nmeros, j que os nmeros so de dois dgitos e o display de sete segmentos
representa apenas nmeros de um digito.
Se fosse o caso de inibir os demais valores a partir de 1001, qual seria o procedimento a ser
realizado? Explique.
Para inibir esses valores a partir de 1001, necessrio fazer uma lgica para que o display no mostre
esses smbolos. O pino 4 (BI/RBO) do CI 7448 quando alimentado com nvel lgico baixo faz com
que o display se apague. Ento a lgica a ser feita se baseia nisto. Foi feito o mapa de Karnaugh,
Figura 3.4, analisando a tabela verdade, Figura 3.3, das entradas A, B, C e D quando assumem valores
a partir 1010.
A B C D S
1 0 1 0 1
1 0 1 1 1
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1
00 01 11 10
00
01
11 1 1 1 1
10 1 1
S = AB + AC
S = A(B+C)
A equao acima resulta em nvel lgico alto. Ento feito o circuito da Figura 3.5 que apresenta uma
porta AND, uma porta OR e um inversor. O inversor colocado na sada deste circuito e ligado no
pino 4 do CI 7448. Assim temos nvel lgico baixo, em BI/RBO, para valores acima de 1001 e o
display ficar apagado.
Figura 3.5