Sie sind auf Seite 1von 9

UNIVERSIDADE VIRTUAL DO ESTADO DE SO PAULO

Plo Ja

Portflio:

Semana 4

Disciplina: Circuitos Lgicos

Prof. Dr. Jaime Simo Sichman

Silvio Ferreira Coutinho RA: 1402498

2016
CIRCUITOS LGICOS

Exerccio 1
cd
ab 00 01 11 10
00 0 0 X 0
01 X 1 X 1
11 1 1 X X
10 0 1 X X

cd
ab 00 01 11 10
00 0 0 0 0
01 1 1 1 1
11 1 1 1 1
10 0 1 1 0

F = b + a.d

Implicantes essenciais
cd
ab 00 01 11 10
00 0 0 X 0
01 X 1 X 1
11 1 1 X X
10 0 1 X X
Implicantes no essenciais
cd
ab 00 01 11 10
00 0 0 X 0
01 X 1 X 1
11 1 1 X X
10 0 1 X X

cd
ab 00 01 11 10
00 0 0 X 0
01 X 1 X 1
11 1 1 X X
10 0 1 X X
Exerccio 2

a) Primeiro passo para resolver o circuito, foi desenvolver um mdulo que soma 2 bits
utilizando o simulador logisim, onde M o controle, quando ligado realiza a subtrao:

Depois o circuito acima foi encapsulado em um bloco para facilitar a montagem, para isso o
circuito foi selecionado e salvo com o nome som_sub, abaixo a representao dele no logisim:

A
B S
Cin Cout
M

Na prxima figura temos a visualizao da rea de projeto, onde possvel visualizar o


componente encapsulado.
A montagem do somador/subtrator de n bits foi atravs da composio de vrios
componentes. Para uma operao de 4 bits, basta utilizar 4 componentes. Na figura abaixo
temos o exemplo para uma operao de 4 bits:

Foi adotado a letra M no lugar da letra I para escolher a operao por questes de facilidade
na leitura, a letra I no apresentava uma boa visualizao.
Abaixo temos a simulao de uma soma de 4 bits:
Na sequncia apresentada a subtrao:
b) Considerando que cada porta tem um atraso de propagao igual a um t, ento cada
somador atrasa de 2t. Como para somar duas parcelas de n bits cada, so necessrios n
somadores, ento o resultado da soma somente est disponvel na sada em um intervalo de
tempo igual a n(2t).
REFERNCIAS BIBLIOGRFICAS

TOCCI, R. J.; WIDMER, N. S.; MOSS, G. L. Sistemas Digitais: Princpios e


Aplicaes. So Paulo: Pearson, 2007. 10 ed.

Das könnte Ihnen auch gefallen