Beruflich Dokumente
Kultur Dokumente
Ementa
Mquinas de estados. Interfaces TTL/C-MOS. Registradores tri-state. Demultiplexadores.. Barramento de dados e endereos.
Estudo de circuitos envolvendo os tpicos analisados. Leitura de teclados. Dysplay de LCD). Estudo e Projeto de interfaces
(paralela/serial). Bancos de Memrias. Conversores D/A. Conversores A/D. Dispositivos lgico programveis.
Objetivos
Fazer um estudo aprofundado sobre os circuitos integrado e suas utilizaes, projetos de interface, convesores D/A e A/D entre
outros assuntos da ementa.
Contedo Programtico
1. Mquinas de estados
2. Estudo de CI comercial acionar de motor de passo
3. LAB: Montagem e teste de acionador p/ motor de passo
4. Tecnologias p/ CIs digitais
5. Interface entre TTL/C-MOS
6. Registradores tri-state; demultiplexadores; estudo de CIs comerciais
7. Barramento de dados e endereos
8. Interfaces paralela/serial
9. Aritmtica binria
10. ALU
11. Estudo de ALU
12. Memrias: tipos; temporizao
13. Bancos de Memrias
14. Conversores D/A
15. Conversores A/D
16. Dispositivos lgico programveis CPLD/FPGA
Sistema de Avaliao
1 Avaliao - PESO 4,0 2 Avaliao - PESO 6,0
Atividades Avaliativas a Critrio do Professor Prova Escrita Oficial
Prticas: 2,00 Prticas: 2,00
Tericas: 8,00 Tericas: 8,00
Total: 10 Total: 10
Bibliografia Bsica Padro
1) LOURENO, Antonio C.. Circuitos Digitais. 9 ed. So Paulo: rica, 2011.
Cronograma de Aulas
Semana n. Tema
1 Apresentao do professor e da disciplina. Mquinas de estados
2 Mquinas de estados
3 Estudo de CI comercial acionar de motor de passo
4 Aula Prtica: Montagem e teste de acionador p/ motor de passo
5 Tecnologias p/ CIs digitais Interface entre TTL/C-MOS
6 Aula Prtica: CIs digitais
7 Registradores tri-state; demultiplexadores
8 Aula Prtica: Registradores tri-state; demultiplexadores
9 Barramento de dados e endereos
10 Avaliao
11 Interfaces paralela/serial Aritmtica binria
12 Aula Prtica: Interfaces paralela/serial Aritmtica binria
13 Estudo de ALU
14 Memrias/Bancos de Memrias
15 Conversores D/A - Conversores A/D
16 Dispositivos lgico programveis CPLD/FPGA
17 Aula Prtica: Dispositivos lgico programveis CPLD/FPGA
18 Prova Escrita Oficial
19 Reviso e preparao para a Prova Substitutiva
20 Prova Substitutiva