Beruflich Dokumente
Kultur Dokumente
EXPERIENCIA N 1:
EL AMPLIFICADOR CUASICOMPLEMENTARIO
El preamplificador
El amplificador completo esta compuesto de dos etapas. Primero es el previo que se
encarga de amplificar una pequea seal de entrada, en este previo utilizamos como
principal elemento un CI LM386 que esta diseado para trabajar con voltajes bajos de
suministro; hasta un mximo de 12 Vpp (aproximadamente) de seal senoidal. Este
amplificador puede dar una ganancia de 20 hasta 200, pero en este caso esta
configurado para que pueda dar una amplificacin de 50. los componentes que
determinan la ganancia adicional son la resistencia y el condensador que estn en serie
entre el pin 1 y 8 ( 1.2k 10uf). El objetivo principal de est previo es amplificar voltaje
de seal de entrada, pues tambin se obtiene una pequea ganancia de corriente.
1 0u C4
1 .2k
R6
U8
4
8
1
0
L M3 8 6
2 - C3 SALIDA
V4 5 DEL
V OFF = 0 3 + PREVIO
V AM PL = 6 R5 1 0u
FRE Q = 15 0 0 R7 10
6
7
1 0k
C2
0 .05 u
1 2V d c
FIG 1
ETAPA DE SALIDA
En esta etapa el objetivo principal es obtener ganancia en corriente. Para esto
se utiliza un amplificador cuasi complementario AB. En este circuito estn configurado
por un par realimentado y un Darlington. El Darlington se encarga de obtener ganancia
en corriente la parte de la seal del semiciclo positivo y la parte negativa lo realiza el
par realimentado. En esta configuracin existe una compensacin por cruce de cero,
esta se realiza con un trimer R7 y 3 diodos. Esta ltima se utiliza para polarizar la base
emisor de los transistores y el trimer para compensar los voltajes de cada de los
resistores del emisor de los transistores de potencia (TIP41). Las resistencias R1 y R2
se utilizan para obtener el punto Q del sistema, en este caso es de 6 Vdc. (LA MITAD
DE VCC) en la unin de los R1. Aqu se utiliza dos transistores de pequea potencia
(BC548 y BC558) que se encargan de excitar las bases de los transistores de potencia,
pues necesita una cierta cantidad de corriente mnima los TIP y adems cada transistor
trabaja con un semiciclo de la onda senoidal.
1 2V d c
5k R1 B C5 4 8
C3
1 0u D1 T IP 4 1
1 N4 1 48
D1
1 N4 1 48 0 .2 SALIDA DEL AMPLIFICADOR
R1 C3
ENTRADA DEL AMPLIFICADOR D1
1 N4 1 48
ajust 34 ohms 0 .2 1 00 u
R7 R1
RL 4 .7
C3 1 00
1 0u B C5 5 8
5k T IP 4 1
R2
FIG 2
V. PROCEDIMIENTO