Sie sind auf Seite 1von 12

ESCUELA POLITCNICA NACIONAL

FACULTAD DE INGENIERA ELCTRICA


Y ELECTRNICA

LABORATORIO DE
CIRCUITOS ELECTRNICOS

INFORME.

Prctica No: 4

Tema: Amplificadores multietapa con TBJs

Paralelo: Gr5

Realizado por: Allison lava.


Bryan Caldern.
Daniel Villavicencio.

Fecha de Entrega: 06/06/2017


Escuela Politcnica Nacional
Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Electrnicos

LABORATORIO DE CIRCUITOS ELECTRNICOS


PRCTICA No. 4
Fecha: 29/05/2017 02/06/2017

Tema: Amplificadores multietapa con TBJs.


Objetivo: Analizar, disear e implementar un amplificador multietapa con
acoplamiento capacitivo.
INFORME:
1. Presentar el diagrama esquemtico del circuito implementado en el
laboratorio, con los respectivos cambios de haber existido. Explicar
el motivo que condujo a realizarlos.

Fig 1. Simulacin del Circuito Implementado en el Laboratorio.

Se modific RE3 es decir el primer resistor de emisor en la segunda etapa


para ajustar la ganancia total de 30 y ajustar la ganancia de 5 en la
segunda etapa.

2. Presentar una tabla con las mediciones AC y DC realizadas en la


prctica, junto con los valores tericos calculados en el trabajo
preparatorio. (En caso de haber realizado modificaciones al circuito
diseado, es necesario realizar el recalculo de los valores
correspondientes, o en su defecto simular el circuito implementado,
para obtener los nuevos valores tericos).

Experimentales:

Segunda etapa:

Emisor Base Colector


Voltajes 2.21[V] 3.80[V] 7.46[V]
Corrientes 4.23[mA] 0.6[mA] 5.163[mA]
Tabla 1. Voltajes y Corrientes en la Segunda Etapa del Circuito
implementado en la Prctica.

Primera etapa:

Emisor Base Colector


Voltajes 11.44[V] 12.04[V] 14[V]
Corrientes 0.5[mA] 2.52[uA] 0.52[mA]
Tabla 2. Voltajes y Corrientes en la Primera Etapa del Circuito
implementado en la Prctica.

Preparatorio:

Primera etapa:

Emisor Base Colector


Voltajes 11.3[V] 11.9[V] 2.81[V]
Corrientes 0.51[mA] 4.11[uA] 5.51[uA]
Tabla 3. Voltajes y Corrientes en la Primera Etapa del Circuito diseado
en el Preparatorio.

Segunda etapa:

Emisor Base Colector


Voltajes 2,1[V] 2.81[V] 0.55[V]
Corrientes 5.17[mA] 0.03[mA] 0.37[uA]
Tabla 4. Voltajes y Corrientes en la Segunda Etapa del Circuito
diseado en el Preparatorio
Simulacin:

Fig 2. Simulacin del Circuito Implementado.

Valores:
Primera etapa:

Emisor Base Colector


Voltajes 14[V] 12[V] 14.7[V]
Corrientes 0.43[mA] 1.88[uA] 0.42[uA]
Tabla 5. Voltajes y Corrientes en la Primera Etapa del Circuito Simulado.

Segunda etapa:

Emisor Base Colector


Voltajes 2,08[V] 3.58[V] 4.58[V]
Corrientes 4.74[mA] 18.4[uA] 4.72[mA]
Tabla 6. Voltajes y Corrientes en la Primera Etapa del Circuito Simulado.

Ganancia de voltaje Simulada: Av=30.2[V]


Ganancia de voltaje obtenida: Av=32.6[V]

3. Obtener los porcentajes de error debidamente justificados.


Modelo de clculo
Frmula general:

= 100%

Voltaje de emisor primera entrada:
14 11.44
1: = 100% = 22.37%
11.44
Primera etapa:
Terico Real Error
Voltaje Emisor 14 [V] 11.44 [V] 22.37%
Voltaje Base 12 [V] 12.04 [V] -0.33%
Voltaje Colector 14.7 [V] 14 [V] 5%
Corriente Emisor 0.43 [mA] 0.5 [mA] -14%
Corriente Base 1.88 [uA] 2.52 [uA] -25.39%
Corriente Colector 0.42 [mA] 0.52 [mA] -19.23%
Tabla 7. Errores para los Valores de Voltajes y Corrientes en la Primera
Etapa.
Segunda etapa:
Terico Real Error
Voltaje Emisor 2.08 [V] 2.21 [V] -5.88%
Voltaje Base 3.58 [V] 3.80 [V] -5.78%
Voltaje Colector 4.58 [V] 7.46 [V] -38.61%
Corriente Emisor 4.74 [mA] 4.23 [mA] 12.06%
Corriente Base 0.18[mA] 0.6 [mA] -70%
Corriente Colector 4.72 [mA] 5.163 [mA] -8.58%
Tabla 8. Errores para los Valores de Voltajes y Corrientes en la Segunda
Etapa.

Ganancia de voltaje:
30.2 32.6
: = 100% = 7.36%
32.6
Los errores producidos son bajos y en general estos errores se justifican debido
primeramente a que los valores de las resistencias no son los mismos a los
especificados en el cdigo de colores y esto produce cambios en los valores de
las resistencias. Adems, al medir los valores de beta de los transistores, estos
difieren de cien lo que tambin produce cambios. Adems, respecto a la
ganancia ocurre que cada etapa distorsiona su ganancia en cierta proporcin lo
que produce variacin en la ganancia total del circuito.

4. Realizar los clculos necesarios para determinar la ganancia de


voltaje, compararla con el valor terico calculado. Obtenga el
porcentaje de error y justifique el mismo.
3.04[]
|| = = = 29.23
0.104[]

| | |30 29.23|
% = = 100 = 2.566%
30

El valor de la ganancia del amplificador en multietapa en configuracin


emisor comn emisor comn se acerca bastante al valor terico
teniendo un margen de error de 2.566 % esto debido a la variacin de
valores reales de resistencias y los valores estndar.

5. Graficar en hojas de papel milimetrado a escala, las seales de


voltaje en todos los terminales del TBJ observadas en el
osciloscopio, explique las diferencias o semejanzas con las seales
obtenidas en la simulacin.
ANEXO 1
CUESTIONARIO
1. Explique cul es la ventaja de realizar el acoplamiento entre etapas
por medio de un capacitor. Qu sucedera si las etapas del circuito
diseado se las acoplara por medio de un cable en lugar de un
capacitor?

La funcin principal de las etapas es conseguir la mayor ganancia total ya


que la polarizacin y los clculos de AC provienen de las deducidas para
etapas individuales. [1]

La ventaja de la configuracin con acoplamiento capacitivo es la


polarizacin de la primera estaba VBQDC debido a que el capacitor es
circuito abierto para DC. Es por ello que este circuito permite desacoplar
los efectos de polarizacin entre las etapas. Adems, permite dar una
mayor libertad al diseo debido a que la polarizacin de una etapa no
afectar a la otra. [2]

Lo que ocurre cuando se usa el acoplamiento directo es que los niveles


DC de una etapa estn relacionados con los niveles de DC de las otras
etapas. Uno de los problemas asociados con las redes de acoplamiento
directo es la estabilidad. [1]

2. Detalle las posibles aplicaciones de los amplificadores multietapa,


teniendo en cuenta las diferentes combinaciones de las
configuraciones de cada etapa que los conforman.
Configuracin Emisor Comn Emisor Comn:

Aplicaciones con alta ganancia de voltaje y corriente: A


potencia alto.
Vo en fase con V.
Para configuraciones donde se necesita alta impedancia de
entrada.

Configuracin: EC-BC:

Usado para frecuencias muy altas, esta tiene una alta


impedancia de entrada con baja ganancia de voltaje de tal
manera que proporciona una buena operacin para altas
frecuencias.
Configuracin EC-CC:

Se usa para acoplar impedancias de alta a baja.

Configuraciones BC-EC, BC-BC, BC-CC:

Estas configuraciones son usadas en acoplamiento de


impedancias.
El BC-EC sirve para acoplar impedancias bajas a
impedancias altas.
El BC-BC no es usado.
El BC-CC es usado como acoplador de impedancias bajas.

CC-EC: Acoplador de impedancias altas.


CC-BC: Amplificador diferencial.
CC-CC: Da una buena ganancia de corriente y constituye la
configuracin Darlington. [1]

CONCLUSIONES:
Allison lava
1. El diseo en multietapa facilita obtencin de valores grandes de voltaje sin
necesidad de tener un valor bajo de impedancia de entrada. Al trabajar con
dos etapas en Emisor Comn se logra que nuestra seal se vuelva a la
normalidad y ya no se encuentre desfasada debido a que al multiplicar las
ganancias este desfase desaparece.
2. Al analizar el circuito, se observa que las etapas amplificadoras estn
conectadas en serie por lo tanto para disear nuestra primera etapa
debemos tomar en cuenta que la carga del primer amplificador ser la
impedancia de entrada de la segunda etapa.
3. Para el diseo de un amplificador multietapa es necesario que la ganancia
de la primera etapa sea menor a la ganancia de la segunda etapa para que
as se pueda cumplir con los requerimientos de impedancia de entrada.

Bryan Caldern
1. Los circuitos multietapa tienen varios beneficios respecto a hacer un diseo
monoetapa, las ventajas sobre todo tiene que ver con la ganancia de voltaje
ya que la ganancia total es la multiplicacin de cada etapa, adems, estos
circuitos tienen la propiedad de permitir impedancias altas.
2. El acoplamiento capacitivo es ms fcil de disear que el acoplamiento
directo o inductivo, esto debido a que el capacitor permite que el Zin2 sea
igual a RL y que los voltajes de entrada y salida de las etapas se encuentran
relacionadas.

Daniel Villavicencio
1. La ganancia en amplificador multietapa est dividida en n mltiplos de las
n etapas las cuales estn colocadas en forma descendente al orden de las
etapas.
2. En un amplificador multietapa se puede considerar una de las etapas como
un adaptador de impedancia siempre y cuando esta etapa sea una
configuracin en colector comn.

RECOMENDACIONES:
Allison lava
1. El nancias este desfase desaparece.
2.

Bryan Caldern.
1. Las ganancias de voltaje de cada etapa son independientes de la otra
etapa, es por ello que cuando no se tiene el valor de ganancia total
esperado se recomienda variar los valores de cada resistencia para la
ganancia de cada etapa.
2. Cuando en un multietapa no se obtienen los resultados esperados se puede
comparar etapa por etapa y luego realizar el acoplamiento.
Daniel Villavicencio.
1. Ajustar la ganancia de voltaje con un resistor variable hasta alcanzar cada
una de las ganancias en cada etapa, se debe reemplazar cada una de las
resistencias por un potencimetro.
2. Comenzar el diseo multietapa desde la etapa mas prxima a la carga
siempre tomando en cuenta que las ganancias se las asigna de forma
descendente desde la etapa mas prxima a la seal de entrada.
BIBLIOGRAFA:

[1] T. Snchez, Circuitos Electrnicos, Edicin en espaol, Escuela Politcnica


Nacional, Quito, Ecuador: 2004.

[2] A. Caldern, Circuitos Electrnicos, 1era edicin, Escuela Politcnica Nacional,


Quito, Ecuador: 2007.
ANEXO 1

Das könnte Ihnen auch gefallen