Sie sind auf Seite 1von 7

ESCUELA POLITCNICA NACIONAL

FACULTAD DE INGENIERA ELCTRICA Y ELECTRNICA

LABORATORIO DE SISTEMAS DIGITALES

PREPARATORIO N6

TEMA: AMPLIFICADORES MULTIETAPA CON TBJS (PARTE III)

Integrantes:

Chiguano Esteban
Flores Priscila
Hidalgo Luis

Grupo: Gr1

Fecha de entrega: 19/06/2017


Objetivo: Analizar, disear e implementar un amplificador multietapa en configuracin Cascode
con impedancia de entrada.

Preparatorio:

1. Describir las principales caractersticas y aplicaciones del amplificador multietapa en


configuracin Cascode.

Es un circuito implementado en base al uso de dos transistores que estn conectados en


Cascode, es decir, es una combinacin de dos etapas, una de emisor y otra de base comn.
Es utilizado para obtener una impedancia de entrada y una ganancia de voltaje
razonablemente altas y un ensanchamiento del ancho de banda que se obtendra al usar
una sola etapa de amplificacin.[1]

Se usa en espejos de corriente para aumentar la impedancia de salida de la fuente de


corriente de salida, una versin modificada tambin se puede utilizar como un modulador,
en particular para la modulacin de amplitud. El dispositivo superior suministra la seal de
audio, y la inferior es el dispositivo amplificador de RF.[2]

Las principales caractersticas son detalladas en las siguientes frmulas:


2
2 = ; 2 = ; 2 = 2 + 2

1
1 = 2 ; 1 = ; = 1 + 1
1 1
2. Especificar las principales consideraciones de diseo de un amplificador multietapa en
configuracin Cascode con impedancia de entrada (recorte de seal, estabilidad
trmica, superposicin de seales, etc.).

Para diseo se emplean las mismas consideraciones, en este caso se asume el valor de Rc
con la frmula:

||
+ 1



2
2 = ; 2 = ; 2 = 2 + 2

1
1 = 2 ; 1 = ; = 1 + 1
1 1
Para el clculo de solo se toma la del transistor 1
26 ||
1 = 1
; 1 + 1 =

Para que no haya distorsin en la onda es necesario ayudarse del eje vertical de voltajes
para el anlisis:
Fig.1. Anlisis de voltaje para recortes Cascode. [3]

Para el clculo de corriente del lado de entrada ya que tienen que cumplir estabilidad de
polarizacin en ambos TBJ se emplea las siguientes frmulas:[3]

3 1 Estabilidad de polarizacin en Q1.

2 = 3 + 1
2 2 Estabilidad de polarizacin en Q2.

1 = 2 + 2
2 = 1 + 1 + 2

1 = 1 + 1
1 2 1 1 2
3 = ; 2 = = ; 1 =
3 2 2 1
3. Disear un amplificador multietapa en configuracin Cascode que cumpla con las
siguientes condiciones:

= 16
1.2 []
= 1.5 []
= 1 []
= 150 []

Diseo: Se asume un valor de = 100


= 228.81
||
+ 1

16
||1.5 1.2
101 + 1
270
= 270 2.4
228.81
= || = 270 ||1.5 3.4 1.2 ( )
= 3.5 1 2.5
3.5 1 1 +
2 = = = 12.96 []
270
1 1 + 150
2 12.96
2 = = = 129.6 [] 1 1.15 1.2(. )
100
2 = 2 + 2 1 1.38

2 = 12.96 + 129.6 1 = 1.5

2 = 13.09[] = 1 + 1 + 2 +

2 = 1 =13.09[mA] = 1.5 + 2.5 + 4.5 + 3.5

1 13.09 = 12
1 = = = 130.896[]
1 100 1 1.5
= =
1 = 1 + 1 1 13.22
= 113.46
1 = 13.09 + 130.896
2 = 1
1 = 13.22[]
26 26 2 = 113.46 10
1 = = = 1.99
1 13.09 2 = 103.46
|| Resistencia estndar:
1 + 1 =
2 = 100
228.81
1.99 + 1 = 3 1
16
3 = 101
1 = 10
3 = 10 130.896
2 +
3 = 1.31
2 2.4 + 2
2 2
2 4.4
2 = 10 129.6
2 4.5
2 = 1.296
1 1 + +
1 = 2 + 2
26 26
2 = = = 2 1 = 1.296 + 129.6
2 12.96
2 1 = 1.43
1 = =
1 + 1
1 = 1 + 1
2 2.4
1 = 1 = 1.5 + 0.7
1.99 + 10 16
1 = 25.02 [] 1 = 2.2
2 = 1 + 1 + 2
1 25.02 + 2 + 150
2 = 1.5 + 2.5 + 0.7
1 2.17
2 = 4.7 10
3 =
2
1 2.2
3 = = = 1.68
3 1.31 10
3 =
2 1 1.5
Resistencia Estndar:
3 = 1.06
= .
Capacitor Estndar:
1 2.5
2 = = = 1.93 = .
2 1.296
Resistencia Estndar: 1 + 1 4

= . 10
4 =
2 1 + 1
2 12 4.7
1 = = 10
1 1.43 4 =
= 5.10 2 1 (10 + 1.99)

Resistencia Estndar: 4 = 132.74

= . Capacitor Estndar:

= 2 ||3 ||( + 1)(1 + 1 ) =

= 2.2||1.8||1.2 [3]

= 542.47
Capacitores:

1
10
1 =
2
10
1 =
2 1 542.47
1 = 2.93
Capacitor Estndar:

=
2 ( + 1) 2
10
2 =
2 2 ( + 1)
10
2 =
2 1 202
2 = 7.88
Capacitor Estndar:

=
3
4. Realizar la simulacin del circuito diseado en un software computacional, presentar
las formas de onda de entrada y salida obtenidas en cada uno de los TBJ.

Fig. 2. Circuito Cascode Diseado.

Fig. 3. Seales de entrada y salida del diseo.


Fig. 4. Seal en los terminales del TBJ 1.

Fig. 5. Seal en los terminales del TBJ 2.

5. Presentar una tabla con las mediciones de valores en DC de cada etapa del circuito
diseado.

Valores DC
Primera Etapa Segunda Etapa
VB1 4.75V VB2 2.06V
VE1 4.01V VE2 1.33V
VC1 8.56V VC2 4.01V
VCE1 4.55V VCE2 2.68V
IB1 77.8uA IB2 80.2Ua
IE1 13.1mA IE2 13.2Ma
IC1 13mA IC2 13.1Ma
Tabla 1. Mediciones de valores DC.

Bibliografa:

[1] Llugsi Ricardo and Lupera Pablo, Electrnica Bsica, vol. 1. Quito, Ecuador.
[2] AMPLIFICADORES CASCODE, prezi.com. [Online]. Available:
https://prezi.com/dgvay3n0ndbr/amplificadores-cascode/. [Accessed: 18-Jun-2017].
[3] A. Caldern, Circuitos Electrnicos. EPN, 2007.

Das könnte Ihnen auch gefallen