Sie sind auf Seite 1von 177

ELECTRONICA DIGITAL I

Mdulo I:
Principios de los Semiconductores
MDULO I: PRINCIPIOS DE LOS SEMICONDUCTORES

I.1- ESTRUCTURA ATMICA DE LOS MATERIALES SEMICONDUCTORES:

Un semiconductor es un componente que no es directamente un conductor de


corriente, pero tampoco es un aislante. Los semiconductores son aquellos
elementos pertenecientes al grupo IV de la Tabla Peridica. Los semiconductores
ms conocidos son el silicio (Si) y el germanio (Ge). Debido a que el
comportamiento del silicio es ms estable, es el elemento semiconductor ms
utilizado en la fabricacin de los componentes electrnicos de estado slido por
que es ms estable que el germanio.
Como todos los dems, el tomo de silicio tiene tantas cargas positivas en el
ncleo, como electrones en las rbitas que le rodean. (En el caso del silicio este
nmero es de 14).
El inters del semiconductor se centra en su capacidad de dar lugar a la aparicin
de una corriente, es decir, que haya un movimiento de electrones. Un electrn se
siente ms ligado al ncleo cuanto mayor sea su cercana entre ambos, los
electrones que se encuentran en las rbitas exteriores tienen menor fuerza de
atraccin por parte del ncleo y pueden ser liberados. Estos electrones pueden
quedar libres al inyectarles una pequea energa.

Como se puede apreciar en la figura superior el Si tiene 3 niveles y en el ltimo


nivel el nivel 3 posee 4 electrones que son los que se combinarn con otros para
obtener un elemento ms estable.
El Si en estado natural forma cristales de la siguiente forma:
Como se dijo anteriormente los semiconductores al aumentar la temperatura
aumenta su energa liberando electrones que harn un movimiento entre los
distintos tomos del material.

Esta aparicin de huecos y electrones libres dar lugar a dos tipos de conduccin
en el semiconductor, debido a los huecos o la debida a los electrones.
I.2-ENLACE IONICO:

Este enlace se produce cuando tomos de elementos metlicos (especialmente


los situados ms a la izquierda en la tabla peridica -perodos 1, 2 y 3) se
encuentran con tomos no metlicos (los elementos situados a la derecha en la
tabla peridica -especialmente los perodos 16 y 17).
En este caso los tomos del metal ceden electrones a los tomos del no metal,
transformndose en iones positivos y negativos, respectivamente. Al formarse
iones de carga opuesta stos se atraen por fuerzas elctricas intensas, quedando
fuertemente unidos y dando lugar a un compuesto inico.
Estas fuerzas elctricas las llamamos enlaces inicos.
Ejemplo: La sal comn se forma cuando los tomos del gas cloro se ponen en
contacto con los tomos del metal sodio.
Aplicando la teora de que todos los elementos quieren poseer la configuracin
electrnica de un gas noble, los elementos qumicos situados a la izquierda del
sistema peridico son los que menos electrones han de perder para adquirir
estructura electrnica de gas noble. Recordemos que el nmero de la columna
donde se encuentran coincide con el nmero de electrones la ltima capa. De esta
forma los elementos de la primera columna, slo han de perder un electrn para
pasar a tener 8 en el ltimo nivel (excepto el litio que pasara a tener 2, como el
gas noble helio). Anlogamente sucedera con los de las columnas II y III que
tendran que perder 2 y 3 electrones respectivamente.
Por lo tanto aplicando que los elementos situados a la izquierda de la tabla los
metales desean perder sus electrones para obtener la configuracin de gas noble
y los elementos de la derecha lo gases desean ganar electrones para obtener
tambin dicha configuracin esto dar lugar a la unin entre metales y no metales
que se denomina enlace inico.

Quizs el enlace inico ms conocido y ms comn sea la unin de sodio (Na) y el

Cloro (Cl) dando lugar al cloruro de sodio.


I.3- ENLACE COVALENTE:

Los enlaces covalentes son las fuerzas que mantienen unidos entre s los
tomos no metlicos (los elementos situados a la derecha en la tabla peridica C,
O, F, Cl, ...).
Estos tomos tienen muchos electrones en su nivel ms externo (electrones de
valencia) y tienen tendencia a ganar electrones ms que a cederlos, para adquirir
la estabilidad de la estructura electrnica de gas noble. Por tanto, los tomos no
metlicos no pueden cederse electrones entre s para formar iones de signo
opuesto.
En este caso el enlace se forma al compartir un par de electrones entre los dos
tomos, uno procedente de cada tomo. El par de electrones compartido es
comn a los dos tomos y los mantiene unidos, de manera que ambos adquieren
la estructura electrnica de gas noble. Se forman as habitualmente molculas:
pequeos grupos de tomos unidos entre s por enlaces covalentes.

En el dibujo el cloro pertenece al grupo VII con lo que tiene siete electrones en
la ultima capa y la configuracin de gas noble son ocho con lo que se une a otro
tomo de cloro con siete electrones en la ultima capa y entre ellos se comparte un
electrn para dar lugar a los ocho de un gas noble.
Tipos de enlaces covalentes:
-Covalente Polar: La formacin del enlace se debe a la atraccin mutua de los dos
ncleos hacia los electrones compartidos. Entre estos extremos se encuentran
casos intermedios en los cuales los tomos no son tan distintos que ganen o
pierdan electrones en su totalidad, pero son bastante distintos para que haya un
compartimiento desigual de electrones. La molcula de fluoruro de hidrgeno (HF)
contiene este tipo de enlace.
-Covalente Mltiple: Este caso se da con elementos de la tabla peridica del grupo
5 o 6 que les faltan 3 o 2 electrones respectivamente para la configuracin del
octeto y en lugar d compartir un nico electrn comparten los 2 o 3 que les faltan
para alcanzarlo. Por ejemplo el oxigeno.

-Covalente Coordinado: Cuando el par de electrones compartidos pertenece solo a


uno de los tomos se presenta un enlace covalente coordinado. El tomo que
aporta el par de electrones se llama donador y el que los recibe receptor.

El donador ser siempre el elemento menos electronegativo, tal como se


muestra en el ejemplo entre el oxgeno y el azufre, que puede dar lugar a las
molculas correspondientes a distintos xidos de azufre. Este enlace una vez
formado no se diferencia para nada del enlace covalente normal. Sin embargo
debido a cmo se origina se le puede denominar enlace covalente coordinado.
Conviene tener en cuenta que no siempre las molculas que tericamente se
podran formar utilizando este tipo de enlace, existen en la realidad, ya que en ello
intervienen tambin otros factores que aqu no hemos tenido en cuenta, como por
ejemplo, el tamao de los tomos que van a enlazarse y la propia geometra o
forma de las molculas.
I.4- CONDUCTORES, AISLANTES Y SEMICONDUCTORES:

Para la diferenciacin entre estos tres tipos lo primero ser explicar los niveles de
energa.
Niveles De Energa:
Un cristal est formado por un conjunto de tomos muy prximos entre s
dispuestos espacialmente de forma ordenada de acuerdo con un determinado
patrn geomtrico. La gran proximidad entre los tomos del cristal hace que los
electrones de su ltima capa sufran la interaccin de los tomos vecinos.
El nivel energtico de cada uno de estos electrones puede estar situado en la
banda de valencia o banda de conduccin.
Un electrn que ocupe un nivel dentro de la banda de valencia est ligado a un
tomo del cristal y no puede moverse libremente por l mientras que si el nivel
ocupado pertenece a la banda de conduccin, el electrn puede moverse
libremente por todo el cristal, pudiendo formar parte de una corriente elctrica.
Entre la banda de valencia y la de conduccin existe una "banda prohibida",
cuyos niveles no pueden ser ocupados por ningn electrn del cristal. Segn la
magnitud de esta banda, los cristales pueden clasificarse en aislantes,
conductores y semiconductores.
Segn el tamao de la banda prohibida podemos realizar siguiente clasificacin:
Aislantes.
La magnitud de la banda prohibida es muy grande (6 eV), de forma que todos
los electrones del cristal se encuentran en la banda de valencia incluso a altas
temperaturas por lo que, al no existir portadores de carga libres, la conductividad
elctrica del cristal es nula. Ejemplo el diamante.
Conductores.
No existe banda prohibida, estando solapadas las bandas de valencia y
conduccin. Esto hace que siempre haya electrones en la banda de conduccin,
por lo que su conductividad es muy elevada. Esta conductividad disminuye
lentamente al aumentar la temperatura, por efecto de las vibraciones de los
tomos de la red cristalina. Ejemplo cobre, hierro, etc
Semiconductores.
La magnitud de la banda prohibida es pequea (1 eV), de forma que a bajas
temperaturas son aislantes, pero conforme aumenta la temperatura algunos
electrones van alcanzando niveles de energa dentro de la banda de conduccin,
aumentando la conductividad. Otra forma de aumentar la conductividad es
aadiendo impurezas que habiliten niveles de energa dentro de la banda
prohibida. Ejemplo germanio y silicio.
I.5 UNIN PN:

Como se vio en el primer tema la movilidad de electricidad por los materiales


semiconductores puede ser debida a los huecos que quedan libres al liberarse los
electrones o a los propios electrones segn sea debido a unos o a los otros se
denominan de tipo P o de tipo N, la del tipo P debida a los huecos y la del tipo N
debida a los electrones. Un cristal de germanio o de silicio que contenga tomos
de impurezas donantes se llama semiconductor negativo, o tipo N, para indicar la
presencia de un exceso de electrones cargados negativamente. El uso de una
impureza receptora producir un semiconductor positivo, o tipo P, llamado as por
la presencia de huecos cargados positivamente.
Hemos descrito los semiconductores tipo N y tipo P, sus caractersticas de
conduccin, los portadores,
Pero las posibilidades de los semiconductores van mucho ms all, y esto
permite que mediante campos elctricos o mediante inyeccin de portadores vare
la conductividad del material.
Lo ms bsico es la unin P-N, donde a una parte del cristal se le introducen
impurezas de tipo P y a otra parte se le introducen impurezas de tipo N. En un
principio pensaramos que como son semiconductores extrnsecos se debera
formar un conductor, pero no es esto lo que ocurre.
Cuando entran en contacto las partes P y N hay una concentracin desigual de
portadores, en un lado hay exceso de electrones y en el otro de huecos. Se
producir por tanto una corriente de difusin, que tiene como objetivo igualar las
concentraciones de portadores, pero hay un efecto que lo frena.
Cuando los electrones del lado N abandonan su tomo se producir un
aumento de carga positiva, dado que el protn del tomo no ve compensada su
carga con otro electrn. En el lado P pasar lo mismo, cuando los huecos
abandonen sus tomos de origen se producir una carga negativa.
Esta concentracin de cargas crear un campo elctrico y la consiguiente
barrera de potencia, impidiendo una difusin total de los portadores. Es decir, la
corriente de difusin creada por redistribucin de portadores hacia zonas donde
son minoritarios se compensa con una corriente de deriva creada por un campo
elctrico.

Entre las dos uniones habr una zona donde los portadores se recombinarn
con los tomos y por lo tanto no habr ms portadores que los intrnsecos, es
decir, los que se generan trmicamente, y son muy pocos a temperatura ambiente.
En esas condiciones la unin de dos conductores resultar en un material no
conductor, dada la alta resistividad de la capa donde se han recombinado los
portadores.
I.6- BARRERA DE POTENCIAL:

Como se vio en la unidad didctica anterior en las uniones P-N surge una zona
en la cual por recombinacin los huecos y los electrones se unes limitando la
circulacin de corriente a su travs como se puede observar en el dibujo.

Esta capa de deplexin lo q hace es segn este la unin polarizada en directa o


en inversa crecer o disminuir como veremos en las siguiente unidades didcticas.
I.7.- POLARIZACIN DIRECTA:

Cuando se aplica un voltaje positivo en el nodo (parte P) y el voltaje negativo


en el ctodo (parte N) se produce una inyeccin de portadores, huecos en la parte
P y electrones en la parte N. Se produce tambin una disminucin de la barrera de
potencial por la accin del voltaje externo.

Los electrones se comportan como libres en la parte N, donde son mayoritarios


y tienden a ir hacia la capa de deplexin. En la capa de deplexin, si alcanzan
suficiente energa como para superar la barrera de potencial, se recombinan con
los huecos de la parte P. Entonces se produce una corriente de difusin, ya que se
encuentran en una parte P donde son minoritarios, pero en el lado P hay exceso
de huecos.
Los huecos sufren un proceso similar, son portadores libres en el lado P, tienden
hacia la unin donde se recombinan y sufren una difusin hacia las zonas
deficitarias de huecos de la parte N.
El potencial externo hace que los portadores minoritarios (electrones en el lado
P y huecos en el lado N) que ya han atravesado la capa de deplexin vayan hacia
su respectivo electrodo en la fuente de tensin (electrones desde el lado P al
nodo (+) y huecos desde el lado N al ctodo (-). Dejan sitio as para que entren
nuevos electrones por el lado N y nuevos huecos por el lado P.
A medida que se aumenta la tensin de la fuente la barrera de potencial
disminuye, y a los electrones les resultar ms fcil superarla y llegar al lado P
donde se recombinarn y sern conducidos hacia el exterior. Esta barrera de
potencial puede llegar a desaparecer cuando sea superada por el voltaje aplicado,
unos 0,65V en el silicio a temperatura ambiente, dando lugar a una conductividad
muy alta, que era lo que se esperaba al unir dos semiconductores dopados, es
decir, conductores de dos tipos distinto N y P.
I.8- POLARIZACIN INVERSA:

En este tipo de polarizacin se aplica un voltaje en sentido inverso, en el que el


voltaje positivo se aplica al ctodo (parte N) y el voltaje positivo se aplica al el
nodo (parte P).

Esto tiene el efecto contrario a lo anterior, en lugar de inyectar portadores tiende


a extraerlos: los electrones del lado N tendern a ir hacia el nodo (+) de la fuente
y los huecos tendern hacia el ctodo de la fuente (-). Los portadores se alejan de
la unin y se alcanzar el equilibrio cuando el potencial creado en la unin por los
iones recin creados en la capa de deplexin iguale al potencial exterior.
No habr ms movimiento de cargas que el que corresponde a la redistribucin
causada por el campo aplicado. Es decir, no habr circulacin de carga y no habr
corriente.
Sin embargo el potencial creado por los iones de la capa de deplexin produce
un campo elctrico, y a su vez este campo produce una corriente de deriva que
hace que los portadores de cada lado atraviesen la capa de deplexin y lleguen a
las regiones donde son mayoritarios. Esta corriente, como depende de los
portadores minoritarios ser muy dbil y prcticamente independiente de la
tensin aplicada. En cambio si que ser muy dependiente de la temperatura, ya
que ese fenmeno es el que causa el aumento de portadores minoritarios.
Y como ltimo punto, se puede producir un fenmeno llamado avalancha. Se
produce cuando el campo elctrico es tan intenso (potencial elevado) que algn
electrn en la banda de valencia adquiere energa suficiente como para escapar
de los enlaces covalentes de los tomos en la capa de deplexin, hacia la banda
de conduccin. La energa necesaria es alta, por eso se requiere que el campo
elctrico tambin lo sea.
El electrn se acelera por el campo, adquiriendo energa cintica, y puede
impactar en otros tomos, el choque comunica energa a otro electrn para qu
escape este fenmeno multiplicativo se denomina multiplicacin en avalancha y
produce un aumento irreversible de la corriente en inversa, destruyendo la unin,
lo que se denomina ruptura de la unin.
MDULO I: PRINCIPIOS DE LOS SEMICONDUCTORES

I.9- LA UNIN PN COMO DIODO SEMICONDUCTOR:

El diodo semiconductor est constituido fundamentalmente por una unin P-N,


aadindole un terminal de conexin a cada uno de los contactos metlicos de sus
extremos y una cpsula que aloja todo el conjunto, dejando al exterior los
terminales que corresponden al nodo (zona P) y al ctodo (Zona N).

sta es la representacin grafica de un diodo donde el nodo seria la parte


izquierda y el ctodo la parte derecha se polariza de forma directa cuando la
corriente circula a su travs de nodo hacia el ctodo y se polariza de forma
inversa y se opone a la corriente a su travs si la corriente circula del ctodo al
nodo, esto seria equivalente al siguiente esquema:

Existen varios tipos de diodos dependiendo del uso que se le vaya a dar, de
pequea seal, zener, Schottky, de potencia
I.10-CURVA CARACTERSTICA DEL DIODO:

La curva caracterstica de un diodo es la representada en la grfica siguiente:

Donde la recta X representa los Voltios y la recta Y los Amperios aplicados al


diodo, como podemos observar si esta polarizado en directa (parte derecha de la
grfica) con una tensin muy pequea del orden de 0,7 voltios el diodo conduce y
sin embargo para conseguir que conduzca en inversa necesitaramos llegar a la
tensin Vz que es del orden de 100 voltios dependiendo del tipo de diodo donde
se alcanzara el puno de ruptura de la unin P-N del diodo. Las pequeas
corrientes que circulan por el diodo cuando esta polarizado en inversa son debidas
a las corrientes parsitas que existen en la unin P-N y el diodo no comenzara a
conducir en polarizacin directa hasta no superar la tensin de la barrera de la
unin que es del orden de 0,7 Voltios.
Al ser esta grfica no muy compleja pero si bastante compleja en un circuito con
muchos diodos se utiliza una aproximacin del funcionamiento del diodo s este
fuese ideal se supone que con tensiones negativas la corriente que lo atraviesa es
0 y con tensiones positivas la resistencia interna del mismo es nula o como en la
grfica inferior se puede tomar como la cada de tensin interna de 0,7 Voltios
dependiendo del grado de aproximacin que se desee obtener.
I.11- COMPROBACIN DEL DIODO:

Para comprobar un diodo mediante el uso de un polmetro o de un multmetro se


proceder usando uno de estos dos mtodos:
Se coloca el cable de color rojo en el nodo de diodo (el lado de diodo que no
tiene la franja) y el cable de color negro en el ctodo (este lado tiene la franja), el
propsito es que el multmetro inyecte una corriente en el diodo (esto es lo que
hace cuando mide resistencias). Si la resistencia que se lee es baja indica que el
diodo, cuando est polarizado en directo funciona bien y circula corriente a travs
de l (como debe de ser). Si esta resistencia es muy alta, puede ser sntoma de
que el diodo est "abierto" y deba de reemplazarlo.
Se coloca el cable de color rojo en el ctodo y el cable negro en el nodo. En
este caso como en anterior el propsito es hacer circular corriente a travs del
diodo, pero ahora en sentido opuesto a la flecha de este. Si la resistencia leda es
muy alta, esto nos indica que el diodo se comporta como se esperaba, pues un
diodo polarizado en inverso casi no conduce corriente. Si esta resistencia es muy
baja podra significar que el diodo esta en "corto" y deba de reemplazarlo.

El cable rojo debe ir conectado al terminal del mismo color en el multmetro y el


cable negro debe ir conectado al terminal del mismo color en el multmetro (el
comn).

I.12- PRINCIPIOS BSICOS DEL TRANSISTOR:


Los transistores son dispositivos electrnicos de estado slido, cuando sobre un
semiconductor se ponan dos puntas metlicas y a una se le aplicaba una cierta
tensin, la corriente en la otra venia influenciada por la de la primera; a la primera
punta se la denomina emisor; al semiconductor , base y a la otra punta, colector.
Posteriormente se encontr que igual fenmeno ocurra si se unan dos
semiconductores polarizados en sentido inverso a otro de distinto tipo; as se
construyen los transistores de unin, que son los ms empleados. Segn la
estructura de sus uniones, los transistores pueden se PNP NPN.

Transistor NPN

Consta de una parte N con una gran cantidad de impurezas, es decir, muy
dopada, una parte P con un nivel de dopado menor, y una parte N con un dopado
levemente mayor que la P.
La parte N est normalmente muy dopada se denomina emisor, y su funcin
ser precisamente emitir electrones. El terminal de control se conecta a la parte P,
llamada base, y la parte N con dopado normal se denomina colector, porque
recibe a los electrones que genera el emisor.
Estas tres capas forman dos diodos, y como es fcil de imaginar habr dos
capacidades parsitas importantes. Una de ellas es la capacidad del diodo base-
emisor, y otra la del diodo base-colector. Para transistores de baja seal, donde
las corrientes y los voltajes son bajos los diodos pueden ser fsicamente
pequeos, de hecho veremos que esto es una gran ventaja en sus parmetros.
El transistor cobra su importancia al ser un componente capaz de cambiar de
estado, permitindole cambiar o amplificar de acuerdo a las condiciones de trabajo
y diseo y posee tres formas posibles de funcionamiento conduccin, corte y
saturacin.

Transistor en corte Transistor en conduccin

El transistor se puede conmutar en corte y conduccin variando la polarizacin


en el electrodo de base con respecto al potencial de emisor. Ajustando la
polarizacin a un punto situado aproximadamente a mitad de camino entre el corte
y la saturacin se situar el punto de trabajo del transistor en la regin activa de
funcionamiento. Cuando funciona en esta regin el transistor es capaz de
amplificar. Las caractersticas de un transistor polarizado en la regin activa se
pueden expresar en trminos de tensiones de electrodo y de corrientes.
El comportamiento del transistor se puede analizar en trminos matemticos por
medio de ecuaciones que expresan las relaciones entre sus corrientes, tensiones,
resistencias y reactancias. Estas relaciones se denominan parmetros hbridos y
definen los valores instantneos de tensin y de corriente que existen en el circuito
sometido a examen. Los parmetros permiten predecir el comportamiento del
circuito en particular sin construirlo realmente.
A continuacin se enumeran algunos de los parmetros ms tiles en las
aplicaciones del transistor:
Ganancia de resistencia: Se expresa como razn de la resistencia de salida a la
resistencia de entrada. La resistencia de entrada de un transistor tpico es baja,
aproximadamente 500 ohmios, mientras la resistencia de salida es relativamente
alta, ordinariamente ms de 20.000 ohmios. Para un transistor de unin la
ganancia de resistencia suele ser mayor de 50.
Ganancia de tensin: Es el producto de alfa y la ganancia de resistencia. Un
transistor de unin que tiene un valor de alfa menor que la unidad, no obstante,
una ganancia de resistencia del orden de 2.000 a causa de que su resistencia de
salida es extremadamente alta, y la ganancia de tensin es aproximadamente
1.800.
Ganancia de potencia: Es el producto de alfa elevado al cuadrado y la ganancia
de resistencia, y es del orden de 400 o 500.
Hay tres configuraciones bsicas: colector comn, base comn y emisor comn
que veremos ms adelante.
I.13- POLARIZACIN DIRECTA DE LA UNIN EMISOR DE UN NPN:

En este modo, el diodo base-emisor se polariza en modo directo y la corriente


circular desde la base hasta el emisor. Para polarizar este diodo en directa hay
que superar su barrera de potencial con una tensin de base a emisor de
alrededor de 0,65V dado que es la misma unin que la de un diodo.
Decir que el diodo base emisor se polariza en directa es lo mismo que decir que
los electrones se generarn en el emisor y tendern a ir hacia la base (recordamos
que el sentido de la corriente es el contrario al sentido del movimiento de los
electrones), y que los huecos de la base tendern a ir hacia el emisor. Se
necesitan los dos tipos de portador para la conduccin, de ah el nombre de
bipolar.
En un principio, la base est hecha de silicio tipo P, con exceso de huecos, y los
electrones, que son minoritarios deberan tender a caer en las capas de valencia
del silicio con impurezas de tipo P, como sucede en el diodo. Pero lo que sucede
es que la mayora de los electrones van hacia el colector por el menor dopado
relativo de la base frente al emisor, y porque son minoritarios en el silicio tipo P, lo
que alarga el tiempo de vida de los electrones en la base, o dicho de otra manera:
aumenta la dificultad de que los electrones se recombinen en la base; en cambio
los huecos tienen mayor facilidad para recombinarse en el emisor. La facilidad de
que los electrones circulen hacia el colector se incrementa porque fsicamente la
base es estrecha, y existe una gran facilidad para que la atraviesen.
I.14-POLARIZACIN INVERSA DE LA UNIN COLECTOR DE UN
TRANSISTOR NPN:

Cuando se polariza en inverso la unin base-colector de un transistor NPN como


podemos ver en el dibujo inferior el transistor funciona como si fuesen dos diodos.

Como se puede observar en la figura para el funcionamiento del transistor en zona


activa la unin base emisor debe ser una unin polarizada en directa, es decir, el
diodo formado por emisor y base debe estar polarizado directamente y
La unin base colector debe estar polarizado en inverso, el transistor est en
condiciones de funcionar. Es preciso aclarar que estas tensiones de polarizacin
son ms fuertes entre base y colector que entre base y emisor.
I.15- CARACTERSTICAS Y FUNCIONAMIENTO DEL TRANSISTOR:

Las caractersticas de entrada y salida de los transistores bipolares vienen dadas


por una serie de curvas que analizaremos a continuacin:
- Curva caracterstica de entrada
Si variamos el valor de la fuente VBB de la malla de entrada, tomando valores de
IB y VBE podemos obtener la caracterstica de (la malla de) entrada.

Como vemos, el la caracterstica del diodo base-emisor, y tiene una forma


exponencial.
Analizamos la malla de salida y obtenemos distintas curvas para diferentes
valores de IB.
Ajustando VBB fijo un valor de IB que voy a mantener constante (por ejemplo IB
= 10 mA). Ahora variando VCC mido valores de VBE y IC y obtengo la
correspondiente curva de IB = 10 mA. Hago lo mismo para IB = 20 mA, etc. Y as
sucesivamente para diferentes valores de IB.
En cada una de estas curvas hay diferentes zonas:

Como se puede observar en la grfica en la zona d saturacin la intensidad de


colector Ic por mucho que aumente su valor la tensin de salida Vce vas a ser
prcticamente constante y del orden de 0,7V que es la cada de tensin de la
unin PN interna, cuando el transistor se encuentra en corte la intensidad es nula
dado que el transistor se comportara como un circuito abierto no dejando que
circule la corriente por lo tanto la zona que nos interesa de trabajo por regla
general es la zona activa donde con una intensidad constante puedo aumentar la
tensin Vce.

En todo transistor bipolar se cumple que la Ib + Ic + Ie = 0


La ganancia de corriente del transistor o Beta ser igual IC = beta IB cuando
este se encuentra en la zona activa de funcionamiento.
La aproximacin ideal de un transistor bipolar al igual que hicimos con el diodo es
la siguiente:
Donde podemos observar que la Vce en saturacin es nula y la Ic en corte es
nula tambin y en la regin activa las curvas se suponen rectas de pendiente nula.
I.16- EFECTO TRANSISTOR:

El efecto transistor, es decir, la amplificacin de la corriente, se deben conectar


los tres terminales, y de manera que se cumplan las dos condiciones siguientes:
1. el diodo que conecta la base y el emisor debe estar polarizado directamente
de manera que haya conduccin.
2. el diodo que conecta la base y el colector debe estar polarizado inversamente
de manera que el potencial del colector sea, menor que el del emisor si el
transistor es pnp, o al revs si es npn.

Si llamamos VB al potencial de la base, VE al potencial del emisor, VC al potencial


del colector, y a la diferencia de potencial entre ellos de la siguiente manera:
VBE = VB VE potencial base emisor
VEB = VE VB = VBE potencial emisor base
Entonces, las condiciones que hemos citado antes se expresan de la siguiente
manera:

pnp npn
VEB 0.6 V VBE 0.6 V
VEC > 0 V VCE > 0 V

En estas condiciones de polarizacin, las corrientes que pasan a travs del


transistor siguen el sentido que se indica en el siguiente esquema:
Donde hemos llamado IB a la corriente de base, IE a la corriente de emisor e
IC a la corriente de colector.
Cuando el transistor est funcionando como tal, es decir, cuando se cumplen
las dos condiciones que hemos indicado antes, el funcionamiento del transistor
entre la base y el emisor sigue siendo el de un diodo, como suceda en el
modelo de los dos diodos. Por esta razn, la diferencia de potencial entre la
base y el emisor (que hemos dicho que es aprox. 0.6 V) se debe a la barrera de
potencial del diodo base emisor. Esta cada de potencial no puede ser
mayor que la barrera de potencial, ya que una vez que el potencial llega al
valor de la barrera, la corriente pasa sin resistencia.
I.17-PARMETROS FUNDAMENTALES DE UN TRANSISTOR:

A continuacin se enumeran algunos de los parmetros ms tiles en las


aplicaciones del transistor:
- Ganancia de resistencia: Se expresa como razn de la resistencia de salida a
la resistencia de entrada. La resistencia de entrada de un transistor tpico es
baja, aproximadamente 500 ohmios, mientras la resistencia de salida es
relativamente alta, ordinariamente ms de 20.000 ohmios. Para un transistor de
unin la ganancia de resistencia suele ser mayor de 50.
- Ganancia de tensin: Es el producto de alfa y la ganancia de resistencia. Un
transistor de unin que tiene un valor de alfa menor que la unidad, no obstante,
una ganancia de resistencia del orden de 2.000 a causa de que su resistencia
de salida es extremadamente alta, y la ganancia de tensin es
aproximadamente 1.800.
- Ganancia de potencia: Es el producto de alfa elevado al cuadrado y la
ganancia de resistencia, y es del orden de 400 o 500.
Hay tres configuraciones bsicas: base comn, emisor comn y colector
comn. Las tres corresponden, aproximadamente, a los circuitos de rejilla a
masa, ctodo a masa y placa a masa en la terminologa del tubo de vaco.
El circuito de base comn tiene baja impedancia de entrada y alta impedancia
de salida, y desde el circuito de entrada hasta el de salida no se produce
inversin de fase de la seal. El circuito de emisor comn tiene una impedancia
de entrada ms alta y una impedancia de salida ms baja que el circuito de
base comn, y se produce una inversin de fase entre la seal de entrada y la
de salida. Esto proporciona ordinariamente la mxima ganancia de tensin en
un transistor. El circuito de colector comn tiene impedancia de entrada
relativamente alta, impedancia de salida baja y no produce inversin de fase de
la seal desde el circuito de entrada hasta el de salida. La ganancia de
potencia y la ganancia de tensin son ambas bajas.
I.18- MONTAJE EN EMISOR COMN:

La configuracin de transistores que se encuentra con mayor frecuencia para


los transistores NPN. Se denomina configuracin de emisor comn porque el
emisor es comn tanto a las terminales de entrada como a las de salida (en
este caso, es tambin comn a las terminales de la base y del colector).

Las corrientes del emisor, colector y la base se muestran en su direccin real.


Aun cuando la configuracin del transistor ha cambiado, siguen siendo
aplicables las relaciones de comentes desarrolladas antes para la configuracin
de base comn.
En la configuracin de emisor comn las caractersticas de la salida sern
una grfica de la corriente de salida (IC) y el voltaje de salida (VCE) para un
rango de valores de la corriente de entrada (IB). Las caractersticas de la
entrada son una grfica de la corriente de entrada (IB) y el voltaje de entrada
(VBE) para un rango de valores del voltaje de salida (VCE).
Obsrvese que en las caractersticas la magnitud de IB es del orden de
microamperios comparada con los miliamperios de IC, tambin que las curvas
de IB no son tan horizontales como las que se obtuvieron para IE en la
configuracin de base comn, lo que indica que el voltaje de colector a emisor
afectar la magnitud de la corriente de colector.
La regin activa en la configuracin de emisor comn es aquella parte del
cuadrante superior derecho que tiene la linealidad mayor, esto es, la regin en
la que las curvas correspondientes a IB son casi lneas rectas y se encuentran
igualmente espaciadas, a esta regin se localiza a la derecha de la lnea
sombreada vertical en VCEsat por encima de la curva para IB igual a cero. La
regin a la izquierda de VCEsat se denomina regin de saturacin. En la regin
activa de un amplificador emisor comn la unin colector-base est polarizada
inversamente, en tanto que la unin base-emisor est polarizada directamente.
stas fueron las mismas condiciones que existieron en la regin activa de la
configuracin de base comn. La regin activa de la configuracin de emisor
comn puede emplearse en la amplificacin de voltaje, corriente o potencia.
La regin de corte en la configuracin de emisor comn no est tan bien
definida como en la configuracin de base comn como veremos a
continuacin. En las caractersticas de colector IC no es igual a cero cuando IB
= 0. En la configuracin de base comn, cuando la corriente de entrada IE = 0,
la corriente de colector fue slo igual a la corriente de saturacin inversa ICO,
por lo que la curva IE = 0 y el eje de voltaje fueron uno.
Para la configuracin de emisor comn puede tomarse la aproximacin, para
un transistor en la regin "activa" o de conduccin el voltaje de base a emisor
es 0.7 V. En este caso el voltaje se ajusta para cualquier nivel de la corriente
de base.
I.19- MONTAJE EN BASE COMN:

La terminologa relativa a base comn se desprende del hecho de que la


base es comn a los lados de entrada y salida de la configuracin. Adems, la
base es usualmente el terminal ms cercano al potencial de tierra. La flecha del
smbolo grfico define la direccin de la corriente de emisor (flujo convencional)
a travs del dispositivo.

Notacin y smbolos en la configuracin de base comn.

Todas las direcciones de corriente que aparecen en la figura superior son las
direcciones reales, como se definen con base en la eleccin del flujo
convencional en este caso IE = IC + IB, tambin se puede observar que la
polarizacin aplicada es de modo que se establezca la corriente en la direccin
indicada para cada rama. Es decir la direccin de IE con la polaridad o VEE
para cada configuracin y la direccin de IC con la polaridad de ICC.
Para describir por completo el comportamiento de un dispositivo de tres
terminales, tales como los amplificadores de base comn de la figura superior,
se requiere de dos conjuntos de caractersticas, uno para los parmetros de
entrada o punto de manejo y el otro para el lado de salida. El conjunto de
entrada para el amplificador de base comn, como se muestra en la figura
inferior, relacionar una corriente de entrada (IE) con un voltaje de entrada
(VBE) para varios niveles de voltaje de salida (VCB).
Caractersticas del punto de excitacin para un transistor amplificador de silicio
de base comn.

El conjunto de salida relacionar una corriente de salida (IC) con un voltaje de


salida VCB para diversos niveles de corriente de entrada (IE), como se ilustra
en la figura. El conjunto de caractersticas de salida o colector tiene tres
regiones bsicas de inters, como se indican en la figura: las regiones activa,
de corte y de saturacin. La regin activa es la regin empleada normalmente
para amplificadores lineales (sin distorsin). En particular: En la regin activa la
unin colector-base est inversamente polarizada, mientras que la unin base-
emisor se encuentra polarizada en forma directa.

La regin activa se define por los arreglos de polarizacin. En el extremo ms


bajo de la regin activa la corriente de emisor (IE) es cero, la corriente de
colector es simplemente la debida a la corriente inversa de saturacin ICO. La
corriente ICO es tan pequea (del orden de microamperios) en magnitud
comparada con la escala vertical de IC (del orden de los miliamperios), que
aparece virtualmente sobre la misma lnea horizontal que IC = 0. Las
condiciones del circuito que existen cuando IE = 0 para la configuracin base
comn. La notacin usada con ms frecuencia para ICO, en hojas de datos y
de especificaciones es ICBO, adems que ICBO para el diodo (ambas
corrientes inversas de fuga) es sensible a la temperatura. A mayores
temperaturas el efecto de ICBO puede llegar a ser un factor importante ya que
se incrementa muy rpidamente con la temperatura.

Saturacin de corriente inversa.

Se puede apreciar que conforme la corriente del emisor aumenta sobre cero,
la corriente del colector aumenta a una magnitud esencialmente igual a la
corriente del emisor determinada por las relaciones bsicas del transistor-
corriente, advirtase tambin el casi desdeable efecto de VCB sobre la
corriente del colector para la regin activa. Las curvas indican claramente que
una primera aproximacin a la relacin entre IE e IC en la regin activa.
Como se deduce de su nombre, la regin de corte se define como aquella
regin donde la corriente de colector es de 0 A, como se demuestra.
En la regin de corte ambas uniones, colector-base y base-emisor, de un
transistor estn inversamente polarizadas.
La regin de saturacin se define como la regin de las caractersticas a la
izquierda de VCB = 0 V. La escala horizontal en esta regin se ampli para
mostrar claramente el gran cambio en las caractersticas de esta regin.
Ntese el incremento exponencial en la comente de colector a medida que el
voltaje VCB se incrementa ms all de los 0 V.

En la regin de saturacin las uniones colector-base y base-emisor estn


polarizadas directamente.
Las caractersticas de entrada muestran que para valores fijos de voltaje de
colector (VCB), a medida que el voltaje de base a emisor aumenta, la corriente
de emisor se incrementa de una manera que se asemeja mucho a las
caractersticas del diodo. De hecho, los niveles de aumento de VCB tienen un
efecto tan insignificante sobre las caractersticas que, como una primera
aproximacin, la variacin debida a los cambios en VCB puede ignorarse,
aproximando una vez que el transistor esta en el estado "encendido" o de
conduccin, se supondr que el voltaje de base a emisor ser el siguiente:
VBE = 0.7 V.
I.20- MONTAJE EN COLECTOR COMN:

La tercera y ltima configuracin de transistores la de colector comn, la


configuracin de colector comn se emplea fundamentalmente para propsitos
de acoplamiento de impedancia ya que tiene una elevada impedancia de
entrada y una baja impedancia de salida, que es lo opuesto a las
configuraciones de base comn y de emisor comn.

La configuracin del circuito de colector comn se muestra en la figura con la


resistencia de carga del emisor a tierra, se observa que el colector est
conectado a tierra aun cuando el transistor est conectado de manera similar a
la configuracin de emisor comn. Desde el punto de vista de diseo, no es
necesario elegir para un conjunto de caractersticas de colector comn, los
parmetros del circuito pueden disearse empleando las caractersticas de
emisor comn, para todos los propsitos prcticos, las caractersticas de salida
de la configuracin de colector comn son las mismas que las de la
configuracin de emisor comn. En la configuracin de colector comn las
caractersticas de salida son una grfica de IE versus VEC para un intervalo de
valores de IB. Por ellos, la corriente de entrada es la misma tanto para las
caractersticas de emisor comn como para las de colector comn. El eje de
voltaje para la configuracin de colector comn se obtiene cambiando
simplemente el signo de voltaje de colector a emisor de las caractersticas de
emisor comn. Por ltimo, hay un cambio casi imperceptible en la escala
vertical de IC de las caractersticas de emisor comn si IC se reemplaza por IE
en las caractersticas de colector comn (puesto que Alfa = 1). En el circuito de
entrada de la configuracin de colector comn, las caractersticas de la base de
emisor comn son suficientes para obtener la informacin que se requiera.
I.21- EL TRANSISTOR EN CONMUTACIN

La aplicacin de los transistores no se limita solamente a la amplificacin de


las seales. Por medio de un diseo adecuado pueden utilizarse como
interruptor para aplicaciones de control y computadoras. La red de la figura
puede emplearse como un inversor en circuitos lgicos de computadoras.
Ntese que el voltaje de salida VC es opuesto al que se aplica a la base o
terminal de entrada. Adems, advirtase la ausencia de una fuente de cd
conectada al circuito de base. La nica fuente de cd est conectada al extremo
de colector o salida, y para las aplicaciones de computadoras es tpicamente
igual a la magnitud del flanco de subida de la seal de salida, en este caso de 5
V.

El diseo adecuado para el proceso de inversin requiere que el punto de


operacin cambie desde el estado de corte hasta el de saturacin, a lo largo de
la recta de carga trazada como se observa en la siguiente figura.
Para nuestros propsitos supondremos que IC = ICEq = 0 mA cuando IB = 0
uA, adems, supondremos VCE = vcesat = 0 V en lugar del nivel tpico de 0.1 a
0.3 V.
Cuando Vi = 5 V, el transistor estar en estado "encendido" y el diseo debe
asegurar que la red est completamente saturada con un nivel de IB mayor que
el asociado con la curva de IB que aparece cerca del nivel de saturacin, esto
requiere que IB > 50 uA. El nivel de saturacin para la comente de colector del
circuito de la figura se define como
ICsat = VCC / RC
El nivel de IB en la regin activa, justo antes de que se presente la saturacin
puede aproximarse mediante la siguiente ecuacin:
IBmx = ICsat / B * cd (Donde B es el parmetro beta)
Por tanto, para el nivel de saturacin, debemos asegurar que se satisfaga la
condicin siguiente:
IB > ICsat / B * cd (Donde B es el parmetro beta)

Saturacin Suave
BJT saturado ligeramente
RB = (Vi - 0.7V)/IB
IB >= ICsat / B * mn (Donde B es el parmetro beta)
RB = (Vi - 0.7V)* B mn /ICsat (Donde B es el parmetro beta)

Saturacin Dura
BJT debe saturarse para cualquier valor de beta.
B = 10
RB = (Vi - 0.7V) * 10 /ICsat

Para ICsat hay que tomar en cuenta la caida de voltaje de la carga


ICsat = (VCC - Vcarga)/RC
ELECTRONICA DIGITAL I

Mdulo II:
La Electrnica Digital
MDULO II: LA ELECTRNICA DIGITAL

II.1- EL MUNDO ANALGICO QUE NOS RODEA:

Prcticamente todo lo que nos rodea y puede ser medible es analgico. En la


naturaleza la gran mayora por no decir la totalidad de cosas medibles son
analgicas, como puede ser el caudal de un ro, la altura de un rbol, etc.
El problema surge en gran medida que ahora mismo vivimos en una poca
dominada por la tecnologa digital, y nuestros aparatos de medir o de apreciar
la realidad son todos digitales, con lo que debemos convertir esas seales
analgicas en digitales antes de poder hacer un tratamiento o procesado de las
mismas. Al contrario de lo que ocurre con las seales analgicas que pueden
ser difusas por su infinidad de valores a tomar las seales digitales son
precisas, aunque en el proceso de cambio de analgico a digital perdamos
informacin no es lo suficientemente grande como para alterar el resultado de
las operaciones a realizar. Ya ha quedado atrs el tiempo en el que para medir
una distancia larga se usaba una cinta mtrica muy larga, ahora con los nuevos
metros lser solo hace falta apuntar con el puntero a donde se quiere medir y
nos dir la distancia exacta. Cosas como esta es lo que hace que la tecnologa
digital se haya impuesto a la analgica, por su sencillez de manejo, su
comodidad y por la gran cantidad de informacin que nos da siempre por medio
de nmeros digitales, displays y pantallas que son muy rpidamente ledas y
esa informacin es al golpe d vista. Solo nos debemos preguntar que es mas
rpido leer un reloj digital o uno analgico.
II.2-DETECCIN DE LAS MAGNITUDES FSICAS:

Para la deteccin de magnitudes fsicas antes de nada se debe contar con el


material preciso para localizarlas y poder medirlas. La base de toda magnitud
es su medida y para ello se debe tomar una serie de precauciones y de prestar
la mxima atencin a lo que se hace para evitar los errores de medida por
parte del usuario. En esencia, el proceso de medicin consiste en comparar
una magnitud dada, con otra magnitud homognea tomada como unidad de
medida. Semejante comparacin no siempre se efecta directamente. Puede
determinarse el valor de la magnitud deseada, a partir de los valores de otras
magnitudes medidas directamente, utilizando los clculos indicados por ciertas
relaciones matemticas que responden a definiciones o a leyes de la
naturaleza. De acuerdo con esto, se establece una clasificacin de mediciones
directas e indirectas, cuyo alcance es relativo. En consonancia con el sistema
de medicin empleado, que incluye los instrumentos de medicin, una
magnitud que en un caso se mide indirectamente, en otro se puede medir de
modo directo y viceversa, todo depende de los medios empleados.
En la casi totalidad de los instrumentos analgicos empleados para medir las
magnitudes fsicas conocidas, el sujeto lo que observa directamente son las
desviaciones lineales del indicador de la escala, es decir, mide directamente
longitudes, que a partir de una serie de correlaciones intermedias propias del
instrumento, enlazan esa desviacin con la magnitud que se mide (por ejemplo:
termmetros, voltmetros, ampermetros, manmetros, polarmetros,
cronmetros, etc.). Los instrumentos digitales transforman estas correlaciones
en impulsos elctricos, que aparecen como dgitos en una pantalla y an
cuando facilitan el proceso de medicin, su exactitud no supera a los
analgicos, que en ltima instancia, se emplean como patrones de correccin.

II.3-RAZN DE SER DE LA ELECTRNICA HISTORIA:


Difcilmente se encontrar alguien ms o menos conectado con la vida diaria
que no haya odo mencionar la Electrnica, pero muy pocos saben en qu
consiste. Explicar que "es la rama de la ingeniera elctrica que trata de los
aparatos que operan mediante el flujo de haces de electrones en el vaco o en
un gas a baja presin" no aclara mucho la importancia extraordinaria de esta
rama joven de la ciencia. Sin embargo, a cada instante se estn palpando sus
frutos. Los tubos de nen, las puertas que abren con "ojo elctrico", el
telgrafo, el teletipo de las agencias periodsticas, las telefotos, la radio a
transistores, el radar, la televisin, la telefona celular, y las computadoras son
algunos de los mltiples aparatos o dispositivos que se deben a ella. Su
reinado comenz a construirse con el descubrimiento del tubo de vaco por
Thomas Alva Edison. La electrnica es el imperio del tubo. El perodo de mayor
desarrollo va desde 1928 hasta la fecha, cuando continan perfeccionndose
diversos ingenios y prodigios, entre los cuales debe mencionarse la televisin
en colores, que salva muchos obstculos iniciales.
Apenas inventado el telgrafo en el primer decenio del siglo XIX, se pens en
transmitir por alambres no solo sonidos, sino tambin imgenes. El propsito
no era fcil de lograr. Una palabra se compone de slabas y la slaba de letras,
de manera que la descomposicin necesaria para transmitir una despus de la
otra las partes constitutivas de un mensaje oral no presenta dificultades. El
cerebro "suma" los sonidos que recibe y obtiene el pensamiento completo.
Pareca imposible hacer lo mismo para transmitir un mensaje visual. Los
primeros investigadores pensaron, no obstante, que ello poda hacerse
descomponiendo la imagen y envindola por partes a un receptor, donde deba
ser reconstruida para que el ojo humano la viera completa. Los fragmentos
deban llegar a la pantalla receptora con suficiente rapidez para que el
espectador tuviera la sensacin de ver la imagen de una sola vez, debido a que
en la retina la imagen no se borra inmediatamente despus de captada, sino
que permanece un breve lapso. Esta "permanencia retiniana", que en el fondo
es un defecto en la visin humana, es la que ha hecho posible la televisin. Los
mismos principios que trataron de aplicar los investigadores del siglo pasado
son los que ahora se aplican, aunque muy perfeccionados y afinados. En el
moderno receptor de TV nos parece ver la pantalla iluminada globalmente por
la imagen, pero eso no ocurre en realidad. Nunca hay iluminacin ms de un
punto, con un pequesimo fragmento de la imagen transmitida, y luego otro
punto, y otro y otro hasta infinito, en una vertiginosa sucesin, dando al
espectador la sensacin de que est viendo imgenes completas.
El primer aparato capaz de transmitir imgenes a una distancia apreciable fue
ideado por el abate Giovanni Caselli, de Siena, en 1855. Lo denomin
"pantelgrafo", y fue perfeccionado en Francia, establecindose diez aos ms
tarde la lnea Pars Lyon. El sistema era simple y muy ingenioso. Quien
deseaba enviar un mensaje escriba con una pluma untada con tinta aislante,
sobre una delgada lmina de metal; sta era colocada en el aparato transmisor
y "explorada" por una punta de platino que la recorra de arriba abajo y de
derecha a izquierda. Cuando la punta tocaba con lo escrito, se interrumpa el
contacto elctrico entre la punta y la superficie metlica, debido a la condicin
aislante de la tinta. Por medio de un circuito elctrico esta interrupcin era
transformada en una corriente elctrica que se transmita a lo largo de la lnea
hasta el aparato receptor, que estaba construido por una hoja impregnada de
cianuro de potasio. Sobre esta se desplazaba una punta de diamante con
movimientos exactamente sincrnicos con aquellos de la punta exploradora del
aparato transmisor. Una y otra se encontraban siempre en la misma posicin
respecto a la lmina metlica o a la hoja de papel, ambas de igual formato. Si
una se mova en Pars la otra se mova exactamente igual en Lyon. La
corriente elctrica opera una reaccin qumica sobre el cianuro de potasio, que
es incoloro, transformndolo en color azul. De esta manera, mientras la punta
receptora reciba corriente elctrica, tornaba azul la superficie del papel que
estaba tocando; cuando la corriente elctrica se interrumpa, la superficie del
papel tocada por la punta, quedaba blanca. La escritura se reproduca en
blanco mediante este procedimiento en la hoja receptora, cada vez que la
punta de la oficina transmisora entraba en contacto con la tinta aislante en que
estaba escrito el mensaje.
II.4-SISTEMAS ANALGICOS:

Un sistema analgico contiene dispositivos que manipulan cantidades fsicas


representadas en forma analgica. En un sistema de este tipo, las cantidades
varan sobre un intervalo continuo de valores. Por ejemplo, en un receptor de
radio la amplitud de la seal de salida para una bocina puede tener cualquier
valor entre cero y su lmite mximo. Otros sistemas analgicos comunes son
amplificadores de audio, equipos de cinta magntica para grabacin y
reproduccin y el odmetro (cuenta kilmetros) de los automviles.
Las seales analgicas por poder tomar cualquier valor dentro de un rango,
son seales mas difciles de tratar y de gestionar que las seales digitales que
solo pueden tomar 2 valores 1 o 0, con lo q se reduce su posible error y se
aumenta su precisin a la hora de realizar clculos con ellas.
II.5-LA BASE DE LA TECNOLOGA DIGITAL:

El sistema digital utiliza nmeros para representar un objeto concreto o una


idea abstracta. La digitalizacin es el proceso de convertir el objeto o la idea en
un cdigo numrico. La base de la tecnologa digital corresponde a un sistema
de codificacin con slo dos nmeros ceros y unos que le da su nombre de
binaria. Cada lugar numrico en el sistema es un BIT. En el mundo digital los
bits son cosas; ocupan espacio; tardan tiempo en moverse de un lugar a otro.
Una coleccin de bits puede describirse y contarse, casi igual que todas las
cosas.8 El modo ms comn de contar los bits de un sistema es por byte, o
conjuntos de ocho bits, aunque la tecnologa computacional abandon el byte
como objeto hace varias dcadas.
Los bits, bytes, 1 y 0 son la base abstracta de la tecnologa digital pero a la
hora de transformar esas ideas plasmadas en papel a circuitos fsicos la base
de la tecnologa digital son los circuitos TTL siglas que provienen del ingles
lgica transistor transistor. Esta familia de circuitos es de las ms utilizadas.
II.6-SISTEMAS DIGITALES:

Un sistema digital es cualquier dispositivo destinado a la generacin,


transmisin, procesamiento o almacenamiento de seales digitales.
Para el anlisis y la sntesis de sistemas digitales binarios se utiliza como
herramienta el lgebra de Boole.
Los sistemas digitales pueden ser de dos tipos:
Sistemas digitales combinacionales: Aquellos en los que sus salidas slo
depende del estado de sus entradas en un momento dado. Por lo tanto, no
necesita mdulos de memoria, ya que las salidas no dependen de los estados
previos de las entradas.
Sistemas digitales secuenciales: Aquellos en los que sus salidas dependen
adems del estado de sus entradas en un momento dado, de estados previos.
Esta clase de sistemas necesitan elementos de memoria que recojan la
informacin de la 'historia pasada' del sistema.
Para la implementacin de los circuitos digitales, se utilizan puertas lgicas
(AND, OR y NOT), construidas generalmente a partir de transistores. Estas
puertas siguen el comportamiento de algunas funciones del booleanas.
Todo esto tanto lgebra de Boole como sistemas combinacionales y
secuenciales los veremos desarrollados en los siguientes mdulos de manera
mas precisa y detallada as como la construccin de circuitos bsicos digitales.
II.7-CONVERSIONES ANALGICO/DIGITAL Y DIGITAL/ANALGICO:

CONVERSION DE ANALOGICO A DIGITAL:


Un convertidor A/D toma un voltaje de entrada analgico y despus de cierto
tiempo produce un cdigo de salida digital que representa la entrada analgica.
El proceso de conversin A/D es generalmente ms complejo y largo que el
proceso D/A, y se han creado y utilizado muchos mtodos.

Varios tipos importantes de ADC utilizan un convertidor D/A como parte de sus
circuitos. En la figura es un diagrama de bloque general para esta clase de
ADC. La temporizacin para realizar la operacin la proporciona la seal de
reloj de entrada.
La unidad de control contiene los circuitos lgicos para generar la secuencia
de operaciones adecuada en respuesta al comando de INICIO, el cual
comienza el proceso de conversin.
El comparador con amplificador operacional tiene dos entradas analgicas y
una salida digital que intercambia estados, segn qu entrada analgica sea
mayor.
La operacin bsica de los convertidores A/D de este tipo consta de los pasos
siguientes:
1. El comando de INICIO pasa ALTO, dando inicio a la operacin.
2. A una frecuencia determinada por el reloj, la unidad de control modifica
continuamente el nmero binario que est almacenado en el registro.
3. El nmero binario del registro es convertido en un voltaje analgico, VAX,
por el convertidor D/A.
4. El comparador compara VAX con la entrada analgica VA. En tanto que
VAX < VA, la salida del comparador permanece en ALTO. Cuando VAX
excede a VA por lo menos en una cantidad = VT (voltaje de umbral), la salida
del comparador pasa a BAJO y suspende el proceso de modificacin del
nmero del registro. En este punto, VAX es un valor muy aproximado de VA, y
el nmero digital del registro, que es el equivalente digital de VAX, es asimismo
el equivalente digital de VA, en los lmites de la resolucin y exactitud del
sistema.
5. La lgica de control activa la seal de fin de conversin, FDC, cuando se
completa el proceso de conversin.

ADQUISICIN DE DATOS
Existen muchas aplicaciones en que los datos analgicos tienen que ser
digitalizados (convertidos en digital) y transferidos a la memoria de una
computadora.
El proceso por el cual la computadora adquiere estos datos analgicos
digitalizados se conoce como adquisicin de datos.
La computadora puede ejecutar varias tareas con los datos, segn la
aplicacin. En una aplicacin de control de proceso, la computadora puede
examinar los datos o realizar clculos con ellos para determinar que salidas de
control generan.

CARACTERSTICAS DEL CONVERTIDOR ANALGICO A DIGITAL


A la salida digital de un convertidor analgico a digital ideal de 4 bits se
grfica en funcin del voltaje de entrada analgica en la siguiente Figura.
De manera anloga a lo que ocurre con los convertidores digitales a
analgicos, la resolucin de un convertidor analgico a digital se define de dos
maneras. Primero, es el nmero mximo de cdigos de salida digital.
Esta expresin de la resolucin del convertidor es la misma que en el caso del
convertidor analgico y se repite aqu:
Resolucin = 2n
La resolucin tambin se define como la razn de cambio del valor en el
voltaje de entrada, Vi, que se necesita para cambiar en 1 LSB la salida digital.

CONVERSION DE DIGITAL A ANALOGICO:


Bsicamente, la conversin D/A es el proceso de tomar un valor
representado en cdigo digital (como binario directo o BCD) y convertirlo en un
voltaje o corriente que sea proporcional al valor digital. En la siguiente figura se
muestra el diagrama a bloques de un convertidor D/A comn de cuatro bits.
Las entradas digitales D, C, B y A se derivan generalmente del registro de
salida de un sistema digital. Los 24 = 16 diferentes nmeros binarios
representados por estos bits.
Por cada nmero de entrada, el voltaje de salida del convertidor D/A es un
valor distinto. De hecho, el voltaje de salida analgica Vsal es igual en volts al
nmero binario. Tambin podra tener dos veces el nmero binario o algn otro
factor de proporcionalidad. La misma idea sera aplicable si la salida del D/A
fuese la corriente Isal. En general la salida analgica = K x entrada digital
Donde K es el factor de proporcionalidad y tiene un valor constante para un
DAC dado. Claro que la salida analgica puede ser un voltaje o una corriente.
Cuanto es un voltaje, K tiene unidades de voltaje y, cuando es una corriente, D
tiene unidades de corriente. Para el DAC de la figura anterior K=1V as que
Vsal = (1V) X entrada digital. Se puede utilizar la expresin anterior para
calcular Vsal para cualquier valor digital de entrada.

SALIDA ANALGICA
Desde el punto de vista tcnico, la salida de un DAC no es una cantidad
analgica ya que slo puede tomar valores especficos, como los 16 posibles
niveles de voltaje para Vsal.
De este modo, y en este sentido, la salida en realidad es digital.
Sin embargo, como se ver ms adelante, se puede reducir la diferencia
entre dos valores consecutivos al aumentar el nmero de diferentes salidas,
mediante el incremento del nmero de bits de entrada.
Esto permite producir una salida cada vez ms similar a una cantidad
analgica, la que cambia de manera continua sobre un rango de valores.
RESOLUCIN (tamao de paso)
La resolucin de un convertidor D/A se define como la menor variacin que
puede ocurrir en la salida analgica como resultado de un cambio en la entrada
digital.
La resolucin siempre es igual al factor de ponderacin del LSB y tambin se
conoce como tamao de paso ya que es la cantidad de Vsal.
A continuacin se muestra la figura donde se ilustran estas ideas, donde las
salidas de un contador binario de cuatro bits son las entradas al DAC.

CDIGO DE ENTRADA BCD


Muchos convertidores D/A utilizan un cdigo de entrada BCD donde se
emplean grupos de cdigos de cuatro bits cada dgito decimal.
Cada grupo de cdigos de cuatro bits puede variar de 0000 a 1001, de
manera que las entradas BCD representan cualquier nmero decimal de 00 a
99.
Dentro de cada grupo de cdigos de factores de ponderacin de los
diferentes bits se proporcionan igual que el cdigo binario (1, 2, 4, 8), pero los
factores de ponderacin relativos para cada grupo son diferentes por un factor
de 10.
CARACTERSTICAS DEL CONVERTIDOR DIGITAL A ANALGICO
Se plantearn 3 preguntas cuyas respuestas describen las caractersticas
ms importantes de un convertidor digital a analgico.
Cuantos valores de salida puede proporcionar el convertidor digital a
analgico?
2. Cuanto cambiar el voltaje de salida analgica en respuesta a un cambio
en el BIT menos significativo de la palabra digital de entrada?
3. Cual es el cambio en el voltaje de salida analgica producida por una
palabra digital de entrada?
II.8-ORDENADORES PROCESADORES DE INFORMACIN:

Un ordenador es una mquina electrnica utilizada para el tratamiento digital


de la informacin, que funciona de esta forma:
Recibe datos de entrada a travs de diversos medios.
Est controlado por programas.
Realiza clculos.
En l se producen datos de salida.
Hay dos tipos de ordenadores:
-Los centrales: Las grandes empresas, los centros de investigacin o los
organismos pblicos, emplean multitud de datos que son manejados y
consultados al mismo tiempo por un gran nmero de personas. Estas tareas
slo son posibles con el uso de grandes ordenadores centrales que son
controlados por tcnicos especializados.
-Los personales: El ordenador personal o PC (personal computer) est
pensado para ser manejado por un solo usuario. Estos ordenadores son muy
tiles tambin para las pequeas empresas. Cada vez van hacindose ms y
ms potentes, pudiendo ser de sobremesa o porttiles. La mayor parte son
compatibles con el modelo estndar fijado por la empresa IBM, aunque tambin
existen otros, Como los Macintosh, fabricados por la firma Apple, que no siguen
las pautas de este modelo.
Las aplicaciones del ordenador
Un ordenador es una mquina potente y verstil, que permite realizar funciones
muy diferentes.
El ordenador se ha convertido en una herramienta imprescindible casi en
cualquier trabajo. Su capacidad para manejar datos con gran velocidad permite
mejorar la organizacin y la gestin de los recursos de la empresa y agiliza los
trmites de administracin y contabilidad.
Gracias al incremento de las posibilidades de uso y a la reduccin de sus
dimensiones, los ordenadores personales se han ido introduciendo en muchos
hogares, en los que han ido provocando cambios en las formas de ocio, el
acceso a la informacin, el trabajo desde casa y el autoaprendizaje.
La informtica surge como una nueva rama de la ciencia y la tecnologa, y
rene el conjunto de conocimientos y tcnicas para el tratamiento de la
informacin en forma digital.
La rapidez y la capacidad de clculo de los ordenadores son muy tiles para la
ciencia, pues facilitan la toma de mediadas y el anlisis de datos.
Adems permiten la simulacin y verificacin de ciertos procesos fsicos,
biolgicos, socioeconmicos, etc.
Componentes bsicos de un ordenador personal
La parte fsica de un ordenador (hardware) est constituida por una carcasa a
la que se le conectan una serie de elementos externos o perifricos.
En la caja o carcasa se encuentran distintos elementos, como por ejemplo:
El microprocesador o unidad central de proceso (CPU).
La memoria RAM o memoria de trabajo, en la que se cargan temporalmente los
programas y los datos necesarios en cada instante.
Una serie de puertos con terminales de conexiones al exterior.
Los perifricos son todos los dispositivos que permiten la comunicacin con la
CPU. Los datos procesados por los perifricos pueden ser de entrada, de
salida o de entrada y salida.
El conjunto de programas que dirigen el funcionamiento del hardware
constituye el software. Los programas se pueden dividir en dos clases:
programas de aplicacin y sistemas operativos.
Los de aplicacin (tambin llamados aplicaciones) permiten la utilizacin
especfica de la mquina segn las necesidades del usuario.
Hay muchos tipos de programas, que se pueden clasificar en las siguientes
categoras:
Programas de entretenimiento.
Programas cientficos.
Programas de consulta.
Programas de comunicaciones.
Programas de ofimtica.
Programas didcticos.
Programas de diseo y anlisis.
Programas para la produccin.
II.9-AVANCES DE LA ELECTRNICA DIGITAL:

Dados los avances tecnolgicos de nuestra poca, en donde tal parece que
la gran mayora de los equipos y dispositivos elctricos tienden a digitalizarse,
es decir, las perillas e interruptores para seleccionar su funcionamiento
adems de los diales e indicadores en donde se manifiesta su punto de ajuste
seleccionado, se han sustituido por teclados, botones pulsadores y exhibidores
alfanumricos respectivamente, con la capacidad adicional de memorizar las
selecciones de operacin deseadas, para que al da siguiente lo utilicemos
exactamente con las mismas funciones que seleccionamos hoy, con
necesidades de ajuste mnimas o nulas. Esto es consecuencia de los avances
de la electrnica digital, la cual est invadiendo nuestro mundo analgico y
estamos viviendo una poca en la que la frontera entre los trminos ya
populares en nuestro idioma software y hardware es cada vez es ms
difusa, los avances tecnolgicos han logrado que el significado de estos
trminos empiecen a traslaparse, ya que la tendencia de la electrnica digital
es hacia la programacin, debido a la aparicin de dispositivos programables y
a los lenguajes de descripcin de hardware, que permiten mediante un
programa configurar su funcionamiento, adems de la posibilidad implcita de
simular su desempeo en una computadora y corregir los errores antes de
programar los dispositivos.
Dada la evolucin vertiginosa que han alcanzado los dispositivos digitales, es
necesario conocer y trabajar con plataformas que permitan el control de
sistemas en tiempo real, as como tambin se requiere del conocimiento de
metodologas de diseo hardware/software para la implementacin eficiente de
sistemas de propsito especfico.
La era digital ha comenzado hace poco tiempo, prcticamente todo es digital o
funciona o lo gestiona un sistema digital. El gran avance de la electrnica digital
en cada uno de sus campos:
En comunicaciones, como por ejemplo la telefona mvil, la velocidad de
comunicacin entre los ordenadores y sus perifricos, las redes WIFI.
En tamao, los aparatos digitales cada vez son mas pequeos, quien no se
acuerda de la primera generacin de mviles denominada familiarmente
ladrillos por su gran tamao a los telfonos de ultima generacin que
cualquiera puede guarda en un bolsillo sin problema y por supuesto en
informtica los ordenadores porttiles cada vez mas pequeos.
En velocidad, se han logrado en base a las nuevas tcnicas de fabricacin y de
las combinacin de tecnologas q la conmutacin de las puertas sea mucho
mas rpida y mas fiable consiguiendo as un aumento de procesado como en
los ordenadores consiguiendo velocidades de hasta 4 Ghz.
ELECTRONICA DIGITAL I

Mdulo III:
Sistemas de Numeracin los Nmeros Binarios
III.1- SISTEMAS DE NUMERACIN:

En el mundo existen diversos sistemas de numeracin ms o menos


empleados, evidentemente el mas usado es el sistema decimal pero a parte de
este sistema tambin hay otros muy empleados pero menos conocidos para la
inmensa mayora como pueden ser el sistema binario, octal, hexadecimal, a
continuacin nos centraremos en el estudio de los sistemas binario y
hexadecimal que son los utilizados en la electrnica digital.

III.2- SISTEMA DE NUMERACIN BINARIO:

A diferencia del sistema decimal en que cada dgito puede adquirir diez
valores diferentes del 0 al 9, en el sistema binario slo puede adquirir dos
valores 0 y 1, llamados bits, o sea que el sistema se basa en las potencias de
2.
Para comprender por qu el sistema binario es el que se ha escogido para su
utilizacin en los sistemas digitales, slo es necesario reflexionar que la mayor
parte de componentes elctricos y electrnicos tienen slo dos estados
estables.
Conversin de binario a decimal y de decimal a binario:
Decimal a Binario.
Para obtener de un nmero decimal su representacin en el sistema binario
debemos dividir el primero por 2 siendo el resto de cada una de las divisiones
ledo de derecha a izquierda los que compondrn el nmero binario.

Binario a Decimal.

Para transformar un nmero representado como binario en decimal


multiplicamos cada cifra del binario por 2 elevado a una que ira disminuyendo
hasta llegar a cero. Para determinar la primera contamos las cifras del binario
(5 en este caso) y disminuimos dicho nmero en 1 unidad (4 en el ejemplo).

III.3- SISTEMA DE NUMERACIN HEXADECIMAL:

El sistema hexadecimal un sistema de numeracin de diecisis dgitos usando


del 0 al 9 y las letras A = 10, B = 11, C = 12, D = 13, E = 14 y F = 15.
El sistema hexadecimal es posicional y por ello el valor numrico asociado a
cada signo depende de su posicin en el nmero, y es proporcional a las
diferentes potencias de la base del sistema que en este caso es 16.
Por ejemplo: 3E0,A (16) = ( 316^2) + ( E16^1 ) + ( 0160^0 ) + ( A16^-1 ) =
( 3256 ) + ( 1416 ) + ( 01 ) + ( 100 ,0625 ) = 992,625

La tabla de conversin de decimal a binario y a hexadecimal es la siguiente:

Decimal Binario Hexadecimal

0 0000 0

1 0001 1

2 0010 2

3 0011 3
4 0100 4

5 0101 5

6 0110 6

7 0111 7

8 1000 8

9 1001 9 Para pasar de decimal a hexadecimal se


10 1010 A divide el nmero decimal y los cocientes
sucesivos por 16 hasta obtener un cociente
11 1011 B
igual a 0. El nmero hexadecimal buscado
12 1100 C ser compuesto por todos logros obtenidos en
13 1101 D orden inverso a su obtencin. Ej.:

14 1110 E

15 1111 F

1000 16

40 62 16

8 14 3

1000(10)=3E8(16)

Para convertir una fraccin decimal a hexadecimal la fraccin decimal se


multiplica por 16, obteniendo en la parte entera del resultado el primer dgito de
la fraccin hexadecimal buscada, y se repite el proceso con la parte
fraccionaria de este resultado. El proceso se acaba cuando la parte fraccionaria
desaparece o hemos obtenido un nmero de dgitos que nos permita no
sobrepasar el mximo error que deseemos obtener por ejemplo para pasar a
hexadecimal la fraccin decimal 0.06640625.
0.06640625*16=1.0625
0.0625*16 = 1.0 Luego 0.06640625(10)=0.11(16)
Conversin de hexadecimal a decimal utilizamos el mismo sistema que para
pasar de binario a decimal solo que empleando potencias de 16 en lugar de
potencias de 2 por ejemplo para convertir 2CA se hara de la siguiente manera:

Conversin de hexadecimal a binario: para convertir un nmero hexadecimal a


binario, se sustituye cada dgito hexadecimal por su representacin binaria
segn la tabla por ejemplo para pasar el nmero 2BC a binario:

2 B C

0010 1011 1100

Finalmente l nmero hexadecimal en binario es igual a: 001010111100

III.4.- LOS CDIGOS:

Los cdigos ms empleados para la numeracin en binario son el binario


natural y el cdigo BCD para la generacin del binario natural se usara el
sistema decimal y se convertira a binario por ejemplo:
DECIMAL BINARIO
0 0
1 1
2 10
3 11
4 100
5 101
6 110
7 111
8 1000
9 1001
10 1010
11 1011
12 1100
13 1101
14 1110
15 1111

Esto realizado para los 16 primeros nmeros decimales se empleara para


cualquier nmero decimal por conversin directa.
El otro sistema ms empleado el BCD natural que basa en representar cada
dgito decimal a su correspondiente binario natural. Cada dgito corresponde a
un grupo de 4 bits.
El cdigo BCD es un cdigo ponderado; a cada BIT le corresponde un valor
de acuerdo con la posicin que ocupa, igual que el binario natural. Las
posiciones son: 8-4-2-1.
La representacin del 1 al 9 corresponde con el binario natural, pero a partir del
nmero decimal 10, se precisan dos grupos de 4 bits por dgito.
Ejemplo: el nmero 13.
0001 0011
13
Para codificar un nmero decimal de N dgitos se requieren N grupos de 4 bits.
Ejemplo: 2001= 0010 0000 0000 0001
2 = 0010
0 = 0000
0 = 0000
1 = 0001
III.5- CDIGOS ESPECIALES:

Existen diversos tipos de cdigos dos ya los vimos anteriormente y otros se


vern a continuacin y otros solo sern comentados. Algunos cdigos son:
-Binario natural
-BCD segn sea ponderado o no.

Ponderado
Natural: Comentado con anterioridad.
Aiken
5421
No Ponderado
Exceso 3: Cada combinacin se obtiene sumando el valor 3 a cada
combinacin binaria BCD natural.
Correspondencia entre decimal, BCD natural y BCD exceso 3:
Decimal BCD natural BCD exceso 3
0 0000 0011
1 0001 0100
2 0010 0101
3 0011 0110
Cada nmero BCD exceso a 3 es igual a su correspondencia BCD natural
ms 3, resulta interesante de cara a las unidades aritmticas, especialmente en
cuanto a las operaciones de suma.

-Continuos
Gray: Este cdigo resulta interesante en aplicaciones industriales, ya que
reduce las posibilidades de fallos por errores en el cdigo. Se emplea
codificadores de posicin de un eje, obteniendo una combinacin binaria
correspondiente a una posicin angular, algo muy utilizado en robtica y en
conversiones de magnitudes analgicas a digitales.
Se denomina como cdigo progresivo, en los que cada combinacin difiere de
la anterior y siguiente en uno de sus dgitos. Tambin conocido como cdigos
continuos, cuando en la primera y ltima combinacin difieren en un solo BIT y
se les denomina cclicos.
Una de las aplicaciones ms empleadas es en los transconductores de
posicin, angular o lineal. En robtica, las posiciones angulares de los ejes se
detectan mediante unos discos codificados (encoders) que proporcionan una
combinacin binaria de cdigo Gray correspondiente a una posicin, pueden
dar informacin sobre la velocidad del movimiento.
Si la deteccin es ptica, en el disco se encuentran sectores transparentes y
opacos, en una de las caras se aplica una fuente de luz (fototransistores) y
dependiendo de la posicin del disco, la luz llegar a uno u otros sensores,
segn la posicin del disco se producirn diferentes combinaciones de
sensores activados y no activados.
Jonson: Es el cdigo binario continuo y cclico cuya capacidad de codificacin
viene dada por 2n, siendo n el nmero de bits. Para codificar los dgitos
decimales se necesitarn por lo tanto 5 bits:

Dgito decimal Cdigo Johnson Dgito decimal Cdigo Johnson

0 00000 5 11111

1 00001 6 11110

2 00011 7 11100

3 00111 8 11000

4 01111 9 10000

Dada la simplicidad del diseo de contadores que lleven el cmputo en este


cdigo, se utiliza en el control de sistemas digitales sencillos de muy alta
velocidad.
Detectores de errores
Biquinario
2 entre 5
Con BIT de paridad
Corrector de errores
Hamming
Esto en cuanto a lo que se refiere a cdigos binarios despus tambin existen
otros cdigos no binarios que son los cdigos alfanumricos dentro de estos
cdigos nos encontramos:
Cdigo ASCII: American Standard Code for Information Interchange (Cdigo
Estadounidense Estndar para el Intercambio de Informacin) es un cdigo de
caracteres basado en el alfabeto latino. Creado aproximadamente en 1963 por
el Comit Estadounidense de Estndares (ASA) como una refundicin o
evolucin de los conjuntos de cdigos utilizados entonces en telegrafa. Ms
tarde se incluyen las minsculas y se redefinen algunos cdigos de control para
formar el cdigo conocido como US-ASCII.
Casi todos los sistemas informticos de hoy en da utilizan el cdigo ASCII o
una extensin compatible para representar textos y para el control de
dispositivos que manejan texto.
Define 128 cdigos posibles, dividido en 4 grupos de 32 caracteres, (7 bits de
informacin por cdigo), aunque utiliza menos de la mitad, para caracteres de
control, alfabticos (no incluye minsculas), numricos y signos de puntuacin.
Su principal ventaja, aparte de constituir un estndar, consiste en la ordenacin
alfabtica de los cdigos. En el ASCII extendido se amplia a 8 bits de
informacin por cdigo con lo que amplia de 128 a 256 caracteres este cdigo
extendido es el que se usa en la actualidad en los ordenadores y distintos
sistemas de programacin.

Cdigo estndar ISO-8859-1


ELECTRONICA DIGITAL I

Mdulo IV:
Operaciones con Nmeros Binarios
IV.1- SUMA BINARIA:

Para realizar las sumas en binario utilizaremos un sistema anlogo decimal.


Las sumas bsicas son:
0+0=0
0+1=1
1+0=1
1 + 1 = 10 (nmero 2 en binario)

Ejemplo: 100110101 + 11010101 =

Se comienza a sumar desde la izquierda, en el ejemplo, 1 + 1 = 10, entonces


escribimos 0 y "llevamos" 1. Se suma este 1 a la siguiente columna: 1 + 0 + 0 =
1, y seguimos hasta terminar todas la columnas (exactamente como en
decimal).

IV.1- RESTA BINARIA:

Para realizar las restas en binario utilizaremos un sistema anlogo al de las


sumas.
Las restas bsicas 0-0, 1-0 y 1-1 son evidentes:
00=0
10=1
11=0
La resta 0 - 1 se resuelve, igual que en el sistema decimal, tomando una
unidad prestada de la posicin siguiente: 10 - 1 = 1 y me llevo 1, lo que
equivale a decir en decimal, 2 1 = 1. Esa unidad prestada debe devolverse,
sumndola, a la posicin siguiente. Por ejemplo:

Restamos 17 - 10 = 7 Restamos 217 - 171 = 46

10001 11011001
-01010 -10101011
--------- ---------------
00111 00101110

IV.3- SUMA Y RESTA CON EL SISTEMA DE NUMERACIN


HEXADECIMAL:

Para realizar sumas y restas en hexadecimal convertiremos previamente el


nmero en binario realizaremos la operacin y volveremos a convertir a
hexadecimal, aplicando los conocimientos adquiridos en apartados anteriores.

4.- MULTIPLICACIN NMEROS BINARIOS:

El producto de nmeros binarios es semejante al decimal, ya que el 0


multiplicado por cualquier otro da 0, y el 1 es el elemento neutro del producto

Los productos bsicos son:


0*0=0
0*1=0
1*0=0
1*1=1
Por ejemplo: 10110 * 1001 =
5.- DIVISIN NMEROS BINARIOS:

La divisin se realiza en forma semejante al decimal, con la salvedad que las


multiplicaciones y restas internas del proceso de la divisin se realizan en
binario.

Por ejemplo: 100010 / 110 =


ELECTRONICA DIGITAL I

Mdulo V:
lgebra y Boole
V.1- PRINCIPIOS DEL LGEBRA BOOLEANA:

El lgebra de Boole se llama as debido a George Boole, quien la desarroll a


mediados del siglo XIX. El lgebra de Boole denominada tambin lgebra de la
lgica, permite prescindir de la intuicin y simplificar deductivamente
afirmaciones lgicas que son todava ms complejos. En el lgebra de Boole
existen dos valores perfectamente diferenciados por 0 y 1 y dos operaciones
bsicas la suma (+) y el producto (x) por eso su gran utilidad en sistemas
digitales.
Dentro del lgebra existen dos elementos neutros uno para la suma otro para
el producto tal que:
A+0=A
Ax1=A
Propiedad conmutativa:
A+B=B+A
AxB=BxA
Propiedad distributiva de una operacin respecto de la otra:
Ley distributiva de la suma sobre el producto
A + (B x C) = (A + B) x (A + C)
Ley distributiva del producto sobre la suma
A x (B + C) = (A x B) + (A x C)
Existe un elemento denominado complementario:
A + A' = 1
A x A' = 0
Siendo A, B y C elementos distintos del lgebra.
V.2- TABLAS LGICAS O DE LA VERDAD:

Las tablas de verdad son un medio para describir la manera en que la salida
de un circuito lgico depende de los niveles lgicos que haya en la entrada del
circuito.
En una tabla se muestra que ocurre al estado de salida con cualquier grupo de
condiciones de entrada, los verdaderos valores de salida dependern del tipo
de circuito lgico.
El nmero de combinaciones de entrada ser igual a 2n para una tabla de
verdad con n entradas.
Dos de los teoremas ms importantes del lgebra booleana fueron enunciados
por el matemtico DeMorgan. Los Teoremas de DeMorgan son de gran utilidad
en la simplificacin de expresiones en las cuales se invierte un producto o
suma de variables. Los dos teoremas son:

(X + Y) = X * Y
(X * Y) = X + Y

La tabla de verdad ms sencilla podra ser por ejemplo la tabla de verdad de


una puerta and:
La expresin de salida sera F = X * Y

ENTRADAS SALIDAS
X Y F
0 0 0
0 1 0
1 0 0
1 1 1

Esta tabla nos da la informacin sobre como ser el valor de salida con
respecto al de entrada en este caso al ser una puerta and solo ser 1 si las dos
entradas son 1.
Las tablas de verdad son tiles para la construccin de circuitos lgicos solo
sabiendo el valor de salida con respecto a la entrada y aplicando los teoremas
de DeMorgan y los mtodos de simplificacin del lgebra de Boole y las tablas
de Karnaugh, por ejemplo:
F (A, B, C, D)=

A B C D F
0 0 0 0 1
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1

Aqu tenemos relacionadas las entradas A, B, C, D con la salida F el circuito


combinacional resultante de esta tabla es el que se muestra a continuacin:
V.3- PROPIEDADES:

Las propiedades del lgebra de Boole estn resumidas en una serie de leyes y
teoremas que son la forma bsica de desarrollar todos los clculos en este
lgebra las ms importantes son:
Idempotente respecto a la primera funcin: X + X = X
Idempotente respecto a la segunda funcin: X * X = X
Maximalidad del 1: X + 1 = 1
Minimalidad del 0: X * 0 = 0
Involucin: X ^ n = X
Inmersin respecto a la primera funcin: X + (X * Y) = X
Inmersin respecto a la segunda funcin: X * (X + Y) = X
Ley de DeMorgan respecto a la primera funcin: (X + Y)' = X' * Y'
Ley de DeMorgan respecto a la segunda funcin: (X * Y)' = X' + Y'

V.4- LEYES Y TEOREMAS:

A continuacin se presentan los teoremas principales del lgebra de Boole:

Teoremas sobre la UNICIDAD.


El elemento 0 es nico.
El elemento 1 es nico.

Teoremas sobre la EQUIPOTENCIA.


A+A=A
AxA=A

Teorema.
A+1=1
Ax0=0

Teoremas de ABSORCIN.
A + (A x B) = A
A x (A + B) = A

Teorema.
El elemento A' es nico.

Teorema.
Para toda A, A = A''

Teoremas de ABSORCIN
A x [(A + B) + C] = [(A + B) + C] x A = A
A + [(A x B) x C] = [(A x B) x C] = A

Teoremas sobre la ASOCIACIN.


A + (B + C) = (A + B) + C
A x (B x C) = (A x B) x C

Teoremas sobre la COMPLEMENTACIN.


A + (A' x B) = A + B
A x (A' + B) = A x B

Teoremas de DeMORGAN.
(A + B)'' = A' . B'
(A x B)' = A' + B'

Teorema.
(A x B) + (A' x C) + (B x C) = (A x B) + (A' x C)
(A + B) x (A' + C) x (B + C) = (A + B) x (A' + C)

Teorema.
(A x B) + (A x B' x C) = (A x B) + (A x C)
(A + B) x (A + B' + C) = (A + B) x (A + C)
Teorema.
(A x B) + (A x B') = A
(A + B) x (A + B') = A

V.5- TEOREMA DE DEMORGAN:

El teorema de DeMorgan es muy importante al tratar compuertas NOR y


NAND. Expresa que una puerta NOR que realiza la funcin (X + Y)' es
equivalente a la expresin funcin X * Y'. Similarmente, una funcin NAND
puede ser expresada bien sea por (X * Y)' o por x' + y' por esta razn, las
compuertas NOR y NAND tienen dos smbolos grficos distintos como se
muestra en la figura:

En vez de representar una puerta NOR por el smbolo grfico OR seguido por
un crculo, nosotros podemos representarla por un smbolo grfico AND
precedido por crculos en todas las entradas. El inversor AND para la
compuerta NOR teorema de DeMorgan y de la convencin de que los crculos
pequeos denotan complementacin. Similarmente la puerta NAND tambin
posee dos smbolos grficos.

Para ver cmo se utiliza la manipulacin del lgebra Booleana para simplificar
circuitos digitales considere el diagrama lgico de la siguiente figura. La salida
de la primera compuerta NAND es, por el teorema de DeMorgan, (A * B)' = A' +
B'. La salida del circuito es la operacin NAND de este trmino y B'.
X = [(A' + B) * B']'
Utilizando el teorema de DeMorgan dos veces, obtenemos:
X = (A' + B)' + B = A * B' + B
Note que el teorema de DeMorgan ha sido aplicado tres veces (para
demostrar su utilizacin) pero podra ser aplicado solamente una vez de la
siguiente manera:
X = [(A * B') * B']' = A * B' + B
La expresin para X puede simplificarse por aplicacin de las relaciones
mencionadas anteriormente
X = A * B' + B
= B + A * B'
= (B + A) * (B + B')
= (B + A) * 1
=B+A
=A+B
El resultado final produce una funcin OR y puede ser implementado con una
sola compuerta OR como se muestra en la figura parte (b). Uno Puede
demostrar que dos circuitos producen relaciones binarias idnticas Entrada -
Salida simplemente obteniendo la tabla de verdad para cada uno de ellos.

V.6- OPTIMIZACIN DE CIRCUITOS:

Para optimizar circuitos emplearemos todas las herramientas que conocemos


y disponemos a nuestro alcance y alguna nueva que todava no conocemos
como son las tablas de Karnaugh. Con la aplicacin de los teoremas del
lgebra de Boole y de las leyes d DeMorgan podremos simplificar cualquier
funcin de suma de productos o de productos de sumas para su
implementacin mediante puertas lgicas ya sean NAND o NOR, un ejemplo
de la optimizacin:

Con esta simplificacin utilizando el lgebra de Boole hemos conseguido


reducir el nmero de puertas lgicas para implementar el circuito.
ELECTRONICA DIGITAL I

Mdulo VI:
Las Puertas Lgicas Circuitos Digitales
Combinacionales
VI.1- FUNCIONES LGICAS:

Una funcin lgica es aquella funcin matemtica cuyas variables son binarias
y estn unidas mediante los operadores del lgebra de Boole. Existen distintas
formas de representar una funcin lgica, entre las que podemos destacar las
siguientes: Algebraica, Por tabla de verdad, Numrica, Grfica.

Algebraica: Se utiliza cuando se realizan operaciones algebraicas. A


continuacin se ofrece un ejemplo con distintas formas en las que se puede
expresar algebraicamente una misma funcin de tres variables.
a) F = [(A + BC) + ABC] + ABC
b) F = ABC + ABC + ABC + ABC
c) F = (A + B + C)(A + B + C)(A + B + C)(A + B + C)
d) F = BC + AB
e) F = (A + B)(B + C)
f) F = [(BC) (AB)]
g) F = [(A + B) + (B + C)]
a) puede proceder de un problema lgico planteado o del paso de unas
especificaciones a lenguaje algebraico.
b) y c) reciben el nombre expresiones cannicas de suma de productos la b), y
de productos de sumas la c); su caracterstica principal es la aparicin de cada
una de las variables (A, B y C) en cada uno de los sumandos o productos.
d) y e) son funciones simplificadas, esto es, reducidas a su mnima expresin.

Por tabla de verdad: Una tabla de verdad contiene todos los valores posibles
de una funcin lgica dependiendo del valor de sus variables. E nmero de
combinaciones posibles para una funcin de n variables vendr dado por 2n.
Una funcin lgica puede representarse algebraicamente de distintas formas
como acabamos de ver, pero slo tiene una tabla de verdad. La siguiente tabla
corresponde a la funcin lgica del punto anterior.
ABCF

0 0 0 0

0 0 1 0

0 1 0 1

0 1 1 0

1 0 0 1

1 0 1 1

1 1 0 1

1 1 1 0

La forma ms cmoda para ver la equivalencia entre una tabla de verdad y una
expresin algebraica es cuando esta ltima se da en su forma cannica. As, la
funcin cannica de suma de productos F = ABC + ABC + ABC + ABC nos
indica que ser 1 cuando lo sea uno de sus sumandos, lo que significa que
tendr por lo tanto cuatro combinaciones que lo sern (010 para ABC, 100
para ABC, 101 para ABC y 110 para ABC) siendo el resto de combinaciones
0. Con la funcin cannica de producto de sumas se puede razonar de forma
anloga, pero en este caso observando que la funcin ser 0 cuando lo sea
uno de sus productos.
Tambin es fcil obtener la tabla de verdad a partir de la funcin simplificada,
pero no as a la inversa.

Numrica: La representacin numrica es una forma simplificada de


representar las expresiones cannicas. Si consideramos el criterio de sustituir
una variable sin negar por un 1 y una negada por un 0, podremos representar
el trmino, ya sea una suma o un producto, por un nmero decimal equivalente
al valor binario de la combinacin. Poro ejemplo, los siguientes trminos
cannicos se representarn del siguiente modo (observe que se toma el orden
de A a D como de mayor a menor peso):
ABCD = 10112 = 1110
A + B + C + D = 01002 = 410
Para representar una funcin cannica en suma de productos utilizaremos el
smbolo n (sigma) y en producto de sumas n (pi), donde n indicar el
nmero de variables. As, la representacin numrica correspondiente a la
tabla de verdad del punto anterior quedar como:
F = 3(2, 4, 5, 6) = 3(0, 4, 6, 7)
Matemticamente se demuestra, que para todo trmino i de una funcin, se
cumple la siguiente ecuacin:
F = [ n(i)]' = n(2n-1-i )
A modo de ejemplo se puede utilizar esta igualdad para obtener el producto de
sumas a partir de la suma de productos del ejemplo anterior:
F = 3(2, 4, 5, 6) = [ 3(2, 4, 5, 6)]' ' = [ 3(0, 1, 3, 7)]' = 3(0, 4, 6, 7)

Grfica: La representacin grfica es la que se utiliza en circuitos y esquemas


electrnicos. En la siguiente figura se representan grficamente dos funciones
algebraicas, una con smbolos no normalizados, superior, y la otra con
normalizados, inferior (vanse los smbolos de las puertas lgicas).
VI.2- PUERTAS LOGICAS:

Un sistema digital que realiza diversas operaciones de cmputo. La palabra


Digital implica que la informacin que se representa en el computador por
medio de variables que toman un nmero limitado de valores. Estos valores
son procesados internamente por componentes que pueden mantener un
nmero limitado de estados discretos. Los dgitos decimales por ejemplo,
proporcionan 10 valores discretos (0...9). Como sabemos en la prctica, los
computadores funcionan ms fiablemente si slo utilizan dos estados 1 y 0.
Debido al hecho que los componentes electrnicos atienden a dos estados
(encendido / apagado) y que la lgica humana tiende a ser binaria (esto es,
cierto o falsa, si o no) se utiliza el sistema binario.
Los computadores digitales utilizan el sistema de nmeros binarios, que tiene
dos dgitos 0 y 1. Un dgito binario se denomina un BIT. La informacin est
representada en los computadores digitales en grupos de bits. Utilizando
diversas tcnicas de codificacin los grupos de bits pueden hacerse que
representen no solamente nmeros binarios sino tambin otros smbolos
discretos cualesquiera, tales como dgitos decimales o letras de alfabeto.
Utilizando arreglos binarios y diversas tcnicas de codificacin, los dgitos
binarios o grupos de bits pueden utilizarse para desarrollar conjuntos completos
de instrucciones para realizar diversos tipos de clculos.
La informacin binaria se representa en un sistema digital por cantidades
fsicas denominadas seales, Las seales elctricas tales como voltajes
existen a travs del sistema digital en cualquiera de dos valores reconocibles y
representan un a variable binaria igual a 1 o 0.
La lgica binaria tiene que ver con variables binarias y con operaciones que
toman un sentido lgico. Es utilizada para escribir, en forma algebraica o
tabular. La manipulacin y. procesamiento de informacin binaria. La
manipulacin de informacin binaria se hace por circuitos lgico que se
denominan puertas.
Las puertas son bloques del hardware que producen seales del binario 1 0
cuando se satisfacen los requisitos de entrada lgica. Las diversas puertas
lgicas se encuentran comnmente en sistemas de computadores digitales.
Cada puerta tiene un smbolo grfico diferente y su operacin puede
describirse por medio de una funcin algebraica. Las relaciones entrada -
salida de las variables binarias para cada compuerta pueden representarse en
forma tabular en una tabla de verdad.

VI.3- ESQUEMAS Y EXPRESIONES LOGICAS:

Puerta Not O Inversora:


Se trata de una operacin que solo maneja una variable de entrada y otra de
salida. La salida toma el estado opuesto o inverso del que tiene la entrada.

Tabla De La Verdad De La Puerta Inversora NOT


VALOR
VALOR SALIDA
ENTRADA
0 1
1 0

Puerta Or:
Cuando distintas variables lgicas se combinan mediante la funcin OR, el
resultado toma el estado alto, verdadero o 1 si alguna de ellas tiene dicho
estado se comporta como una suma lgica X = A + B.
Tabla De La Verdad De La Puerta Sumadora OR
VALOR A VALOR B VALOR SALIDA
0 0 0
0 1 1
1 0 1
1 1 1

Puerta Nor:
Esta puerta produce la funcin inversa de la puerta OR, es decir, la negacin
de la suma lgica de las variables de entrada. Su comportamiento es
equivalente a la de la puerta OR seguida de una NOT.

Tabla De La Verdad De La Puerta Sumadora Inversora NOR


VALOR A VALOR B VALOR SALIDA
0 0 1
0 1 0
1 0 0
1 1 0

Puerta And:
Cuando varias variables lgicas se combinan mediante la operacin lgica
AND, producen una variable de salida, que solo toma el nivel lgico 1 o
verdadero, si todas ellas tienen dicho nivel o estado se comporta como la
multiplicacin lgica X = A x B:

Tabla De La Verdad De La Puerta Multiplicadora AND


VALOR A VALOR B VALOR SALIDA
0 0 0
0 1 0
1 0 0
1 1 1

Puerta Nand:
La puerta NAND produce la funcin inversa de la AND, o sea, la negacin del
producto lgico de las variables de entrada. Acta como una puerta AND
seguida de una NOT X = (A x B)

Tabla De La Verdad De La Puerta Multiplicadora Inversora NAND


VALOR A VALOR B VALOR SALIDA
0 0 0
0 1 0
1 0 0
1 1 1

Puerta Or Exclusiva (Xor)


La salida de esta puerta es 1, estado alto o verdadero si cada entrada es 1
pero excluye la combinacin cuando las dos entradas son 1. La funcin OR
exclusiva tiene su propio smbolo grfico o puede expresarse en trminos de
operaciones complementarias AND, OR.

= = +

Tabla De La Verdad De La Puerta OR Exclusiva (XOR)


VALOR A VALOR B VALOR SALIDA
0 0 0
0 1 1
1 0 1
1 1 0

PUERTA NOR EXCLUSIVA (XNOR)

= = +

Tabla De La Verdad De La Puerta NOR Exclusiva (XNOR)

VALOR A VALOR B VALOR SALIDA


0 0 1
0 1 0
1 0 0
1 1 1

VI.4- OBTENCIN DE TABLAS DE LA VERDAD:

Para la obtencin de tablas de verdad a partir de las funciones dadas siempre


se debe obtener antes de nada la funcin cannica de esa funcin y en caso de
que ya este en su forma cannica se podr realzar la tabla de verdad. Por
ejemplo:
Dada la funcin F = XYZ + XYZ + XYZ + XYZ + XYZ + XYZ para realizar su
tabla en primer lugar vemos si esta en forma cannica y en este caso si lo esta,
lo siguiente ser escribir las combinaciones binarias para este caso que son 3
variables y ver para que casos esta funcin es 1.Considerando que XYZ es
igual a 101, etc.

ENTRADAS SALIDAS
X Y Z F
0 0 0 1
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
VI.5- SISTEMAS DE SIMPLIFICACIN:

Por simplificacin de una funcin lgica se entiende la obtencin de su


mnima expresin. A la hora de implementar fsicamente una funcin lgica se
suele simplificar para reducir as la complejidad del circuito. Dentro de los
posibles mtodos de simplificacin que existen los ms habituales son la
simplificacin algebraica y el mtodo de Karnaugh aparte de estos dos
mtodos que veremos en las siguientes unidades didcticas de forma mas
extensa existe otro mtodo tambin muy empleado que es el mtodo Quine-
McClouskey que no se explicara dado que es un mtodo bastante engorroso y
que con los otros dos mtodos abarcamos todo lo necesario para la
simplificacin. Sin lugar a duda el ms empleado es el de las tablas de
Karnaugh puesto que al ser un mtodo grafico es muy intuitivo y con un poco
de prctica es muy fcil y muy rpido de utilizar sin apenas realizar ninguna
operacin.
VI.6- MTODOS MINTERM Y MAXTERM:

Mintrmino: trmino producto en el que cada variable aparece una vez y slo
una, bien complementada o sin complementar. La forma cannica disyuntiva o
de mintrminos es una suma compuesta slo de mintrminos.
Existen 2n mintrminos de n variables.
Dada una lista completa de los mintrminos de n variables, si a cada una de las
n variables se le asigna el valor 0 o 1, entonces slo un mintrmino de la lista
tomar el valor 1 y los otros el valor 0.
Forma cannica disyuntiva o de mintrminos. Por ejemplo: para 3 variables hay
8 mintrminos que son:
x'y'z, 'x'y'z, x'yz', x'yz, xy'z', xy'z, xyz', xyz
Para xyz = 110, slo el mintrmino xyz' toma valor 1, el resto toma el valor 0.
Una funcin puesta como forma cannica disyuntiva sera:
g(x,y,z)= x'y'z'+x'yz'+xyz
La frmula de conmutacin de n variables formada sumando los 2n
mintrminos describe una funcin idnticamente 1.
Teorema: Cada funcin de conmutacin completamente especificada puede
expresarse en forma cannica de mintrminos.
La forma cannica de mintrminos de una funcin de conmutacin completa es
nica.
Notacin m: Cada mintrmino se representa de la forma mX donde X es un
nmero asociado a cada mintrmino de forma que:
Se establece un orden entre las variables. Ej. (x1,x2,x3)
Se asocia un 0 a cada variable complementada
Se asocia un 1 a cada variable sin complementar
X se obtiene de interpretar en base 2 el cdigo obtenido. Ej: x1x2x3 -> 010 -
> 3 -> m3
Por ejemplo:
F(x1,x2,x3) = x1x2x3+x1x2x3+x1x2x3+x1x2x3
F(x1,x2,x3) = m0 + m2 + m3 + m7 = m(0,2,3,7)
Primer teorema de expansin. Para toda funcin de conmutacin
completamente especificada se tiene que:
f(x1,,xi,...,xn) = xif(x1,,1,...,xn)+xif(x1,,0,...,xn)
Permite obtener la forma cannica de mintrminos por uso repetido.
Toda funcin de conmutacin completamente especificada puede escribirse
como:

Aplicacin del primer teorema de expansin a funciones de tres variables


f(x,y,z)=x'f(0,y,z)+xf(1,y,z)
Aplicamos de nuevo a la variable y:
f(x,y,z)=x'(y'f(0,0,z)+yf(0,1,z))+x(y'f(1,0,z)+yf(1,1,z))=
=x'y'f(0,0,z)+x'yf(0,1,z)+xy'f(1,0,z)+xyf(1,1,z)
Aplicamos a la variable z:
f(x,y,z)=x'y'z'f(0,0,0)+x'y'zf(0,0,1)+x'yz'f(0,1,0)++x'yzf(0,1,1)
+xy'z'f(1,0,0)+xy'zf(1,0,1)+xyz'f(1,1,0)+xyzf(1,1,1)
Los mintrminos que aparecen en la forma cannica de la funcin identifican
los casos en que sta vale 1

Maxtrmino: trmino suma en el que cada variable aparece una vez y slo una,
bien complementada o sin complementar.
La forma cannica conjuntiva o de maxtrminos es un producto compuesta slo
de maxtrminos.
Existen 2n maxtrminos de n variables.
Dada una lista completa de los maxtrminos de n variables, si a cada una de
las n variables se le asigna el valor 0 o 1, entonces slo un maxtrmino de la
lista tomar el valor 0 y los otros el 1.
Para 3 variables hay 8 maxtrminos que son:
x'+y+'z, 'x+'y+'z, x'+y+z', x'+y+z, x+y'+z', x+y'+z, x+y+z', x+y+z
Para xyz=110, slo el mintrmino x'+y'+z toma valor 0, el resto toma el valor 1.
Una funcin puesta como forma cannica conjuntiva sera:
h(x,y,z) = (x'+y'+z')(x+y+z')(x+y+z)
La frmula de conmutacin de n variables formada multiplicando los 2n
maxtrminos describe una funcin idnticamente 0.
Cada funcin de conmutacin completamente especificada puede expresarse
en forma cannica de maxtrminos.
La forma cannica de maxtrminos de una funcin de conmutacin
completamente especificada es nica.
Cada maxtrmino se representa de la forma MX donde X es un nmero
asociado a cada maxtrmino de forma que:
Se establece un orden entre las variables. Ej. (x1,x2,x3)
Se asocia un 0 a cada variable sin complementar
Se asocia un 1 a cada variable complementada
X se obtiene de interpretar en base 2 el cdigo obtenido. Ej: x1x2x3 -> 100 ->
4 -> M4
As:
f(x1,x2,x3) = (x1+x2+x3)(x1+x2+x3)(x1+x2+x3)(x1+x2+x3)
f(x1,x2,x3) = M7M5M4M0 = (0,4,5,7)
Segundo teorema de expansin. Para toda funcin de conmutacin
completamente especificada se tiene que:
f(x1,,xi,...,xn) = [xi+f(x1,,0,...,xn)][xi+f(x1,,1,...,xn)]
Permite obtener la forma cannica de maxtrminos por uso repetido.
Toda funcin de conmutacin completamente especificada puede escribirse
como:
VI.7- LA PUERTA NAND PARA TODAS APLICACIONES:

Una vez obtenida la funcin mnima en forma cannica de la funcin original


para implementarla en un circuito con puertas lgicas el mtodo habitual es
usar siempre minterm que vimos en la unidad didctica anterior y a partir de
estos minterm construir el circuito lgico usando siempre puertas nand para as
reducir el montaje al tener en un mismo integrado varias puertas nand y no
teniendo que construir nuestro circuito con puertas diferentes para lo que
necesitaramos varios integrados.
Por ejemplo: F()=ABC+ABC+ABC+ABC+ABC
Realizando la reduccin de la funcin de forma algebraica quedara:

A(BC+BC)+A(BC+BC+BC)
A(B(C+C))+A(B(C+C)+BC)
AB+A(B+BC)
AB+AB+ABC
B(A+A)+ABC
B+ABC

Con tabla de verdad:

X=ABC+ABC+ABC+ABC+ABC
A B C C' B' A' A'BC B'+A'BC X
0 0 0 1 1 1 0 1 1
0 0 1 0 1 1 0 1 1
0 1 0 1 0 1 0 0 0
0 1 1 0 0 1 1 1 1
1 0 0 1 1 0 0 1 1
1 0 1 0 1 0 0 1 1
Para su implementacin en puertas
1 1 0 1 0 0 0 0 0
lgicas nos quedara:
1 1 1 0 0 0 0 0 0
Usando solo puertas NAND:

Donde en la puerta U39A obtendramos ABC, en la puerta U37A tendramos a


su salida B y finalmente a la salida de U38A tendramos la funcin deseada.
Aunque parezca un inconveniente usar solo puertas NAND para la realizacin
de los circuitos, la utilizacin de un solo tipo de puertas nos simplifica despus
mucho el trabajo a la hora de realizar su montaje final fsicamente.
VI.8- SIMPLIFICACIN POR LGEBRA DE BOOLE:

Para la simplificacin por este mtodo no slo bastar con conocer todas las
propiedades y teoremas del lgebra de Boole, adems se debe desarrollar una
cierta habilidad lgico-matemtica que se adquiere fundamentalmente con la
experiencia.
Como ejemplo se simplificar la siguiente funcin:
F = AC + ABC + BC + ABC + ABC
Observando cada uno de los sumando podemos ver que hay factores comunes
en los sumandos 2 con 5 y 4 con 5 que conllevan simplificacin:
F = AC + BC + BC(A + A) + AC(B + B)
Note que el trmino 5 se ha tomado dos veces, de acuerdo con la propiedad
que dice que A + A = A. Aplicando las propiedades del lgebra de Boole, queda
F = AC + BC + BC + AC
Repitiendo nuevamente el proceso,
F = A( C + C) + B( C + C) = A + B
No siempre las funciones son tan fciles de simplificar como la anterior. El
mtodo algebraico, por lo general, no resulta cmodo y lo que es peor, una vez
simplificada una ecuacin pueden quedar serias dudas de haber conseguido la
mxima simplificacin.
VI.9- DIAGRAMA DE KARNAUGH:

Este mtodo consiste en formar diagramas de 2n cuadros, siendo n el nmero


de variables. Cada cuadro representa una de las diferentes combinaciones
posibles y se disponen de tal forma que se puede pasar de un cuadro a otro en
las direcciones horizontal o vertical, cambiando nicamente una variable, ya
sea en forma negada o directa.
Este mtodo se emplea fundamentalmente para simplificar funciones de hasta
cuatro variables. Para un nmero superior utilizan otros mtodos como el
numrico. A continuacin pueden observarse los diagramas, tambin llamados
mapas de Karnaugh, para dos, tres y cuatro variables.

Mapas de Karnaugh para dos, tres y cuatro variables


Es una prctica comn numerar cada celda con el nmero decimal
correspondiente al trmino cannico que albergue, para facilitar el trabajo a la
hora de plasmar una funcin cannica.
Para simplificar una funcin lgica por el mtodo de Karnaugh se seguirn los
siguientes pasos:
1) Se dibuja el diagrama correspondiente al nmero de variables de la funcin
a simplificar.
2) Se coloca un 1 en los cuadros correspondientes a los trminos cannicos
que forman parte de la funcin.
3) Se agrupan mediante lazos los unos de casillas adyacentes siguiendo
estrictamente las siguientes reglas:
a) Dos casillas son adyacentes cuando se diferencian nicamente en el estado
de una sola variable.
b) Cada lazo debe contener el mayor nmero de unos posible, siempre que
dicho nmero sea potencia de dos (1, 2, 4, etc.)
c) Los lazos pueden quedar superpuestos y no importa que haya cuadrculas
que pertenezcan a dos o ms lazos diferentes.
d) Se debe tratar de conseguir el menor nmero de lazos con el mayor nmero
de unos posible.
4) La funcin simplificada tendr tantos trminos como lazos posea el
diagrama. Cada trmino se obtiene eliminando la o las variables que cambien
de estado en el mismo lazo.
A modo de ejemplo se realizan dos simplificaciones de una misma funcin a
partir de sus dos formas cannicas:
F = 3(0,2,3,4,7) = 3(1,2,6)
De acuerdo con los pasos vistos anteriormente, el diagrama de cada funcin
quedar del siguiente modo:

Simplificacin de una funcin de tres variables

La funcin simplificada tendr tres sumandos en un caso y dos productos en el


otro. Si nos fijamos en el mapa correspondiente a la suma de productos,
observamos que en el lazo 1 cambia la variable A (en la celda 0 es negada y
en la 4 directa), en el lazo 2 es la C y en el lazo 3 vuelve a ser A. por lo tanto, la
ecuacin simplificada es:
F = B * C + A * B + B * C
Razonando de modo similar en el mapa de productos de sumas, nos quedar:
F = (B + C) * (A + B + C)
ELECTRONICA DIGITAL I

Mdulo VII:
Circuitos Integrados

VII.1- LOS CIRCUITOS INTEGRADOS CONCEPTO Y COMPOSICIN


Hay dos tipos bsicos de circuitos los circuitos discretos quiere decir
separados o distintos. Y se refiere al uso de transistores y resistores separados
en la construccin de circuitos. Un circuito discreto es aquel en el cual todos los
componentes se han soldado o conectado mecnicamente en alguna otra
forma y los circuitos integrados que veremos a continuacin.
La invencin del circuito integrado (CI) en la dcada de los 60 fue un
descubrimiento muy importante ya que supero la necesidad de conectar
mecnicamente los componentes discretos. Para empezar, un CI es un
dispositivo que cuenta con sus propios transistores y resistores. Estos
componentes internos no son discretos, sino que estn integrados. Esto
significa que se producen y conectan durante el mismo proceso de fabricacin.
El producto final, ya sea un amplificador multi etapa o un circuito de
conmutacin, puede llevar a cabo una funcin completa. Debido a que sus
componentes integrados son microscpicamente pequeos, un fabricante
puede colocar cientos de ellos en el espacio que ocupa un simple transistor
discreto.
Uno de los primeros CI que se fabricaron fue el amplificador operacional (amp
op.). Un amplificador operacional caracterstico es un amplificador de cd de alta
ganancia que opera desde los 0 HZ hasta 1MHZ. Un amp op Ci es como una
caja negra mgica con terminales externas o puntos para conexin. Al conectar
esos terminales de conexin con voltajes de alimentacin, generadores de
seal y resistencias de carga, se puede construir de manera fcil y rpida un
amplificador ptimo. El truco es, sin embargo, saber que terminales se
conectan y con que. Tambin ayuda conocer un poco lo que hay dentro de la
caja negra, porque entonces se estar en una mejor posicin al detectar fallos,
analizar o disear circuitos con CI.

Composicin y fabricacin:
En primer lugar, un fabricante produce un cristal p de varias pulgadas de
largo.
Este se corta en varia obleas delgadas como se ve en la siguiente figura.

Un lado de la oblea se reviste de un aislante y se pule para dejarla libre de


asperezas. A la oblea se le llama sustrato p; y es el que se usara como chasis
de de los componentes integrados. A continuacin, las obleas se colocan en un
horno. Aqu se hace circular por encima de ellas una mezcla de gas de tomos
de silicio y tomos pentavalentes. Esto forma una capa delgada de
semiconductor tipo n en la superficie caliente del sustrato en la siguiente figura.

Se le llama a esta capa epitaxial. Como se ve en la figura pasada, la capa


epitaxial tiene un espesor de aproximadamente de 0.1 a 1 mil.
Para evitar que la capa epitaxial se contamine, se sopla sobre la superficie
oxigeno puro. Los tomos de oxigeno se combinan con los de silicio, para
formar una capa de dixido de silicio (SiO2) en la superficie como se muestra
en la siguiente figura.

Esta capa precedida al vidrio de SiO2 sella la superficie y evita reacciones


qumicas posteriores. El sellado de la superficie se conoce como pasivacin. La
oblea a continuacin se corta en reas rectangulares como se ve en la
siguiente figura.

Cada una de estas reas se convertir en un chip. Pero antes de que la oblea
se corte, el fabricante producir cientos de circuitos en ella, uno en cada rea
de la figura anterior. Esta produccin en masa es la razn del bajo costo de los
circuitos integrados.
La forma en que s horma un transistor integrado es la siguiente. Una seccin
del SiO2 se desprende, quedando expuesta parte de la capa epitaxial de la
siguiente figura.

La oblea entonces se coloca en un horno donde tomos trivalentes se difunden


en la capa epitaxial. La concentracin de tomos trivalentes es suficiente para
transformar la capa epitaxial expuesta de material p en material n. Por
consiguiente, se tiene una isla de material n bajo la capa de SiO2 de la
siguiente figura.
Se vuelve a soplar otra vez oxigeno para formar la capa completa de SiO2
mostrada en la siguiente figura.

Un hueco se forma a continuacin en la capa de SiO2, quedando expuesta la


capa epitaxial n ver la siguiente figura.

Al hueco en la capa de SiO2 se le denomina ventana. La capa que se mira a


travs de la ventana ser el colector del transistor. Para formar la base, se
pasan tomos trivalentes a travs de la ventana; esas impurezas se difunden
en la capa epitaxial y forman una isla de material tipo p ver la siguiente figura.

Se vuelve a formar una capa de SiO2 pasando oxigeno sobre la oblea ver
siguiente figura.
Para formar el emisor, se forma una ventana en la capa de SiO2, quedando
expuesta una isla de material tipo p ver la siguiente figura.

Difundiendo tomos pentavalentes en la isla p, se puede formar la pequea isla


n de la siguiente figura.

Entonces Se sella la estructura soplando oxigeno sobre la oblea ver la


siguiente figura.

Durante el grabado de las ventanas en la capa de SiO2 se puede depositar


metal para hacer los contactos elctricos con el emisor, base y colector. Esto
nos da el transistor integrado de la siguiente figura.
Para obtener un diodo, se siguen los mismos pasos hasta el punto en el cual se
ha formado una isla p y se ha sellado ver la figura f. Entonces, se forman
ventanas para exponer las islas p y n. Depositando metal a travs de esas
ventanas, se hace contacto elctrico con el ctodo y el nodo del diodo
integrado ver la siguiente figura.

Mediante la apertura de las ventanas arriba de la isla p de la figura f, se puede


hacer contacto metlico con esta isla para obtener un resistor integrado ver la
siguiente figura.

Los transistores, diodos y resistores son fciles de fabricar en un chip.


Por esta razn, casi todos los circuitos integrados utilizan esos componentes.
No es prctico integrar en un chip inductores ni capacitores grandes.

VII.2- CARACTERSTICAS TCNICAS DE LOS CIRCUITOS INTEGRADOS:


Los circuitos integrados descritos se llaman CI monolticos. La palabra
monoltico viene del griego y significa una piedra. La palabra es apropiada por
que los componentes son parte de un chip. El CI monoltico es el tipo ms
comn de circuito integrado. Ya que desde su invencin, los fabricantes han
estado produciendo los CI monolticos para llevar a cabo todo tipo de
funciones. Los tipos comercialmente disponibles se pueden utilizar como
amplificadores, reguladores de voltaje, conmutadores, receptores de AM,
circuitos de televisin y circuitos de computadora. Pero los CI monolticos
tienen limitantes de potencia. Ya que la mayora de ellos son del tamao de un
transistor discreto de seal pequea, generalmente tienen un ndice de mxima
potencia menor que 1 W. Esto limita su uso a aplicaciones de poca potencia.
Cuando se requiere potencia ms alta, se pueden utilizar CI de pelcula
delgada y pelcula gruesa. Estos dispositivos son ms grandes que los CI
monolticos pero ms pequeos que los circuitos discretos. Con CI de pelcula
delgada o gruesa, los componentes pasivos como resistores y capacitores
estn integrados, pero los transistores y diodos se conectan como
componentes discretos para formar un circuito completo. Por eso, los circuitos
de pelcula delgada y gruesa disponibles comercialmente son combinaciones
de componentes integrados y discretos.
Otro CI popular, utilizado en aplicaciones de potencia alta, es el Ci hbrido.
Los CI hbridos combinan dos o ms CI monolticos en un solo empaque o
combinan CI monolticos con circuitos de pelcula delgada o gruesa. Los CI
hbridos son ampliamente usados en aplicaciones de audio en potencia alta, de
5 W a ms de 50 W.

Niveles de integracin:
La figura superior es un ejemplo de integracin a baja escala (SSI), en donde
solo unos cuantos componentes se han integrado para formar un circuito
completo. Como gua, SSI se refiere a los CI con menos de 12 componentes
integrados. La mayora de los chips SSI utilizan resistores, diodos y transistores
bipolares integrados.
La integracin a media escala (MSI) se refiere a los CI que tienen de 12 a 100
componentes integrados por chip. Transistores bipolares o transistores MOS
(MOSFET en modo de enriquecimiento) se pueden emplear como transistores
integrados de un CI. De nueva cuenta, la mayora de los chips MSI utilizan
componentes bipolares.
La integracin a gran escala (LSI) se refiere a CI con ms de cien
componentes. Ya que toma pocos pasos hacer un transistor MOS integrado, un
fabricante puede producir ms de estos en un chip en vez de transistores
bipolares. Por esta razn, la mayora de los chips LSI son de tipo MOS. Hoy en
da las computadoras personales usan chips LSI con miles de transistores MO.
VII.3- TECNOLOGA DE FABRICACIN:

Existen diversas formas de realizacin de circuitos impresos que se expondrn


a continuacin:

- Mtodo De Tiramiento:

Este Mtodo consiste simplemente en introducir durante el tiramiento de un


cristal una determinada impureza. Se pueden tambin introducir dos impurezas
de diferente tipo, por ejemplo arsnico (tipo N) y galio (Tipo P) que tienen
coeficientes de segregacin diferentes; haciendo variar simplemente la
velocidad, se podr tener una regin P o una regin N.

- Mtodo De Aleacin:

Este mtodo consiste esencialmente en fundir sobre un semiconductor una


impureza de tipo P o de tipo N. Si, por ejemplo, se hace fundir sobre una placa
de germanio del tipo N, calentada a 500 C, una cierta cantidad de indio, este
ultimo se funde, el germanio se disuelve y las fases liquidas penetran en la
placa paralelamente a las superficies, hasta que la solucin se satura, es decir,
a una profundidad que depende del peso del indio, del rea en contacto y de la
temperatura alcanzada, obtenindose as una regin P.

- Mtodo De Difusin:
Este mtodo consiste en difundir un vapor de tipo N o P sobre un monocristal
de un semiconductor determinado que contenga ya una impureza del tipo
contrario a la que se hace difundir.
Por ejemplo, si se coloca una placa de germanio de tipo N dentro de un
recipiente en el cual circula vapor de indio, se puede obtener una unin P-N por
difusin de los tomos de indio a travs de la superficie de la placa de
germanio, mayor ser la penetracin del indio; por ejemplo, a 570 C se puede
tener una penetracin de de 80 A en 100 seg. Y a 870C se obtiene una
penetracin de de 8000 A en el mismo tiempo.

- Mtodo Epitaxial:

Tomando el caso del germanio, este mtodo consiste en evaporar dentro de


una atmsfera gaseosa yoduro de germanio (Gel2) y alguna impureza sobre un
monocristal de tipo P o tipo N. El yoduro de germanio se descompone sobre el
monocristal de germanio segn la reaccin reversible:

Evaporando en forma simultanea Gel2 y la impureza sobre el monocristal


calentado a una temperatura dada, se puede obtener una unin. La mayor
ventaja de este mtodo es que permite la obtencin de regiones muy delgadas
de pureza controlada. Se puede emplear en combinacin con otras tcnicas
(de difusin y de aleacin) para construir transistores con aplicaciones en ultra
alta frecuencia y circuitos integrados.

- Mtodo De Evaporacin En Vaco:

Este Es un mtodo que aun se encuentra que aun se encuentra en la etapa


experimental, pero con el cual ya se han principiado a obtener resultados muy
interesantes.
En trminos generales, este mtodo consiste en evaporar en vaco sobre un
monocristal de algn otro semiconductor una cierta cantidad del mismo
material, junto con alguna impureza.
La cristalizacin y las propiedades elctricas de los diodos obtenidos por este
mtodo dependen principalmente de la velocidad de evaporacin, de la
temperatura del monocristal de base, de las condiciones superficiales de la
base y de la presin que se tenga en el recinto en que se efecta la operacin.

VII.4- CIRCUITOS INTEGRADOS COMERCIALES:

A continuacin se muestran unas tablas con la informacin de circuitos


integrados comerciales y su funcin:
CIRCUITOS INTEGRADOS C-MOS
4001 Puerta NOR de 4 entradas cudruple
4006 Registro de desplazamiento esttico de 18 etapas
4010 Quadruple 2-input NOR gate
4011 Puerta NAND de 2 entradas cudruple
4013 Flip-flop de tipo D doble
4014 8-Bit Shift Register Synchroon
4015 Dual 4-bit static shift register
4017 Contador decimal con 10 salidas decodificadas
4023 Puerta NAND de 3 entradas triple
4027 Flip-flop JK doble
4028 1-of-10 decoder
4029 Contador preajustable ascendente/descendente
4030 Quadruple exclusive-OR gate
4040 Contador de pulsos de 12 etapas
4043 4x Set-Reset Latch
4046 Micropower Phase-locked Loop
4047 Circuito integrados monoestable/astable
4049 Inversor sin buffer sxtuplo
4050 Buffer sxtuplo
4051 Multiplexor/desmultiplexor de 8 canales
4053 Multiplexor/desmultiplexor de 2 canales triple
4060 Contador de pulsos de 12 etapas
4066 Contador bilateral cudruple
4068 8 Input NAND/AND gate
4069 Inversos sin buffer sxtuplo
4070 Puerta OR-EX cudruple
4071 4x 2-Input OR
4072 Puerta OR de 4 entradas doble
4073 3x 3-Input AND
4075 3x 3-Input OR
4081 Puerta AND de 2 entradas cudruple
4082 2x 4-Input AND
4093 Puerta NAND Schmitt de 2 entradas cudruple
40106 Inversor Schmit sxtuplo
40193 4-bit synchronous binary up/down counter
4503 Hex Non-Inverting 3-STATE Buffer
4510 BCD up/down counter
4511 Enclavamiento excitador de LED de 7 segmentos
4514 Descodificador activo en alto de 4 bits a 16 vias
4518 Contador decimal sincrono doble
4527 BCD rate multiplier
4528 Dual monostable multivibrator
4538 Multivibrador monoestable
4584 Hex Schmitt Trigger
MEMORIAS:

EEPROM
24C02
24C08
24LC16B .
24LC32A .
24LC64 .
24LC65 .
24LC128 .
24LC256 .
24LC512 .
29W800
93C46 1024-Bit Serial CMOS PROM.
93C46BNC 1024-Bit Serial CMOS PROM.
93C56 .
93C66 .
93C86 .

EPROM
27C256B-10F1 256K (32K x 8) CMOS EPROM - DIP 28
256K (32K x 8) CMOS EPROM -
27C256B-12CI
PLCC32
1 Mbit (128Kb x8) UV EPROM and OTP
27C1001-10F1
- DIP 32
1 Mbit (64Kb x16) UV EPROM and OTP
27C1024-10F1
- DIP 40
2 Mbit (256Kb x 8) UV EPROM and
27C2001-10F1
OTP -DIP 32
4 Mbit (512Kb x 8) UV EPROM and
27C4001-10F1
OTP - DIP 32
512 Kbit (64Kb x8) UV EPROM and
27C512-10F1
OTP - DIP 28
512 Kbit (64Kb x8) UV EPROM and
27C512-10C1
OTP - PLCC32
FLASH
28F512 512K-Bit CMOS Flash Memory
RAM
CY62256LL-70PC 32Kx8 Static RAM
OPTOACOPLADORES
4N25 OPTOACOPLADOR
4N26 OPTOACOPLADOR
4N27 OPTOACOPLADOR
4N33 OPTOACOPLADOR
4N35 OPTOACOPLADOR
6N137 OPTOACOPLADOR
6N138 OPTOACOPLADOR
CNY17-1 OPTOACOPLADOR
CNY17-2 OPTOACOPLADOR
CNY17-3 OPTOACOPLADOR
CNY74-4 OPTOACOPLADOR
MOC3020 OPTOACOPLADOR
MOC3021 OPTOACOPLADOR
MOC3041 OPTOACOPLADOR
PC817 OPTOACOPLADOR
SFH615 OPTOACOPLADOR
TLP250 OPTOACOPLADOR
TLP5211 OPTOACOPLADOR
TLP5212 OPTOACOPLADOR
TLP5214 OPTOACOPLADOR
TLP620 OPTOACOPLADOR
TLP621 OPTOACOPLADOR

Microcontroladores:

12C508A-04/P Microcontrolador 8 pines


12C508A-04/SM Microcontrolador 8pines SMD
12C509-04/P Microcontrolador 8 pines
12CE519-04/P Microcontrolador 8 pines A/D
12F629-I/P Microcontrolador 8 pines FLASH
12F675-I/P Microcontrolador 8 pines FLASH A/D
12F683-I/P Microcontrolador 8 pines FLASH A/D
16C54A-20/P Microcontrolador 18 pines
16F627-20/P Microcontrolador 18 pines
16F628-04/P Microcontrolador 18 pines
16LF628-04/P Microcontrolador 18 pines baja tensin
16F628-20/P Microcontrolador 18 pines
16F84A-04/P Microcontrolador 18 pines
16F84A-04/SO Microcontrolador 18 pines SMD
16LF84-04/P Microcontrolador 18 pines baja tensin
16F84A-20/P Microcontrolador 18 pines
16F876-04/SP Microcontrolador 28 pines
16F876-04/SO Microcontrolador 28 pines SMD
16F876-20/SP Microcontrolador 28 pines
16F877-04/P Microcontrolador 40 pines
16F877-20/P Microcontrolador 40 pines
16F88-IP Microcontrolador 18 pines
17C42A-16/P Microcontrolador 40 pines
18F258-I/SP Microcontrolador 28 pines
18F458-I/P Microcontrolador 40 pines
18F2550-I/SP Microcontrolador 28 pines (USB)
AT89C2051-24/P Microcontrolador 20 pines
AT89C4051-20PI Microcontrolador
AT89S53-24PI Microcontrolador
ATMEGA8515-16PI Microcontrolador
AT90S1200-12PC Microcontrolador 18 pines
AT90S2313-10/PC Microcontrolador 18 pines
AT90S8515-8PC Microcontrolador 40 pines
MC68HC11E1CFN2 Microcontrolador PLCC
MC68HC705C8ACF
Microcontrolador PLCC
N
SX28AC/DP Microcontrolador 28 pines
P80C31 Microcontrolador 8-bit 40 pines
P80C652FBP-04 Microcontrolador

Circuitos integrados 74FXX:

74F02 Quad 2-Input NOR Gate


74F08 Inversor sin buffer sxtuplo
74F11 Triple 3-Input AND Gate
74F20 Dual 4-Input NAND Gate
74F30 8-Input NAND Gate
74F64 4-2-3-2-Input AND-OR-Invert Gate
Dual D-Type Positive Edge-Triggered Flip-
74F74
Flop
74F151 8-INPUT MULTIPLEXER
74F153 Dual 4-Input Multiplexer
74F157 Quad 2-input multiplexer with storage
74F158 Quad 2-Input Multiplexer
74F174 Hex D-Type Flip-Flop with Master Reset
Up/Down Binary Counter with Preset and
74F191
Ripple Clock
74F243 Quad transceiver (3-State)
74F280 9-Bit Parity Generator/Checker
74F352 Dual 4-Input Multiplexer
Octal D-Type Flip-Flop with 3-STATE
74F374
Outputs
74F543 Octal Registered Transceiver
8-Bit Bidirectional Binary Counter with 3-
74F579
STATE Outputs
74F595 8-bit shift register with output laches

Circuitos 74HCXXX Y 74HCTXXX:


74HC00 Puerta NAND de 2 entradas cudruple
74HC02 Puerta NOR de 2 entradas cudruple
74HC04 Inversor sin buffer sxtuplo
74HC08 Puerta AND de 2 entradas cudruple
74HC11 Triple 3-input AND gate
74HC14 Inversor Schmitt sxtuplo
74HC16 Contador de dcadas Sinc. C/Borrado Sinc.
74HC20
74HC21 Dual 4-input AND gate
74HC27 Triple 3-input NOR gate
74HC32 Quad 2-input OR gate
74HC42 BCD to decimal decoder
Dual JK flip-flop with reset; negative-edge
74HC73
trigger
74HC74 Flip-flop de tipo D doble
74HC76 FLIP-FLOP JK doble
74HC86 Quad 2-input EXCLUSIVE-OR gate
74HC125 Buffer No-Inversor 3 Stados
Puerta NAND Schmitt de 2 entradas
74HC132
cudruple
74HC138 3-to-8 line decoder/demultiplexer; inverting
74HC147
74HC148 8-3 Line Priority Encoder
74HC154 4-to-16 line decoder/demultiplexer
74HC157
74HC165 8-bit parallel-in/serial-out shift register
74HC174 Hex D-type Flip-Flop with Clear
74HC194 4-Bit Bidirectional Universal Shift
74HC240 Octal buffer/line driver; 3-state; inverting
74HC244 Buffer Schmitt tri-state octal
74HC245 Octal Bus Transceiver Tri-State
74HC299 8 bit universal shift register
74HC367 Hex buffer/line driver; 3-state
Enclavamiento de datos de 8 bits
74HC373
transparente
74HC374 Octal D-type flip-flop
74HC390
74HC393 Dual 4-bit binary ripple counter
74HC573 Octal D-type Flip-Flop Latch Tri-State
74HC574 Octal D-type flip-flop
8-bit serial-in, serial or parallel-out shift
74HC595
register with output latches
74HC4040 12-stage binary ripple counter
74HC4053 Multiplexor/desmultiplexor de 2 canales triple
74HC4066 Conmutador bilateral cudruple
74HC4511 BCD to 7 segment latch/decoder
Descodificador activo en estado alto de 4 bits
74HC4514
a 16 vas
74HCT00 Quad 2-input NAND gate
74HCT02 Puerta NOR de 2 entradas cudruplo
74HCT04 Inversor sin buffer sxtuplo
74HCT08 Puerta AND de 2 entradas cudruple
74HCT10 Triple 3-input NAND gate
74HCT14 Hex inverting Schmitt trigger
74HCT21 Dual 4-input AND gate
74HCT74 Flip-flop de tipo D doble
74HCT125 Buffer No-Inversor 3 Stados
74HCT157 Quad 2-input multilexer
74HCT244 Buffer Schmitt tri-state octal
74HCT245 Octal Bus Transceiver Tri-State
74HCT373 Octal D-type transparent latch; 3-state
74HCT4040 12-stage binary ripple counter
74HCT4051 8-channel analogmultiplexer/demultiplexer

Circuitos SERIE 74LSXXX:


74LS00 Quad 2-Input NAND Gate
74LS02 Quad 2-Input NOR Gate
74LS04 Hex Inverting Gates
74LS05 Hex Inverter
74LS06 HEX INVERTER BUFF/DRIVE OPEN
HEX BUFFERS/DRIVERS WITH OPEN-
74LS07
COLLECTOR
74LS08 QUADRUPLE 2-INPUT POSITIVE-AND GATES
74LS10 TRIPLE 3-INPUT POSITIVE-NAND GATES
74LS11 Triple 3-input positive-AND gates
74LS12 TRIPLE 3-INPUT NAND GATE
74LS13 Dual 4-input Positive-NAND Schmitt triggers
74LS14 Hex schmitt-trigger inverters
74LS20 Dual 4-input positive-NAND gates
74LS21 Dual 4-input positive-AND gates
74LS27 TRIPLE 3-INPUT NOR GATE
74LS30 8-input positive-NAND gates
74LS32 Quad 2-input positive-OR gates
74LS38 QUAD 2-INPUT NAND BUFFER
74LS42 4-Line BCD To 10-Line Decimal Decoders
74LS47 BCD-to-Seven-Segment Decoders/Drivers
74LS48 BCD-to-Seven-Segment Decoders/Drivers
74LS73 DUAL J-K FLIP-FLOPS WITH CLEAR
74LS74 Dual D-type /./ flip-flops with preset and clear
74LS75 4-BIT BISTABLE LATCHES
74LS76 Dual J-K /./ Flip-Flops with Preset and Clear
74LS83 4-Bit Binary Adder with Fast Carry
74LS85 4-bit binary or BCD magnitude comparators
74LS86 Quad 2-input exclusive-OR gates
74LS90 Decade Counter
74LS92 DECADE COUNTER,4-BIT BINARY COUNTER
74LS93 4-Bit Binary Counters
74LS125 Quadruple Bus Buffers With 3-State Outputs
74LS132 Quad 2-input positive-NAND Schmitt triggers
74LS138 3-line to 8-line decoder / demultiplexer
74LS139 Dual 2-line to 4-line decoders / demultiplexers
74LS145 BCD-To-Decimal Decoders/Drivers
74LS147 10-Line to 4-Line BCD Priority Encoder
74LS148 8-line to 3-line priority encoder
74LS151 8-INPUT MULTIPLEXER
74LS153 Dual 4-Input Multiplexer
74LS154 4-Line to 16-Line Decoder/Demultiplexer
74LS155 DUAL 1-OF-4 DECODER/DEMULTIPLEXER
74LS157 Quad 2-Line to 1-Line Data Selectors/Multiplexers
74LS158 QUAD 2-INPUT MULTIPLEXER
74LS161 Synchronous 4-bit Counter
BCD DECADE COUNTERS/4-BIT BINARY
74LS162
COUNTERS
CMOS Synchronous Programmable 4-Bit Binary
74LS163
Counter
74LS164 8-Bit Parallel-Out Serial Shift Registers
74LS165 Parallel-Load 8-Bit Shift Registers
74LS166 Parallel-Load 8-Bit Shift Registers
74LS173 4-Bit D-Type Registers With 3-State Outputs
74LS174 Hex/Quadruple D-Type Flip-Flops With Clear
74LS175 Hex/Quadruple D-Type Flip-Flops With Clear
74LS181 Arithmetic Logic Units/Function Generators
74LS190 Synchronous Up/Down Counters With Down
74LS191 SYNC.UP/DOWN COUNTERS WITH DOWN/UP
PRESETTABLE BCD/DECADE UP/DOWN
74LS193
COUNTER
4-BIT BIDIRECTIONAL UNIVERSAL SHIFT
74LS194
REGISTERS
74LS240 Octal Buffer/Line Driver with 3-State Outputs
74LS244 Octal Buffer/Line Driver with 3-State Outputs
74LS245 Octal Bus Transmitter/Receiver
74LS247 BCD-to-Seven-Segment Decoder/Drivers
DATA SELECTORS/MULTIPLEXERS WITH 3-
74LS251
STATE OUTPUTS
74LS253 Dual 4-Input Multiplexer with 3-state outputs
74LS257 Quad 2-Input Multiplexers with 3-state outputs
74LS258 Quad 2-Input Multiplexers with 3-state outputs
74LS260 Dual 5-Input Positive-NOR Gates
74LS266 QUADRUPLE 2-INPUT EXCLUSIVE-NOR GATES.
74LS273 OCTAL D-TYPE FLIP-FLOP WITH CLEAR
74LS299 8-BIT UNIVERSAL SHIFT/STORAGE REGISTERS
OCTAL TRANSPARENT LATCH WITH 3-STATE
74LS373
OUTPUTS
OCTAL D-TYPE FLIP-FLOP WITH 3-STATE
74LS374
OUTPUT
74LS541 OCTAL BUFFERS AND LINE DRIVERS
74LS628 VOLTAGE-CONTROLLED OSCILLATORS
- -
hex buffers/drivers feature high-voltage open-
SN7407
collector outputs
SN7447 BCD-to-Seven-Segment Decoders/Drivers
SN75176 DIFFERENTIAL BUS TRANSCEIVER

Otros circuitos:

REFERENCIA DESCRIPCIN
ADC0804 Conversos analgico-digital
ADC0831 Conversos analgico-digital
BA4560 Amplificador operacional
CA3028 Triplicador de frecuencia encapsulado TO-5
CA3130 Amplificador operacional
CA3140 Amplificador operacional con MosFet
CA3161 BCD to Seven Segment Decoder
CA3162 A/D Converters for 3-Digit Display
CA723 Voltage Regulators Adjustable from 2V to 37V
DAC0808 8-Bit D/A Converter
DS1620 Termmetro digital
ICL7660 Circuito integrado
ICL8038 Oscilador de precisin
ISD2590 Grabador/reproductor de sonidos
KA2284 Level meter driver 5 leds
L200C Controlador de alimentacin
Amplificador operacional media potencia.
L2722
Control motores
Amplificador operacional media potencia.
L272M
Control motores
L293B Puente en H . Control motores
L293D Puente en H . Control motores
L297 Controlador de motores paso a paso
L298N Control en H para motores
L4970A Control de corriente 10A
L6203 DMOS FULL BRIDGE DRIVER
LF351 Amplificador operacional
LF356 JFET Input Operational Amplifiers
LF398 Circuito integrado
LF411 Low Drift JFET Input Operational Amplifier
LM1881 Separador de sincronismo de video
LM2917 Conversor de frecuencia a tensin
LM301 Amplificador operacional
LM308 Amplificador operacional
LM311 Comparador de voltajes
LM319 Comparador de voltajes
LM324 Amplificador operacional
LM336L Estabilizador 2,5 V
LM338 Controlador de tensin 5Am
Low Power Low Offset Voltage Quad
LM339N
Comparators
LM350 Controlador tensin potencia
LM358 Amplificador operacional
LM386 Amplificador de audio de pequeo voltaje
LM3909 Control intermitente
LM3914 Bargraph displays
LM3916 Bargraph displays
LM393 Dual Differential Comparator
LM4558 Amplificador operacional
LM723 Regulador de voltaje
LM741 Amplificador operacional
LM833 Amplificador operacional
MAX232 RS232 Transceiver
MAX233 RS233 Transceiver
MAX3232 RS3232 Transceiver
MAX485 RS485 transceiver
MC14499 7segment alphanumeric LED decoder/driver
MC145026 Codificador de datos
MC145027 Decodificador de datos
MC145028 Decodificador de datos
MC145151 PLL Frequency Synthesizers
MC145170 PLL Sintetizador de frecuencias
MC1458 Amplificador operacional
MC14526 4-bit N Programmable Counter
MC14584 Hex Schmitt Trigger
MC1496 Modulador/demodulador balanceado DIP-14
MC3362 Receptor FM
MC34063 Conversor DC-DC
MC34064 Control tensin microcontroladores (TO226)
MT8870 Integrated DTMF Receiver
NE544 Variador de velocidad
NE5532 Amplificador operacional
NE5534 LOW-NOISE OPERATIONAL AMPLIFIERS
NE555 Timmer/Oscilador
NE556 Timmer/Oscilador doble
NE558 Timmer/Oscilador cuadruple
NE564 Decodificador tonos
NE567 Decodificador tonos
PCA82C250 CAN Controller interface
PCF8574 Remote 8-bit I/O expander for I2C-bus
PCF8577CP I2C control display
PCF8583P-F5 I2C reloj/calendario
PCF8584 I2C control de Bus
PCF8591 I2C conversor A/D y D/A
SA612 Mezclador/oscilador balanceado
SAA1064N2 4-Digit LED-Driver with IC Bus Interface
SAA3049AP Infrared remote control decoder
SAA6579 Radio Data System (RDS) demodulator
SDA4212 Divisor alta frecuencia
SJA1000/N1 Stand-alone CAN controller
SN7407 TTL hex buffers/drivers
BCD-TO-SEVEN-SEGMENT
SN7447
DECODERS/DRIVERS
SN75176 Diferential Bus Transceiver
STR5412 Regulador de tensin
TBA820 Amplificador audio (14 pines)
TBA820M 1,2w Amplificador de audio
TDA1562 Amplificador audio
TDA2002 Amplificador audio
TDA2005 Amplificador audio 20W.
TDA2040 Amplificador hi-fi audio 20W.
TDA4601 Control ICs for Switched-Mode
TDA5850 Bipolar IC
TDA7000 Receptor FM banda estrecha
TDA7050 Low voltage mono/stereo power amplifier
TDA7330 SINGLE CHIP RDS DEMODULATOR
TDA8561 Amplificador 2X24 o 4X12W
TDA8571 Amplificador audio 40W
TEA2031 COLOR TV EAST-WEST CORRECTION
LOW POWER J-FET SINGLE OPERATIONAL
TL061
AMPLIFIERS
TL071 Amplificador operacional
LOW NOISEDUAL J-FET OPERATIONAL
TL072
AMPLIFIERS
LOW NOISEDUAL J-FET OPERATIONAL
TL074
AMPLIFIERS
TL081 Amplificador operacional
TL082 Amplificador operacional
TL084 Amplificador operacional
TL497 SWITCHING VOLTAGE REGULATORS
TLC2543 Conversor A/D de 12 Bits
TOP223 Controlador fuente alimentacin
UAA180 Led driver
UC3842 Controlador PWM
UCN5804B Driver motores unipolares
ULN2003 Darlington Array
ULN2803 Darlington Array
UM3750 Codificador/Decodificador
XR2206 Generador de funciones
XR2211 Decodificador

Tiristores Y TRIAC:
TRIAC
referencia descripcin
BT136600 Triac BT136-600 4A 600V TO220
BT137600 Triac BT137-600 8A 600V TO220
BT137800 Triac BT137-800 8A 800V TO220
BT139600 Triac BT139-600 16A 600V TO220
BTA06400 Triac BTA06-400B 6A 400V TO220
BTA06600 Triac BTA06-600B 6A 600V TO220
BTA06700 Triac BTA06-700B 6A 700V TO220
BTA08400 Triac BTA08-400B 8A 400V TO220
BTA08600 Triac BTA08-600B 8A 600V TO220
BTA10400 Triac BTA10-400B 10A 400V TO220
BTA10600 Triac BTA10-600B 10A 600V TO220
BTA12400 Triac BTA12-400B 12A 400V TO220
BTA12600 Triac BTA12-600B 12A 600V TO220
BTA12700 Triac BTA12-700B 12A 700V TO220
BTA12800 Triac BTA12-800B 12A 800V TO220
BTA16600 Triac BTA16-600B 16A 600V TO220
BTA16700 Triac BTA16-700B 16A 700V TO220
Triac BTA20-600CW 20A 600V
BTA20600
TO220
Triac BTA140-600B 25A 600V
BTA140600
TO220
Triac BTA140-800B 25A 800V
BTA140800
TO220
TIC226 Triac TIC226 8A 600V TO220
TIC246 Triac TIC246 16A 600V TO220
Z01030 Triac Z0103MA 3mA 600V TO-92

TIRISTORES
2N5062 Tiristor 2N5062 0,8A 100V TO-92
BT151650 Tiristor BT151-650R 12A 650V TO220
C106D Tiristor C106D 4A 600V TO126
S1616 Tiristor S1616 10A 500V TO220
TIC106D Tiristor TIC106D 5A 400V TO220
TIC106M Tiristor TIC106M 5A 600V TO220
TIC126M Tiristor TIC126M 12A 600V TO220
ELECTRONICA DIGITAL I

Mdulo VIII:
Decodificadores y codificadores
VIII.1- DECODIFICADORES TIPOS DE DECODIFICADORES:

Existen varios tipos de decodificadores segn la funcin que vayan a realizar


y estn divididos en convertidores de cdigo, multiplexores que veremos en
otro mdulo y generadores de funciones de hasta 3 variables.
Un decodificador es un circuito lgico cuya funcin es indicar la presencia de
cierto cdigo en sus lneas de entrada con un nivel predeterminado a la salida.
El procedimiento consiste en interpretar el cdigo de n lneas de entrada con el
fin de activar un mximo de 2n lneas a la salida. Si el cdigo de entrada tiene
combinaciones no usadas o de no importa, la salida tendr menos de 2n
salidas. La caracterstica predominante en los decodificadores es un mayor
nmero de salidas con respecto al nmero de entradas.

Dentro de los decodificadores pueden ser excitadores si se emplean para


controlar un display de 7 segmentos o no excitadores.
- Decodificadores BCD a 7 segmentos:
El decodificador de BCD a siete segmentos es un circuito combinacional que
permite un cdigo BCD en sus entradas y en sus salidas activa un display de 7
segmentos para indicar un dgito decimal. La alimentacin de cierta
combinacin de leds, dar una imagen visual de un dgito de 0 a 9.
El resultado de la salida de dicho decodificador se muestra en la siguiente
tabla:
Entradas Salidas
Valor decimal
ABCDa b c d e f g

0 0 0 0 0 1 1 1 1 1 1 0

1 0 0 0 1 0 1 1 0 0 0 0

2 0 0 1 0 1 1 0 1 1 0 1

3 0 0 1 1 1 1 1 1 0 0 1

4 0 1 0 0 0 1 1 0 0 1 1

5 0 1 0 1 1 0 1 1 0 1 1

6 0 1 1 0 1 0 1 1 1 1 1

7 0 1 1 1 1 1 1 0 0 0 0

8 1 0 0 0 1 1 1 1 1 1 1

9 1 0 0 1 1 1 1 0 0 1 1

10 1 0 1 0 XXXXXXX

... .. .. .. .. X X X X X X X

15 1 1 1 1 XXXXXXX

Los valores binarios 1010 a 1111 en BCD nunca se presentan, entonces las
salidas se tratan como condiciones de no importa.
VIII.2- CODIFICADORES TIPOS DE CODIFICADORES:

Un codificador tiene 2n o menos lneas de entrada y n lneas de salida. Por


ejemplo, en una de las entradas se puede ingresar un dgito decimal u octal y
generarse un cdigo de salida en BCD o binario. La funcin de los
codificadores es inversa a la de los decodificadores. Los codificadores se
utilizan tambin para codificar smbolos diferentes y caracteres alfabticos.
- Codificador Binario:
El codificador binario tiene 2n entradas y n salidas. Slo, una sola de las
entradas puede estar activada. La salida suministra el valor binario
correspondiente a la entrada activada. Este tipo de decodificador opera en
forma contraria a los decodificadores de 2 a 4, 3 a 8, estudiados antes.
- Codificador de 8 a 3:
El codificador 8 a 3 tiene 8 entradas (I0 a I7), una para cada uno de los ocho
dgitos y 3 salidas que conforman el nmero binario equivalente (A0 a A2).

- Codificador sin prioridad:


Los circuitos codificadores pueden ser diseados con prioridad o sin ella. En
los codificadores sin prioridad con entradas activas altas, la activacin de ms
de una entrada simultneamente con valor 1, genera un cdigo errneo en la
salida, de acuerdo al nmero de entradas excitadas con el respectivo valor. La
solucin de este conveniente se logra empleando codificadores de prioridad.
- Codificador de prioridad:
Los codificadores de prioridad seleccionan la entrada de mayor prioridad
cuando se presentan varias entradas activas simultneamente.
El decodificador se encuentra comercialmente tal como se encuentra dispuesto
en la figura, la diferencia radica en unas entradas de habilitacin adicionales
que activan las entradas las salidas a unos valores predefinidos.

- Codificador Decimal BCD:


El codificador decimal a BCD posee diez entradas, correspondientes cada una
a un dgito decimal y cuatro salidas en cdigo BCD (8421). El diagrama de
bloques de la figura 3.5.4 muestra la disposicin de entradas y salidas del
decodificador.

Aplicaciones
Los codificadores encuentran mayor aplicacin en los dispositivos de entrada y
salida. La seal de entrada es introducida de una forma comprensible para el
usuario y la "traduccin" la realiza el codificador a un cdigo comprensible para
el equipo. En un teclado, cuando se pulsa la tecla correspondiente a un dgito,
esta entrada se codifica en cdigo BCD. La siguiente animacin muestra la
aplicacin anterior por medio de una interactividad con los pulsadore
ELECTRONICA DIGITAL I

Mdulo IX:
Multiplexores y Demultiplexores
IX.1- MULTIPLEXORES TIPOS:

Un multiplexor es un sistema digital que consta de varias entradas y una


salida, y mediante un mecanismo de seleccin, una determinada entrada se
transfiere a la salida.

Una definicin ms formal de multiplexor sera la de un circuito combinacional


con n entradas de seleccin o control (a, b,..), 2n entradas de datos (K1, K2,...)
y una salida Z. Los datos de la se rutan desde la entrada de datos cuyo nmero
de orden coincide con el nmero binario puesto en la entrada de seleccin
hacia la salida.

La sntesis con puertas lgicas se realiza obteniendo la expresin lgica de la


salida Z, obteniendo:
Es importante resear que algunos multiplexores presentan entradas ENABLE
o STROBE para dar permiso de funcionamiento o no al multiplexor.

IX.2- DEMULTIPLEXORES:

El funcionamiento es el contrario al del multiplexor, encauzando los datos


desde una fuente comn de entrada hacia uno de 2n destinos de salida.
Por tanto, un demultiplexor es un circuito combinacional con una entrada J, n
entradas de seleccin y 2n salidas.
Es importante comentar que los demultiplexores pueden trabajar como
decodificadores. Vamos a explicar como se consigue esto con un ejemplo:
supongamos que tenemos un DEMUX 1:4 (una J entrada a cuatro salidas), si
hago la entrada J=1 siempre activa, transformo el funcionamiento a un
DECODIFICADOR 2:4, actuando ahora las seales de seleccin (a, b,...) como
entrada de cdigo a decodificar y las salidas como salidas del cdigo
decodificado.

Demux actuando como decodificador


La sntesis con puertas sera, partiendo de su tabla de verdad:

Para la implementacin de funciones lgicas con multiplexores podemos ver


como se realiza la sntesis, como voy a utilizar un MUX 4:1 se tienen 2
entradas de seleccin. Por tanto, se elige la funcin lgica a implementar 2 de
las variables como seales de seleccin y determino cual debe ser las entradas
del multiplexor con la que me queda.

Si tuviera ms de 3 variables lgicas para este caso de MUX 4:1 necesitara


usar ms de un multiplexor. Es importante decir que la eleccin de las variables
que van a actuar de seales de seleccin es indiferente y muchas se toman
unas u otras simplemente por motivo de diseo.
ELECTRONICA DIGITAL I

Mdulo X:
Comparadores
X.1- UNIDAD DIDCTICA I: COMPARADORES:

Los circuitos comparadores son sistemas combinacionales que comparan la


magnitud de dos nmeros binarios de n bits e indican cul de ellos es mayor,
menor o s existe igualdad entre ellos. Existen varias configuraciones de
circuitos de un nivel sencillo a uno ms complejo para determinar relaciones de
magnitud.
Comparador de Dos Bits
Los nmeros A y B de dos bits en orden significativo ascendente a
descendente se ordenan de la siguiente forma:
A = A1A0
B = B1B0
En un comparador de dos bits se utilizan dos compuertas OR Exclusiva. El
siguiente comparador, los bits ms significativos se comparan en la puerta 1 y
los dos menos significativos en la puerta 2. En el caso de nmeros iguales, los
bits tambin son iguales, teniendo como salida en cada XOR el valor 0. Cada
XOR se invierte y la salida de la compuerta AND tendr un 1. En nmeros
diferentes, los bits sern diferentes y la salida de cada XOR ser 1.

Comparador de magnitudes de cuatro bits


En la siguiente figura se muestra un comparador de magnitud de cuatro bits.
Las entradas son A y B y las salidas son las tres variables binarias A>B, A=B y
A<B. Escribiendo los coeficientes de los nmeros A y B en orden significativo
de ascendente a descendente:
A = A3A2A1A0 = Ai+3Ai+2Ai+1Ai
B = B3B2B1B0 = Bi+3Bi+2Bi+1Bi
Salida A=B
Los dos nmeros son iguales si todos bits de igual peso son iguales, es decir
A3=B3, A2=B2, A1=B1 y A0=B0.
La igualdad de los nmeros Ai y Bi se determina comparando los coeficientes
segn el valor 0 1 para los dos bits. En la comparacin se emplea la variable
yi. Esta variable binaria es igual a 1 si los nmeros de entrada A y B son
iguales, de lo contrario ser igual a 0. Por consiguiente, la comparacin de dos
bits en la posicin i de un nmero, est dada por:
yi (Ai=Bi) = AiBi + AiBi = (Ai Bi)'
Por ejemplo, s A3 = 1 y B3= 1; y3 ser igual a y3 = A3B3 + A3B3 = 11 + 11
= 1 pero s A3 = 1 y B3= 0; y3 = A3B3 + A3B3 = 10 + 01 = 0. La
comparacin se realiza para el resto de los coeficientes Ai y Bi. El nmero A
ser igual a B s se cumple la condicin yi=1 para todos los coeficientes, es
decir una operacin AND:
(A=B) = y3y2y1y0
La variable binaria A=B es igual a 1 solamente si todos los pares de dgitos de
los nmeros son iguales.
Salidas A>B y A<B
La comparacin en este caso se comienza desde el BIT ms significativo. Los
dgitos se comparan uno a uno y si estos son iguales se prueba con el
siguiente par de bits menos significativos. La comparacin continua hasta que
se encuentra un par de dgitos desiguales. En la posicin donde se encuentre
un uno en A y un 0 en B se puede afirmar que A>B. Por el contrario, s A es
igual a 0 y B igual a 1 entonces A<B. La funcin correspondiente a cada salida
es:
(A>B) = A3B3 + y3A2B2 + y3y2A1B1 + y3y2y1A0B0
(A<B) = A3B3 + y3A2B2 + y3y2A1B1 + y3y2y1A0B0
Ejemplo
Comparar los nmeros binarios A = A3A2A1A0 = 1001 y B = B3B2B1B0 =
1011.
El valor de las variables yi:
y3(A3=B3) = (1)(1) + (0)(0) = 1 ; y2 (A2=B2) = (0)(0) + (1)(1) = 1 ; y1(A1=B1)
= (0)(1) + (1)(0) = 0 ; y0(A0=B0) = (1)(1) + (1)(0) = 1.
Las ecuaciones son:
(A>B) = (1)(0) + (1)(0)(1) + (1)(1)(0)(0) + (1)(1)(0)(1)(0) = 0.
(A<B) = (0)(1)+ (1)(1)(0) + (1)(1)(1)(1) + (1)(1)(0)(0)(1) = 1.
X.2- COMPARADORES PARALELOS:

En un principio se ha visto la realizacin de comparadores de 2 y de 4 bits


pero la unidad fundamental seria un comparador de 1 BIT. Para la comparacin
de 1 BIT existe una puerta lgica que ya nos da la comparacin
inmediatamente que seria la puerta XNOR, viendo la tabla de verdad nos
damos cuenta de ello inmediatamente.

Siendo H = 1 y L = 0.

A partir de las puertas XNOR podremos crear comparadores de todo numero


de bits necesarios que necesitemos. Esta agrupacin se hace por conexin de
puertas XNOR en paralelo como se observa en las siguientes figuras.
Comparador de 8 bits.

Para la realizacin de otras comparaciones deberamos usar un comparador


con mas puertas lgicas a partir del comparador de 8 bits anterior podemos
realizar el siguiente montaje.
X.3- AGRUPACIN DE COMPARADORES:

Se ha visto que existen comparadores de cualquier numero de bits solo con


agrupar en paralelo puertas XNOR, pero comercialmente esto no es viable y
nos tendremos que acomodar a lo comercial y para ello con unas sencillas
conexiones podremos obtener un comparador de cualquier numero de bits a
partir de otro de numero inferior, por ejemplo:

Con esta conexin de dos comparadores de 4 bits podemos obtener un


comparador de 8 bits. Si queremos uno de 16 bits podemos usar 4 de 4 bits o 2
d 8 bits usando esta conexin.
X.4- COMPARADORES COMERCIALES:

Los comparadores binarios de x nmeros de bits estn realizados con


tecnologa TTL. Esta tecnologa es la ms utilizada para la creacin de puertas
lgicas un ejemplo de comparador comercial es el siguiente:

En la figura podemos observar primero la denominacin del comparador de 8


bits que es 74HC682 su tabla d verdad su esquema de patillas donde se
observa que las salidas son las patillas 1 y 19 de forma negada, las patillas 10
y 20 son de alimentacin y el resto para las seales de entrada.
En la siguiente figura tenemos un comparador de 4 bits de Philips y su
denominacin es 74HCT85 y su esquema de pines de conexin es:
Con estos dos ejemplos ya nos damos cuenta que la denominacin comn a
todos los comparadores comerciales sean de la casa que sean (Philips,
Motorola,) es 74HC ya sea de 4 bits, 8 bits, etc.
X.5- GENERADORES DE PARIDAD:

La transmisin binaria por diversos medios de comunicacin est sujeta a


errores por fallos en los sistemas digitales o la presencia de ruido elctrico.
Cualquier condicin interna o externa al sistema puede alterar el valor de los
ceros a unos o viceversa. Cuando se altera un solo BIT, decimos que el BIT
distorsionado contiene un error individual. De la misma forma, dos o ms bits
distorsionados, involucran un error mltiple, pero estos errores tienen menor
probabilidad de ocurrencia a los errores individuales. Un cdigo que permite
detectar errores es el cdigo de paridad. El principio es aadir un BIT de
paridad para hacer que el nmero total de bits (incluida la palabra) sea par o
impar. Un BIT de paridad par, incluido con el mensaje (palabra), convierte el
nmero total de unos en par (paridad par) y el BIT de paridad impar hace el
total de unos impar (paridad impar). El generador de paridad es un sistema
combinacional que permite generar el BIT de paridad de una palabra de cdigo.
La informacin se transmite y el comprobador de paridad recepciona la
informacin con el fin de validarla.
Por ejemplo un generador de paridad par y el respectivo comprobador de
paridad para tres bits.
En la tabla siguiente los bits de entrada A, B, C constituyen el mensaje y el BIT
de paridad P la salida. En la tabla, se escoge P de tal forma que la suma todos
los unos es par.
A B C PARIDAD

0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 0

1 0 0 1

1 0 1 0

1 1 0 0
1 1 1 1

Tabla de verdad de un generador de paridad.


En la siguiente figura se muestra el mapa de Karnaugh para tres variables.

La paridad esta directamente relacionada con la operacin OR-Exclusiva. En


una expresin OR-Exclusiva de n variables, 2n/2 trminos mnimos tienen un
nmero par de unos. La otra mitad tiene un nmero impar de unos.
Observando el mapa se puede deducir que la mitad de los trminos mnimos
tiene un nmero par de unos. La funcin puede expresarse en trminos de una
operacin ORExclusiva con las tres variables de la siguiente forma:
P = S (m1, m2, m4, m7)
Asumiendo
P = S (m1, m2, m4, m7) = (A B) C
= (AB + AB) C
= (AB + AB)C+ (AB + AB)C
= ABC + ABC + [(AB)(AB)]C
= ABC + ABC + [(A+B)(A+B)]C
= ABC + ABC + (AA+AB+BA+BB)C
= ABC + ABC+ABC+ABC
Llegamos a la igualdad,
P = S (m1, m2, m4, m7) = ABC + ABC+ ABC + ABC
Entonces,
P=ABC
El circuito realiza la funcin OR-Exclusiva de un numero n de variables,
constituyendo a la salida un uno lgico si el nmero de unos aplicados a sus
entradas es impar y un cero si el nmero es par.
El diagrama lgico del generador de paridad se muestra en la figura 3.7.2. El
circuito est conformado por dos compuertas OR - Exclusiva de dos entradas.

El BIT de paridad y el mensaje de tres bits, se transmiten a su destino donde se


aplican a un circuito de observacin de paridad. La salida C del comprobador
de paridad debe ser 1 para indicar el error de transmisin. El error se presenta
cuando el nmero de unos en sus entradas es impar. La tabla de verdad 3.7.2
muestra las entradas y las salidas del circuito.
A B C PARIDAD ERROR

0 0 0 0 0

0 0 0 1 1

0 0 1 0 1

0 0 1 1 0

0 1 0 0 1

0 1 0 1 0

0 1 1 0 0

0 1 1 1 1

1 0 0 0 1

1 0 0 1 0

1 0 1 0 0

1 0 1 1 1

1 1 0 0 0

1 1 0 1 1

1 1 1 0 1

1 1 1 1 0
En el mapa de Karnaugh se pueden observar los unos en los mintrminos que
tienen un nmero impar de unos. La funcin puede expresarse en trminos de
la operacin OR-Exclusiva. La demostracin es la siguiente:

CP = A B C D
=ABCD
= (A B) (C D)
= (AB + AB) (CD +CD)
= (AB + AB)(CD+CD) + (AB+ AB)(CD+CD)

CP = S (m1, m2, m4, m7, m8, m11, m13, m14).


ELECTRONICA DIGITAL I

Mdulo XI:
Circuitos aritmticos
XI.1- SUMADORES Y RESTADORES:

Una de las operaciones bsicas es la suma y d ellas la mas sencilla es la


adicin de dos dgitos binarios. Esta adicin simple consta de cuatro
operaciones elementales posibles, O + O = O, O + 1 = 1, 1 + O = 1 y 1+ 1 = 10.
Las primeras tres operaciones producen una suma cuya longitud es un dgito,
pero cuando tanto los bits de los sumandos son iguales a 1, la suma binaria
consta de dos dgitos. El BIT significativo ms alto de este resultado se
denomina acarreo. Cuando los nmeros de los sumandos contienen ms
dgitos significativos, la cuenta que se lleva obtenida por la adicin de dos bits
se aade al siguiente par de orden ms alto de bits significativos.
Un circuito combinacional que lleva a cabo la adicin de dos bits se denomina
medio sumador. Uno que lleva a cabo la adicin de tres bits (dos bits
significativos y una cuenta que se lleva previa) es un sumador completo. El
nombre del primero proviene del hecho de que dos medios sumadores se
emplean para implementar un adicionador completo.
Medio Sumador
De la explicacin verbal del medio sumador, se encuentra que este circuito
necesita dos entradas binarias y dos salidas binarias. Las variables de entrada
designan los bits de los sumandos y las variables de salida producen la suma y
el acarreo. Es necesario especificar dos variables de salida debido a que el
resultado puede constar de dos dgitos binarios. Se asignan en forma arbitraria
los smbolos x y y a las dos entradas y S (de suma) y C (para el acarreo) a las
salidas.
Ahora que se han establecido el nmero y nombres de las variables de
entrada y salida, ya puede formularse una tabla de verdad para identificar en
forma exacta la funcin del medio sumador. Esta tabla de verdad se muestra a
continuacin:
X Y C S
0 0 0 0
0 1 0 1
1 0 0 1
1 1 1 0

El acarreo de salida es 0 a menos que ambas entradas sean 1. La salida S


representa el BIT menos significativo de la suma.
La funcin booleana simplificada de las dos salidas puede obtenerse de
manera directa mediante la tabla de verdad. Las expresiones simplificadas en
suma de productos son:
S=x*y+x*y
C = x*y
Sumador Completo
Un sumador completo es un circuito combinacional que formar la suma
aritmtica de tres bits de entrada. Consta de tres entradas y dos salidas. Dos
de las variables de entrada, que se indican por x y z.
Son necesarias dos salidas debido a que la suma aritmtica de tres dgitos
binarios varia en valor desde 0 a 3 y el 2 o 3 binarios requieren dos dgitos. Las
dos salidas se denotan por los smbolos S para suma y C para la cuenta que se
lleva. La variable binaria S da el valor del BIT menos significativo de la suma.
La variable binaria C da la cuenta que se lleva de salida. La tabla de verdad del
sumador completo es como sigue:

X Y Z S C
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 1 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Los ocho renglones bajo las variables de entrada denotan todas las
combinaciones posibles de 1 y 0 que pueden tener esas variables. Los 1 y 0 de
las variables de salida se determinan de la suma aritmtica de los bits de
entrada. Cuando todos los bits de entrada son 0, la salida es 0. La salida S es
igual a 1 slo cuando una entrada es igual a 1, o cuando todas las tres
entradas son iguales a 1. La salida C tiene una cuenta que se lleva de 1 si dos
o tres entradas son iguales a 1.
Los bits de entrada y salida del circuito combinacional tienen diferentes
interpretaciones en las diversas etapas del problema. Por otra parte, los
mismos valores binarios se consideran variables de funciones booleanas
cuando se expresan en la tabla de verdad o cuando el circuito se implementa
con puertas lgicas. La relacin lgica de entrada-salida del circuito sumador
completo puede expresarse en dos funciones booleanas, una para cada
variable de salida. Cada funcin booleana de salida requiere un mapa nico
para su simplificacin. Cada mapa debe tener ocho cuadros, ya que cada
salida es una funcin de tres variables de entrada.

Restadores
La sustraccin de dos nmeros binarios puede llevarse a cabo tomando el
complemento del sustraendo y agregndolo al minuendo. Por este mtodo, la
operacin de sustraccin, llega a ser una operacin de divisin que requiere
sumadores completos para su implementacin en mquina. Es posible
implementar la sustraccin con circuitos lgicos en una forma directa, como se
hace con lpiz y papel.
Por este mtodo cada BIT sustraendo del nmero se sustrae de su BIT
minuendo correspondiente significativo para formar un BIT de diferencia. Si el
BIT minuendo es menor que el BIT sustraendo, se toma un 1 de la siguiente
posicin significativa. El hecho de que se ha tomado un 1 debe llevarse al
siguiente par ms alto de BIT mediante una seal binaria que llega de fuera
(salida) de una etapa dada y va a (entrada) la siguiente etapa ms alta. En
forma precisa as como hay medio sumador y sumador completo, hay medio
restadores y restadores completos.
Medio restador
Un medio restador es un circuito combinacional que sustrae dos bits y
produce su diferencia. Tambin tiene una salida para especificar si se ha
tomado un 1. Se designa el BIT minuendo por x y el BIT sustraendo mediante
y. Para llevar a cabo x - y, tienen que verificarse las magnitudes relativas de x e
y. Si x > y se tienen tres posibilidades; 0 - 0 = 0, 1 - 0 = 1 y, 1 - 1 = 0. El
resultado se denomina BIT de diferencia. Si x < y. tenemos 0 - 1 y es necesario
tomar un 1 de la siguiente etapa ms alta.
El 1 que se toma de la siguiente etapa ms alta aade 2 al BIT minuendo, de la
misma forma que en el sistema decimal lo que se toma aade 10 a un dgito
minuendo. Con el minuendo igual a 2, la diferencia llega a ser 2 - 1 = 1. El
medio restador requiere dos salidas. Una salida genera la diferencia y se
denotar por el smbolo D. La segunda salida, denotada B para lo que se toma,
genera la seal binaria que informa a la siguiente etapa que se ha tomado un 1.
La tabla de verdad para las relaciones de entrada-salida de un medio restador
ahora puede derivarse como sigue:

X Y B D
0 0 1 1
0 1 1 1
1 0 0 1
1 1 0 0

La salida que toma B es un 0 en tanto que x > y. Es un 1 para x = 0 y y = 1. La


salida D es el resultado de la operacin aritmtica 2B + x - y.
Las funciones booleanas para las dos, salidas del medio restador se derivan de
manera directa de la tabla de verdad,
D = x * y + x * y
B = x * y
Es interesante observar que la lgica para D es exactamente la misma que la
lgica para la salida S en el medio sumador.

Restador completo
Un restador completo es un circuito combinacional que lleva a cabo una
sustraccin entre dos bits, tomando en cuenta que un 1 se ha tomado por una
etapa significativa ms baja. Este circuito tiene tres entradas y dos salidas. Las
tres entradas, x, y y z. Las dos salidas, D y B, representan la diferencia y la
salida tomada, respectivamente. La tabla de verdad para el circuito es como
sigue:

X Y Z B D
0 0 0 0 0
0 0 1 1 1
0 1 0 1 1
0 1 1 1 0
1 0 0 0 1
1 0 1 0 0
1 1 0 0 0
1 1 1 1 1

Los ocho renglones bajo las variables de entrada designan todas las
combinaciones posibles de 1 y 0 que pueden tomar las variables binarias. Los
1 y 0 para las variables de salida estn determinados por la sustraccin de x - y
- z.
Las combinaciones que tienen salida de toma z = 0 se reducen a las mismas
cuatro condiciones del medio sumador. Para x = 0, y = 0 y z = 1, tiene que
tomarse un 1 de la siguiente etapa, lo cual hace B = 1 y aade 2 a x. Ya que 2 -
0 - 1 = 1, D = 1. Para x = 0 e y * z = 11, necesita tomarse otra vez, haciendo B
= 1 y x = 2.
Ya que 2 - 1 - 1 = 0, D = 0. Para x = 1 e y * z = 01, se tiene x - y - z = 0, lo cual
hace B = 0 y D = 0. Por ltimo, para x = 1, y = l, z = 1, tiene que tomarse 1,
haciendo B = 1 y x = 3 y, 3 - 1 - 1 = 1, haciendo D = 1.

Los diagramas des los circuitos serian los siguientes:

Medio sumador:
Sumador completo con puertas and y con puertas or:

Medio restador:

Restador completo con puertas and y or:


XI.2- LA UNIDAD ARITMTICOLGICA (ALU o UAL):

Se denomina Unidad Aritmtico-Lgica (UAL) o ALU (Arithmetic and logical


unit) a la unidad incluida en la CPU encargada de realizar operaciones
aritmticas y lgicas sobre operandos que provienen de la memoria principal y
que pueden estar almacenados de forma temporal en algunos registros de la
propia unidad.
Fsicamente, la ALU es parte de la altamente integrada lgica-electrnica del
microprocesador principal de cualquier computadora
Hay diferentes tipos de UAL: especializadas en operaciones con nmeros
enteros, con nmeros en coma flotante, etc. Hace algunos aos, exista el
denominado coprocesador matemtico, una UAL especializada en clculos con
nmeros reales que estaba en un microchip diferente al de la CPU.
ELECTRONICA DIGITAL I

Mdulo XII:
Circuitos Secuenciales
XII.1- ELEMENTOS SECUENCIALES:

Los circuitos secuenciales, de la misma forma que los combinacionales, estn


constituidos por puertas lgicas. Sin embargo, presentan unas caractersticas
muy singulares que describiremos a continuacin.
A diferencia de los circuitos combinacionales, en los secuenciales, los valores
de las salidas en un momento dado no dependen exclusivamente de los
valores aplicados en las entradas en ese instante, sino tambin de los que
estuviesen presentes con anterioridad, puede ocurrir que para iguales valores
en las entradas se puedan obtener estados distintos en las salidas en
momentos diferentes.
Los circuitos secuenciales tienen capacidad para recordar o memorizar los
valores de las variables de entrada. Esta operacin es imprescindible en los
sistemas automticos construidos con circuitos digitales, sobre todo en los
programables.
El almacenamiento o memorizacin de la informacin presente en la puerta
del circuito se realiza gracias a la existencia de unas variables denominadas de
estado interno, cuyo valor se vera afectado por los cambios producidos en la
combinacin binaria aplicada a la entrada.
Existen dos grandes tipos de circuitos secuenciales:
a) Maquina de Mealy. En este tipo de circuitos, las salidas dependen, en cada
instante de los valores de los elementos de memoria y de las entradas
presentes en ese instante.
b) Maquina de Moore. Aqu las salidas en cada instante dependen
exclusivamente de los estados de los elementos de memoria, y no dependen
directamente de las entradas en ese instante. Los valores de las entradas,
sirven para modificar las diversas transiciones entre estados.
Otra importante divisin de los circuitos secuenciales es entre sncronos y
asncronos
Los sncronos, requieren una seal de control procedente de un generador
externo al propio circuito, de modo que si no se aplica dicha seal no se hacen
efectivos los valores presentes en las entradas. Este mtodo se emplea cuando
el sistema electrnico es complejo y los tiempos de conmutacin de los
diversos dispositivos que lo constituyen son distintos. La seal de control,
tambin denominada reloj (Clock, o Clock Pulse en ingles), se aplica a las
entradas del mismo nombre de cada bloque integrado para sincronizar la
transmisin de datos 0 informacin a travs del sistema. La frecuencia de la
seal elctrica debe adaptarse a la velocidad de conmutacin del dispositivo
ms lento del circuito.
En cambio, los sistemas secuenciales asncronos no poseen entrada de reloj,
y los cambios en las variables de estado interno y en los valores de salida se
producen, sencillamente, al variar los valores de las entradas del circuito.
XII.2 ENTRADAS DE RELOJ SNCRONAS Y ASNCRONAS:

Las entradas de reloj de cualquier circuito electrnico pueden ser sncronas o


asncronas dependiendo de cmo sean as ser al funcionamiento del mismo.
Para entender su funcionamiento explicaremos primero el de unos circuitos
importantes en electrnica digital como son los biestables y su activacin.
-Biestables
Los biestables basculas o flip-flops, son circuitos secuenciales constituidos
por puertas lgicas capaces de almacenar un BIT, que es la informacin binaria
ms elemental.
AI igual que los circuitos secuenciales en general, los biestables tambin se
pueden clasificar en sncronos y asncronos, como se muestra en la figura:

Biestable asncrono
Es aquel biestable que carece de impulso de reloj y, por lo tanto, la salida
basculara en la medida en que cambien las entradas.
Biestable RS (asncrono)
Es uno de los biestables asncronos. Como ejemplo, vamos a realizar una RS
con operadores lgicos.

En la figura anterior, se muestran dos implementaciones de dicho biestable,


uno a base de puertas NAND, y la otra a base de puertas NOR.
La denominacin "RS" proviene de "Reset-Set", de forma que la entrada "s"
sirve para poner a "1" la salida, y la "R" para ponerla a "0".
La tabla de la verdad para cada uno do los circuitos es la siguiente.
-Puertas NAND.

-Puertas NOR.

Q t = Estado do la salida Q antes do posicionar las entradas con la informacin


y validarlas mediante el reloj (estado anterior).
.Q t+Dt = Estado do la salida Q despus de posicionar y validar las entradas
(estado siguiente).
.Indeterminado = EI estado, en las condiciones de entrada de Q. no esta
determinado puede salir tanto valor 0 como 1.
Y las ecuaciones correspondientes de la salida son:
-Puertas NAND:
Q t+Dt =R*S*Q t+R*S
-Puertas NOR.
Q t+Dt = R*S*Q t+R*S
Ya vemos en las ecuaciones que el estado anterior de la salida influye en el
nuevo estado de la salida (existe memoria).

Biestable sncrono
Dentro de los sistemas sncronos tenemos dos tipos:
Sncronos sencillos, o por nivel
En ellas, las entradas solo tienen actuacin sobre la bascula cuando el nivel
lgico en la entrada de reloj esta alto o bajo (segn el sistema). Esta
caracterstica obliga a que las salidas solo puedan variar cuando la entrada de
reloj este a nivel de paso.
Sincronizadas, o por flanco
En las basculas que adoptan este sistema de sincronismo, la informacin
presente en las entradas solo se tiene en cuenta cuando la seal de reloj
cambia de nivel, es decir, durante el tiempo de subida o de bajada,
dependiendo del caso.
Sncronas sencillas la entrada CP ("Clock Pulse"), es la correspondiente a los
pulsos del reloj.
-Bascula "RS" (sncrona)
Esta bascula tiene el siguiente diagrama de tiempos (la vamos a realizar con
activacin por nivel "1" de CP).

La denominacin "D" viene de "Datos" (sirve para realizar una transferencia de


datos cuando la seal de control indique)
La tabla de la verdad:

Y la ecuacin resultante es:


__
Q t+D t= D*CP+CP*Q t
-Bascula "T" (sncrona)
Es una bscula bastante empleada, y posee una arquitectura bastante similar
a la del flip-flop tipo "D", Se mantiene o niega el valor de la salida en funcin del
valor de la entrada. T (si es un "0" lo mantiene, y si es un "1" lo niega), La
tabla de la verdad de un biestable T" activado por flanco de subida, es la
siguiente'
EI smbolo "indica que solo se utilizara el valor de la salida al llegar un flanco de
subida del reloj, mantenindose el valor anterior hasta ese momento,
Para obtener la bascula "T asncrona a partir de esta bascula con poner a "1"
la entrada "T (cada vez que hay un flanco de subida se invierte la salida con lo
que se obtiene una salida de frecuencia mitad que la de la entrada de reloj),
- Bascula "JK"
Para una bascula "JK" activada por nivel "0" y de una "JK" activada por flanco
descendente, la ecuacin resultante para ambos casos es:
Q t+Dt = J*Q t+ K*Q t
- Bascula binaria
Es una bscula con un mando nico, de tal forma, que la salida evoluciona
cambiando de estado, dependiendo del tipo de activacin. As tenemos, a nivel
"1", a nivel "0", a flanco ascendente, a flanco descendente.
Este flip-flop tiene un funcionamiento similar al del biestable "T" asncrono. Si
queremos obtener una bascula binaria activada por flanco de bajada, lo
podemos hacer a partir de una bascula "D" tambin por flanco descendente.
As, cada vez que llegue un flanco de bajada, pasa a la salida el valor de la
entrada (que es el de la salida anterior, pero negado). Por lo tanto, se obtiene
una salida con una frecuencia la mitad de la del reloj del sistema.

-Para hacer lo mismo a partir de una bascula "JK" de frente descendente:

En la figura se recogen dos posibilidades: la de la izquierda, consiste en


emplear el fip-flop JK como uno de tipo T (J=K), Y poniendo en ambas entradas
1, con lo que cada vez que llegue un flanco descendente de reloj se producir
una inversin de la salida; en el caso de la izquierda, se emplea el flip-flop JK
como uno tipo D (K = 1), siendo el montaje idntico al explicado para dicho flip-
flop.
- Entradas asncronas
Pese al carcter sncrono de los flip-flops enunciados en este apartado, estos
circuitos tambin poseen entradas de carcter, sncrono. Dicha denominacin
proviene del hecho de que actan independiente me del valor que tenga la
seal de reloj.
Normalmente, suele haber dos entradas asncronas:
CLEAR, 0 RESET. Pone a "0" la salida del flip-flop.
SET, O PRESET. Pone a "1" la salida del flip-flop
Estas entradas se suelen utilizar para inicializar el sistema, dando a los
biestables el valor deseado, para que luego evolucionen.
ELECTRONICA DIGITAL I

Mdulo XIII:
Circuitos Lgicos Programables
XIII.1- CONCEPTO DE MEMORIA:

La memoria es el rgano que almacena la informacin. Las operaciones


bsicas que se van a efectuar con las memorias son la escritura y la lectura.
La escritura o almacenamiento consiste en grabar los datos en una
determinada posicin.
La lectura consiste en obtener la informacin contenida en una posicin
determinada.
La capacidad de las memorias suele darse en octetos o Bytes, es decir, 8 bits.
Las medidas de capacidad tpicas son:
Kilo K (1024 Bytes)
Mega M (1024 Kilobytes)
Giga (1024 MegaBytes)
Lo ideal es gran capacidad de almacenamiento, tiempo de acceso pequeo y
precio reducido. Por ello, la memoria est estructurada en diferentes niveles,
siguiendo un criterio jerrquico en funcin de la probabilidad de uso.
Una memoria se compone de los siguientes elementos bsicos:
-El medio o soporte donde se almacenan los datos (ceros o unos).
-Un trasductor que coloque en el soporte el dato deseado o que detecte su
valor actual.
-Un mecanismo de direccionamiento, que permita leer o grabar la informacin
en lugar y tiempos deseados.
Medio O Soporte: para que un medio pueda almacenar datos binarios, ha de
cumplir tres condiciones:
Ha de presentar dos estados estables, caracterizados por una magnitud fsica.
Se ha de poder pasar de un estado a otro aplicando una seal externa.
Se ha de poder detectar el estado existente en todo momento.
Los soportes pueden ser discretos o continuos. En el primer caso un
dispositivo fsico individual almacena cada BIT. En el segundo, se almacenan
unos bits a continuacin de otros en un medio continuo.
En funcin del tiempo que los datos permanecen grabados se puede efectuar
la siguiente clasificacin para la memoria:
Duradera: los datos se mantienen de forma permanente, mientras no se realice
una operacin de escritura. Se dice que la memoria es no voltil.
Voltil: la informacin desaparece s de deja de suministrar energa a la
memoria.
Con refresco: aunque la memoria est alimentada, los datos se van
degradando llegando un momento en que no se pueden leer correctamente.
Para que sean tiles, deben refrescarse peridicamente.
De lectura destructiva: la lectura implica el borrado de la informacin, por lo que
cada vez que se realiza una lectura debe volverse a grabar el dato.
Permanente o de solo lectura: contienen siempre la misma informacin y no
pueden borrarse. En contraposicin estn los soportes de lectura escritura, que
se puede grabar cuantas veces se quiera. Una situacin intermedia son
aquellas que requieren de un proceso especial para ser borradas.
Trasductor: son dispositivos generalmente costosos, por lo que debe intentar
reducir su nmero, sin comprometer el tiempo de acceso a los datos.
En funcin de los trasductores pueden hacerse dos grupos de memorias:
Memorias estticas: el trasductor esta fsicamente unido al soporte, existiendo
un cableado que emite acceder al dato deseado. Es el caso de las memorias
de semiconductor.
Memorias dinmicas: el punto de memoria debe posicionarse frente al
trasductor para poder ser ledo o grabado.
En general, los trasductores de las memorias dinmicas trabajan con niveles de
seal bajos, por lo que son ms caros que los fijos. Sin embargo, la relacin de
nmero de bits por sensor es mucho ms alta, por lo que al final el coste por
BIT es inferior.
Mecanismo De Direccionamiento: La funcin del mecanismo es seleccionar el
punto de memoria deseado. Puede establecerse la clasificacin siguiente:
Direccionamiento en memorias estticas: direccionamiento y cableado.
En una memoria esttica el mecanismo de direccionamiento es inherente a su
propia construccin. El cableado de los trasductores permite activar el punto de
memoria deseado. Por eso se habla de direccionamiento cableado. Este tipo
de acceso se llama acceso por palabra y el tiempo de acceso es fijo. Estas
memorias reciben tambin el nombre de RAM.
Direccionamiento en memorias dinmicas:
La tcnica ms empleada consiste en empaquetar la informacin en bloques, a
los que se aade una cabecera que incluye el identificador del bloque. Dado
que el soporte es continuo, es necesario disponer de una seal de sincronismo
que permita diferenciar puntos de memoria discontinuos.
Por ultimo se pueden establecer dos tipos de acceso:
Acceso secuencial, donde solo existe un trasductor fijo. El medio se desplaza
hasta alcanzar la posicin deseada. Un ejemplo es la cinta magntica.
Acceso directo, donde puede haber un trasductor mvil que se desplaza hasta
alcanzar una determinada posicin del soporte, o varios que se reparten
distintas zonas del soporte, un ejemplo son los discos.
XIII.2- MEMORIAS RAM:

El termino RAM proviene del ingles y su significado es Random-Access


Memory (memoria de acceso aleatorio).Su denominacin surge en
contraposicin a las denominadas memorias de acceso secuencial. Debido a
que en los comienzos de la computacin las memorias principales de los
ordenadores eran siempre de tipo RAM y las memorias secundarias eran de
acceso secuencial, es frecuente que se hable de memoria RAM para hacer
referencia a la memoria principal de un ordenador.
En estas memorias se accede a cada celda mediante un cableado interno, es
decir, cada byte tiene un camino prefijado para entrar y salir, a diferencia de
otros tipos de almacenamiento, en las que hay una cabeza lector-grabadora
que tiene que ubicarse en la posicin deseada antes de leer el dato deseado.
Se dicen "de acceso aleatorio" porque los diferentes accesos son
independientes entre s. Por ejemplo: si un disco rgido debe hacer dos
accesos consecutivos a sectores alejados fsicamente entre s, se pierde un
tiempo en mover la cabeza hasta la pista deseada tiempo que no se pierde en
la RAM.
Memoria formada por semiconductores en la que se puede tanto leer como
escribir. Se trata de una memoria voltil pierde su contenido al desconectar la
energa elctrica. Se utilizan normalmente como memorias temporales para
almacenar resultados intermedios y datos similares no permanentes.
Se dividen en estticas y dinmicas. Una memoria RAM esttica mantiene su
contenido inalterado mientras est alimentada. La informacin contenida en
una memoria RAM dinmica se degrada con el tiempo, llegando sta a
desaparecer, a pesar de estar alimentada. Para evitarlo hay que restaurar la
informacin contenida en sus celdas a intervalos regulares, operacin
denominada refresco.
RAM Dinmica (DRAM).
La memoria RAM (Ramdom Access Memory o Memoria de Acceso Aleatorio)
es uno de los componentes ms importantes de los actuales equipos
informticos y su constante aumento de la velocidad y capacidad ha permitido
a los PCs crecer en potencia de trabajo y rendimiento.
Memoria SRAM
Representa la abreviatura de Static Random Access Memory y es la
alternativa a la DRAM. No precisa de tanta electricidad como la anterior para su
refresco y movimiento de las direcciones de memoria, funciona ms rpida. Sin
embargo, tiene un elevado precio, por lo que de momento se reserva para ser
utilizada en la memoria cach de procesadores y placas base, cuyo tamao
suele ser muy reducido, comparado con la RAM del sistema. As, y atendiendo
a la utilizacin de la SRAM como memoria cach de nuestros sistemas
informticos, tenemos tres tipos:
Async SRAM: la memoria cach de los antiguos 386, 486 y primeros Pentium,
asncrona y con velocidades entre 20 y 12 nanosegundos.
Sync SRAM: es la siguiente generacin, capaz de sincronizarse con el
procesador y con una velocidad entre 12 y 8,5 nanosegundos. Muy utilizada en
sistemas a 66 MHz de bus.
Pipelined SRAM: se sincroniza igualmente con el procesador. Tarda en cargar
los datos ms que la anterior, aunque una vez cargados, accede a ellos con
ms rapidez. Opera a velocidades entre 8 y 4,5 nanosegundos.
XIII.3- MEMORIAS ROM:

ROM es el acrnimo de Read-Only Memory (memoria de slo lectura). Es una


memoria de semiconductor no destructible, es decir, que no se puede escribir
sobre ella, y que conserva intacta la informacin almacenada, incluso en el
caso de interrupcin de corriente (memoria no voltil). La memoria de slo
lectura o ROM es utilizada como medio de almacenamiento de datos en los
ordenadores. Debido a que no se puede escribir fcilmente, su uso principal
reside en programas que estn estrechamente ligados al soporte fsico del
ordenador. Una razn de que todava se utilice la memoria ROM para
almacenar datos es la velocidad ya que los discos son ms lentos. An ms
importante, no se puede leer un programa que es necesario para ejecutar un
disco desde el propio disco. Por lo tanto, el BIOS, o el sistema de arranque
oportuno del ordenador normalmente se encuentran en una memoria ROM.
Existen diversos tipos de memoria ROM dependiendo de sus caractersticas
algunas de ellas son:
Memoria PROM: es Programmable Read-Only Memory (ROM programable).
Esta memoria puede ser escrita (programada) a travs de un dispositivo
especial, un programador PROM. La escritura de la memoria PROM tiene lugar
fundiendo los fusibles necesarios por lo que esta solo puede ser programada
una vez, una vez que el circuito con la ROM se ha fabricado y empaquetado,
por lo tanto solo puede ser programada una vez.
Memoria EPROM: son las siglas de Erasable Programmable Read-Only
Memory (ROM borrable programable). Es no voltil, est programada por un
dispositivo electrnico que proporciona voltajes superiores a los normalmente
utilizados en los circuitos electrnicos. Una vez programada, una EPROM
puede ser borrada solamente mediante exposicin a una fuerte luz ultravioleta.
Las EPROMs son fcilmente reconocibles por una ventana transparente en la
parte alta del encapsulado, a travs de la cual se puede ver el chip de silicio y
que admite la luz ultravioleta durante el borrado.
Memoria EEPROM: son las siglas de electrically-erasable programmable
read-only memory (ROM programable y borrable elctricamente). Es un tipo de
memoria ROM que puede ser programado, borrado y reprogramado
elctricamente, a diferencia de la EPROM que ha de borrarse mediante rayos
ultravioletas. Aunque una EEPROM puede ser leda un nmero ilimitado de
veces, slo puede ser borrada y reprogramada entre 100.000 y 1.000.000 de
veces.
Memoria Flash: es una forma evolucionada de la memoria EEPROM que
permite que mltiples posiciones de memoria sean escritas o borradas en una
misma operacin de programacin mediante impulsos elctricos, frente a las
anteriores que slo permite escribir o borrar una nica celda cada vez. Por ello,
flash permite funcionar a velocidades muy superiores cuando los sistemas
emplean lectura y escritura en diferentes puntos de esta memoria al mismo
tiempo.
XIII.4-PLD COMBINACIONALES:

Un dispositivo lgico programable, o PLD (Programmable Logic Device), es un


dispositivo cuyas caractersticas pueden ser modificadas y almacenadas
mediante programacin. El principio de sntesis de cualquier dispositivo lgico
programable se fundamenta en el hecho de que cualquier funcin booleana
puede ser expresada como una suma de productos. El dispositivo programable
ms simple es el PAL (Programmable Array Logic). El circuito interno de un
PAL consiste en una matriz, de puertas AND y un arreglo de puertas OR. La
matriz AND es programable mientras que el OR generalmente es fijo. Mediante
una matriz de conexiones se seleccionan cuales entradas sern conectadas a
la matriz AND, cuyas salidas son conectadas al arreglo OR y de esta manera
obtener una funcin lgica en forma de suma de productos. Una matriz de
conexiones es una red de conductores distribuidos en filas y columnas con un
fusible en cada punto de interseccin.
La mayora de los PLDs estn formados por una matriz de conexiones, una
matriz de puertas AND, y una matriz de puertas OR y algunos registros. Con
estos recursos se implementan las funciones lgicas deseadas mediante un
software especial y un programador. Las matrices pueden ser fijas o
programables. El tipo ms sencillo de matriz programable, que data de los aos
60, era una matriz de diodos con un fusible en cada punto de interseccin de la
misma.
XIII.5- FPGA DE TIPO RAM O LCA:

Las FPGAs (Field Programmable Gate Arrays) contienen bloques lgicos


relativamente independientes entre s, con una complejidad similar a un PLD de
tamao medio. Estos bloques lgicos pueden interconectarse, mediante
conexiones programables, para formar circuitos mayores. Existen FPGAs que
utilizan pocos bloques grandes (Pluslogic, Altera y AMD) y otras que utilizan
muchos bloques pequeos (Xilinx, AT&T, Plessey, Actel). A diferencia de los
PLD, no utilizan arquitectura de matriz de puertas AND seguida de la matriz de
puertas OR y necesitan un proceso adicional de ruteado del que se encarga un
software especializado.
La primera FPGA la introdujo Xilinx en el ao 1985. La programacin de las
FPGAs de Xilinx basadas en RAM esttica es diferente a la programacin de
los PLDs. Cada vez que se aplica la tensin de alimentacin, se reprograma
con la informacin que lee desde una PROM de configuracin externa a la
FPGA. Una FPGA basada en SRAM (RAM esttica) admite un nmero ilimitado
de reprogramaciones sin necesidad de borrados previos.
En general la complejidad de una FPGA es muy superior a la de un PLD. Los
PLD tienen entre 100 y 2000 puertas, las FPGAs tienen desde 1200 a 20.000
puertas y la tendencia es hacia un rpido incremento en la densidad de
puertas. El nmero de flip-flops de las FPGA generalmente supera al de los
PLD. Sin embargo, la capacidad de la FPGA para realizar lgica con las
entradas suele ser inferior a la de los PLD. Por ello: "los diseos que precisan
lgica realizada con muchas patillas de entrada y con pocos flip-flops, pueden
realizarse fcilmente en unos pocos PLDs, mientras que en los diseos en los
que intervienen muchos registros y no se necesita generar combinaciones con
un elevado nmero de entradas, las FPGAs pueden ser la solucin ptima".

Das könnte Ihnen auch gefallen