Beruflich Dokumente
Kultur Dokumente
6)
7) La primera es desactivar las interrupciones mientras se est procesando una interrupcin.
Una interrupcin inhabilitada simplemente significa que el procesador puede y debe
ignorar la seal de peticin de interrupcin. Si se produce una interrupcin en ese
momento, generalmente se mantiene pendiente y ser examinada por el procesador una
vez este haya activado las interrupciones. As, cuando un programa de usuario se est
ejecutando y se produce una interrupcin, las interrupciones se inhabilitan
inmediatamente. Despus de que la rutina de gestin de interrupcin termine, las
interrupciones se habilitan antes de que el programa de usuario prosiga, y el procesador
comprueba si se han producido interrupciones adicionales. Esta aproximacin es correcta
y simple, puesto que las interrupciones se manejan en un orden secuencial estricto. El
inconveniente del enfoque anterior es que no tiene en cuenta la prioridad relativa ni las
solicitudes con un tiempo crtico. Por ejemplo, cuando llega una entrada desde la lnea de
comunicaciones, esta debe tramitarse rpidamente para dejar espacio a los datos
siguientes. Si los primeros datos no se han procesado antes de que lleguen los siguientes,
se pueden perder.
Una segunda alternativa consiste en definir prioridades para las interrupciones y permitir
que una interrupcin de prioridad ms alta pueda interrumpir a un gestor de interrupcin
de prioridad menor.
8) Un computador est constituido por un conjunto de unidades o mdulos de tres tipos
elementales (procesador, memoria, E/S) que se comunican entre s. En efecto, un
computador es una red de mdulos elementales. Por consiguiente, deben existir lineas
para interconectar estos mdulos. El conjunto de lneas que conectan los diversos
mdulos se denomina estructura de interconexin. El diseo de dicha estructura
depender de los intercambios que deban producirse entre los mdulos.
12)
13) El bus PCI (Peripheral Component Interconnect, Interconexin de Componente Perifrico)
es un bus muy popular de ancho de banda elevado, independiente del procesador, que se
puede utilizar como bus de perifricos o bus para una arquitectura de entreplanta.
Comparado con otras especificaciones comunes de bus, el PCI proporciona mejores
prestaciones para los subsistemas de E/S de alta velocidad (por ejemplo, los adaptadores
de pantalla grfica, los controladores de interfaz de red, los controladores de disco, etc.).
El estndar actual permite el uso de hasta 64 lneas de datos a 66 MHz, para una velocidad
de transferencia de 528 MB, o 4,224 Gbps. Pero no es precisamente su elevada velocidad
la que hace atractivo al PCI. El PCI ha sido diseado especficamente para ajustarse,
econmicamente a los requisitos de E/S de los sistemas actuales; se implementa con muy
pocos circuitos integrados y permite que otros buses se conecten al bus PCI.