Sie sind auf Seite 1von 11

Universidad Nacional Mayor de San Marcos

Ao del Buen Servicio al Ciudadano

E.A.P. Ingeniera Electrnica 19.1

Temas:
Analizar y comprobar el funcionamiento de circuitos lgicos especiales
tales como circuitos codificadores y decodificadores.

Tipo de Informe: Previo

Profesor: Ing. Casimiro Pariasca Oscar

Nombres y Apellidos: Jorge Artemio Molina Shullca

Cdigo de Matrcula: 15190119

Laboratorio de Circuitos Digitales I 1


Universidad Nacional Mayor de San Marcos

1. Qu es un circuito codificador? Qu es un decodificador?


Explique
Un codificador es un circuito lgico combinacional que, esencialmente,
realiza la funcin inversa del decodificador. Un codificador permite que se
introduzca en una de sus entradas un nivel activo que representa un dgito,
como puede ser un dgito decimal u octal, y lo convierte en una salida
codificada, como BCD o binario. Los codificadores se pueden disear
tambin para codificar smbolos diversos y caracteres alfabticos. El
proceso de conversin de smbolos comunes o nmeros a un formato
codificado recibe el nombre de codificacin.
Un decodificador, la funcin bsica de un decodificador es detectar la
presencia de una determinada combinacin de bits (cdigo) en sus entradas
y sealar la presencia de este cdigo mediante un cierto nivel de salida. En
su forma general, un decodificador posee n lneas de entrada para gestionar
n bits y en una de las 2n lneas de salida indica la presencia de una o ms
combinaciones de n bits.
2. Explique el funcionamiento del circuito 74LS147, circuito codificador
de prioridad de entrada decimal y salida BCD.
Codificador de prioridad porque tiene la lgica necesaria para asegurar que
cuando 2 o ms entradas se activen el cdigo de salida corresponder a la
entrada que tiene asociada el mayor de los nmeros.
Funciona como un codificador de
prioridad de decimal a BCD. Con 9
entradas activas en BAJO que
representan los nmeros 1 al 9, y
produce un cdigo BCD inverso
correspondiente a la entrada activa con el nmero mayor.

Laboratorio de Circuitos Digitales I 2


Universidad Nacional Mayor de San Marcos

Su tabla de verdad:

Vista del 74147 fsico

Laboratorio de Circuitos Digitales I 3


Universidad Nacional Mayor de San Marcos

3. Analizar la operacin del decodificador 74LS47 y su uso con un


display de siete segmentos de nodo comn. Cmo hallara
experimentalmente cada uno de los terminales de un display de siete
segmentos de nodo comn?

El circuito 74LS47 es un integrado decodificador de BCD a 7 segmentos,


esas salidas pueden ser conectadas a un display ya que este tiene 7
entradas que deben de acuerdo a la informacin se debe de prender o
apagar una parte del display.
Para hallarlo experimentalmente, debemos colocar una fuente, de
preferencia entre 3v a 5v, para que est bien iluminado y no se queme los
leds del display.
Luego procedemos a usar un switch de 7 salidas independientes.
Conectamos la fuente al nodo comn del display luego conectar las
entradas del display al switch de 7 salidas independientes, y conectamos
este ltimo a tierra.
Siguiendo este esquema podemos comprobar experimentalmente los siete
segmentos

Laboratorio de Circuitos Digitales I 4


Universidad Nacional Mayor de San Marcos

Ahora vemos en la imagen, para hacer un 3, necesitamos encender los


segmentos a,b,c,d y g.

Laboratorio de Circuitos Digitales I 5


Universidad Nacional Mayor de San Marcos

4. Analizar y simular el funcionamiento del decodificador 74139, 74138


y 74154
El 74LS138 es un decodificador 3 x 8 cuya entrada est en binario (las
cuales se activan mediante 1 lgico) y salida en decimal (enviadas en forma
de 0 lgico).
Para poder transmitir los datos, la entrada G1 debe estar en ALTO y la
entrada G2 = G2A + G2B debe estar en BAJO. Si G1 est en BAJO o G2
est en ALTO, todas las salidas se pondrn en estado ALTO.
Esquema del 74LS138 Tabla de verdad del 74LS138

El 74LS139 es otro decodificador que posee internamente a dos


codificadores, cada uno funciona de manera anloga al 74LS138, pero son
de entrada binaria de 2 bits y salida decimal de 0 a 3.
Esquema del 74LS139 Tabla de verdad del 74LS139

Laboratorio de Circuitos Digitales I 6


Universidad Nacional Mayor de San Marcos

Otro decodificador en el 74154, pero este es de 4 x 16, posee 4


entradas que se activan mediante 1 lgico y 16 salidas que se expresan en
forma de 0 lgico
Esquema del 74LS154 Tabla de verdad del 74LS154

5. Analizar la operacin del decodificador 74LS155 como un


decodificador dual 2 x 4 como un decodificador simple de 3 x 8
El 74LS155 es un decodificador que puede funcionar como un 3x8 o como
dos 2x4, dependiendo de las conexiones que se realicen.
Para trabajarlo como un decodificador 3x8, las entradas G1 y G2 deben
estar conectadas juntas y en estado bajo. Las entradas C1 y C2 tambin
deben estar conectadas juntas para formar una nica entrada C. Entonces
el decodificador funcionar con las entradas C, B, A y las salidas sern 2Y0,
2Y1, 2Y2, 2Y3, 1Y0, 1Y1, 1Y2 y 1Y3, los cuales representan los dgitos del
0 al 7 respectivamente. Para trabajarlo como
dos decodificadores 2x4, G1 debe estar en
estado bajo y C1 debe estar en estado alto
para que funcione el primer decodificador.
De manera casi anloga, G2 y C2 deben
estar en estado bajo para que funcione el
segundo decodificador. Luego, las entradas
A y B generarn los dos cuartetos de salida
1Y y 2Y.
En la imagen del lado podemos ver el
esquema del 74LS155

Laboratorio de Circuitos Digitales I 7


Universidad Nacional Mayor de San Marcos

Tabla de verdad del 74LS155

6. En la figura se muestra un circuito decodificador de 5 bits que utiliza


el CI 74HC154. Explicar su funcionamiento. Explique cmo
funciona si el nmero binario es A4A3A2A1A0? Qu resultado
obtendremos en las salidas si la entrada binaria es 10110?

Laboratorio de Circuitos Digitales I 8


Universidad Nacional Mayor de San Marcos

En el esquema circuital se muestra que la seal A4 est siendo conectada a


las entradas habilitadoras E1 y E2. Se sabe adems que basta con que una
de esas dos entradas est en alto para que todas las salidas del
decodificador se establezcan como 1 lgico. De modo que basta con
analizar el A4 para saber si la seal A3A2A1A0 se va a transferir o no.
Entonces, ante una entrada binaria 10110, A4 toma el valor 1, de modo que
el decodificador Low Order tendr todas sus salidas en estado 1 lgico,
mientras que el decodificador High Order va a decodificar la seal
A3A2A1A0=0110, la cual equivale al nmero decimal 6, de modo que los
pines del 0 al 21 y del 23 al 31 estaran en estado ALTO y el pin 22 estara
en estado BAJO.

7. Un circuito combinacional tiene 3 entradas X, Y, Z y 3 salidas F1, F2,


F3 donde:
F1 = XZ + /X /Y /Z
F2 = /X Y + X /Y /Z
F3 = X Y + /X /Y Z
Nota: /X = X negado, /Y = Y
negado, /Z = Z negado
Implementar con un CI
decodificador 74LS155 y
compuertas bsicas.
Tambin lo puede
implementar con otros decodificadores.

Laboratorio de Circuitos Digitales I 9


Universidad Nacional Mayor de San Marcos

Los maxitrminos irn de 0 a 3 en 1Y0 a 1Y3 y de 4 a 7 en 2Y0 a 2Y3.


Tendramos: 1 = + = ( + ) + = + +

2 = + = ( + ) + = + +

Laboratorio de Circuitos Digitales I 10


Universidad Nacional Mayor de San Marcos

3 = + = ( + ) + = + +

8. Presente las simulaciones de los circuitos mostrados en este


cuestionario previo.
Las simulaciones se encuentran en la carpeta de nombre Simulaciones
Previo 5 Digitales 1.

Laboratorio de Circuitos Digitales I 11

Das könnte Ihnen auch gefallen