Sie sind auf Seite 1von 4

Prctica #1: Verificacin de estados de una Red lgica

Andrs Verdugo
Pablo Lpez
Universidad Politcnica Salesiana, Sede Cuenca
Electrnica Digital Grupo 2

1 OBJETIVOS Dentro de estos niveles de voltaje se encuentran los


siguientes como se indica en la figura 1
Verificar las tablas de verdad de las
compuertas lgicas

Disear , aplicar y comprobar el


funcionamiento de las compuertas lgicas
TTL

2 Marco Terico
2.1 Tecnologa TTL
Transistor Transistor Logic donde los elementos de
entrada de los circuitos electrnicos son transistores,
as como los elementos de la salida, poseen las
siguientes caractersticas

El voltaje de alimentacin es de +5V y Figura 1: Niveles Lgicos


VMax: 5.25.
2.3 Compuertas Lgicas
Su fabricacin es con transistores bipolares Las compuertas lgicas usada con mayor frecuencia
multiversores. son las siguientes

La velocidad de transmisin entre los NAND (74LS00)


estados lgicos es una de las ms rpidas del
mercado por ende su consumo tiende la Consiste en una multiplicadora negada a su
alza. salida su aplicacin es muy apreciada
porque se puede acoplar con sistemas
Su compuerta bsica es la NAND. digitales ms avanzados como, circuitos
aritmticos, buffers, biestables su figura y
La familia TTL se caracteriza por tener el nmero de distribucin de sus pines se indican en la
serie en sus integrados 74LSXX, por sus altas figura 2
prestaciones son muy usados en circuitos pequeos y
robustos.

2.2 Niveles Lgicos


En la electrnica digital se utiliza el sistema binario
que consiste en solo dos posibles variaciones 0 o 1,
debido a eso existen los niveles lgicos con
nicamente dos posibles estados que se determinan
mediante su nivel de tensin

Alto (HIGH) 1

Bajo (LOW) 0 Figura 2 : Distribucion de pines 74LS00


ya que recopila todos los posibles estados que puede
tomar el sistema, usualmente las entradas de la seal
NOR(74LS02) se coloca en la parte izquierda y son representadas
por las primeras letras del abecedario en cambio las
Consiste en una sumadora negada utiliza la salidas son representadas por las ltimas letras del
tecnologa TTL es de grandes prestaciones abecedario, las combinaciones que se pueden dar
como las de su familia, tiene un bajo coste y depende al nmero de variables es decir si hay
en unin puede lograr formar circuitos variables el nmero de posibilidades ser ( 2^n) tal
avanzados como sumadores entre otros la como se muestra en la figura 5
disposicin de los pines se muestra en la
figura 3

Figura 5: Tabla de verdad para 2 variables

3 Clculos
Figura 3: Distribucin de Pines 74LS02 Para el circuito de la figura 5, escribir la expresin
booleana para las salidas Q1, Q2, Q3, elaborar una
tabla de verdad con todos los estados lgicos de
NOT(74LS04)
ingreso y determine los estados y niveles de voltaje
para Q1, Q2, Q3. Realizar el circuito y comprobar,
Consiste en un negadora es decir los estados
haciendo uso de Leds a las salidas.
que entran a la compuerta sern invertidos,
es uno de los pilares fundamentales de la
tecnologa TTL debido a que los sistemas
A 1
digitales siempre tendrn su componente 7400 3 2 Q 1
2 7402 1
negada , por ende son base fundamental en 3
el diseo de circuitos la disposicin de los
pines se muestra en la figura 4 B 1
7400 3 Q 3
C 2

2
2
7402 1
Q 2
7402 1 3
3

Figura 5: Esquema a resolver

Expresin booleana para las salidas

Q3= BB CB+ BB C+ B CB+ A BB CB+ A BB C+ A B CB


Figura 4: Distribucin de Pines 74LS04
Q2= B C+A B C

2.4 Tabla de Verdad Q1=A B C


Desarrollada en los aos 1880 por Charles Sanders
Pierce , la tabla de los valores de verdad es usado Un circuito tiene tres ingresos denominados A, B, C y
en el mbito de la lgica para obtener los valores dos salidas Q1, Q2. Disear e implementar sin tabla
verdadero o falso que puede ser considerado como un de verdad un nico circuito que cumpla las
anlogo en la electrnica, siendo el valor de 0 lgico siguientes condiciones.
una falacia y el valor de 1 lgico una verdad, es
usado como espina medular en la lgica combinatoria Q1=1 si solo si A=B= 1 y C=0

2
Q2=0 si solo si A=0 y B=C=1 5 Desarrollo
Mediciones y simulaciones

Verificar la tabla de verdad de la compuerta NAND

A B Q (Lgico) Q (Voltaje)
0 0 1 3.37V
0 1 1 3.37V
1 0 1 3.37V
1 1 0 0.15V

4 Lista de materiales
Para el desarrollo de la siguiente practica se necesit
de los siguientes materiales tal como se indica en la
Tabla 1 y en la tabla 2 se lista las herramientas
necesitadas para realizar la practica

PRESUPUESTO MATERIALES

# Descripcin Valor Valor Verificar la tabla de verdad de la compuerta NOR


Unitario Total
A B Q (Lgico) Q (Voltaje)
1 Dipswich 3p $ 0,30 $0,30
0 0 1 3.37V
1 Compuerta $ 0,60 $ 0,60 0 1 0 0.15V
74LS00
1 0 0 0.15V
1 Compuerta $0,60 $ 0,60
74LS02
1 1 0 0.15V

3 LEDS $0,30 $ 0,90

1m Cable multpar $0,50 $0,50

6 Resistencias $ 0.05 $ 0,30

Total $ 3,20

Tabla 1: Presupuesto de materiales


Verificar la tabla de verdad de la compuerta NOT
HERRAMIENTAS
A Q (Lgico) Q (Voltaje)
MULTIMETRO
0 1 3.37V
FUENTE +5V
1 0 0.15V
PROTOBOARD

PELACABLES

PINZAS

Tabla 2: Herramientas usadas

Verificar el circuito usando la tabla de verdad


Esquema elementos robustos que no tienen peligro de
quemarse con la esttica.

Las mediciones realizadas con el multmetro


tienen un error significativo debido a la
caracterstica del mismo

La tabla de verdad es uno de los pilares


fundamentales de la electrnica digital ya
que da las posibilidades que se pueden
presentar en el sistema.

A B C Q1 Q2 Q3
0 0 0 0 0 1
8 Recomendaciones
0 0 1 0 0 1
El aprendizaje previo es de vital importancia
0 1 0 0 0 1 para poder realizar los circuitos de manera
ms eficiente y rpida.
0 1 1 0 1 0
1 0 0 0 0 1 Las compuertas TTL al momento de no ser
conectadas interpretan como una
1 0 1 0 0 1 indeterminacin es decir si un pin sobrase y
1 1 0 0 0 1 no se conectara la compuerta trabajara de
forma errada.
1 1 1 0 1 0
9 Bibliografia
6 Anlisis de resultados
Los valores de estados lgicos llevan [1] Pierson, M.M. and Pierson, B.L. Beginnings
relevancia nominal, ya que coinciden en un and Endings: Keys to Better Engineering
100% lo simulado y lo realizado ya que al Technical Writing. IEEE Trans. On Professional
ser tecnologa TTL es tecnologa robusta al Communication. Vol 40, No. 4, (December,
tacto y no se pierden las seales. 1997), pp. 299-304.

Los valores medidos en las compuertas [2] Stunk, W. and White, E.B. The Elements of
NAND, NOR; NOT que son valores Style. Fourth Edition, Boston: Allyn and Bacon.
cercanos a cero para pulsos bajos y cercanos 2000.
a 5 para los pulsos altos pero estos valores
contienen un error el valor terico es de 5V [3] Ronald, J Toccy. Sistemas digitales principios y
pero el valor medido es de 3.37V, pero el aplicaciones .Tenth Edition , Boston: Pearson
voltaje mencionado es el adecuado para que 2007
la compuerta lo interprete como una seal de
encendido.

Para economizar y entendiendo que se trata


de una prctica a la salida no se le conecto la
compuerta negadora para poder tener una
mayor estabilidad debido a que los tiempos
de uso de las compuertas son cortos no se
necesita la compuerta not, siempre es
recomendable que las compuerta con
tecnologa TTL si van a funcionar por un
largo periodo tengan en la salida su propio
sistema de alimentacin para la carga ya que
las compuertas no subministran corriente.

7 Conclusiones
El comportamiento de los circuitos digitales
con tecnologa TTL es sencillo ya que son

Das könnte Ihnen auch gefallen