Beruflich Dokumente
Kultur Dokumente
Andrs Verdugo
Pablo Lpez
Universidad Politcnica Salesiana, Sede Cuenca
Electrnica Digital Grupo 2
2 Marco Terico
2.1 Tecnologa TTL
Transistor Transistor Logic donde los elementos de
entrada de los circuitos electrnicos son transistores,
as como los elementos de la salida, poseen las
siguientes caractersticas
Alto (HIGH) 1
3 Clculos
Figura 3: Distribucin de Pines 74LS02 Para el circuito de la figura 5, escribir la expresin
booleana para las salidas Q1, Q2, Q3, elaborar una
tabla de verdad con todos los estados lgicos de
NOT(74LS04)
ingreso y determine los estados y niveles de voltaje
para Q1, Q2, Q3. Realizar el circuito y comprobar,
Consiste en un negadora es decir los estados
haciendo uso de Leds a las salidas.
que entran a la compuerta sern invertidos,
es uno de los pilares fundamentales de la
tecnologa TTL debido a que los sistemas
A 1
digitales siempre tendrn su componente 7400 3 2 Q 1
2 7402 1
negada , por ende son base fundamental en 3
el diseo de circuitos la disposicin de los
pines se muestra en la figura 4 B 1
7400 3 Q 3
C 2
2
2
7402 1
Q 2
7402 1 3
3
2
Q2=0 si solo si A=0 y B=C=1 5 Desarrollo
Mediciones y simulaciones
A B Q (Lgico) Q (Voltaje)
0 0 1 3.37V
0 1 1 3.37V
1 0 1 3.37V
1 1 0 0.15V
4 Lista de materiales
Para el desarrollo de la siguiente practica se necesit
de los siguientes materiales tal como se indica en la
Tabla 1 y en la tabla 2 se lista las herramientas
necesitadas para realizar la practica
PRESUPUESTO MATERIALES
Total $ 3,20
PELACABLES
PINZAS
A B C Q1 Q2 Q3
0 0 0 0 0 1
8 Recomendaciones
0 0 1 0 0 1
El aprendizaje previo es de vital importancia
0 1 0 0 0 1 para poder realizar los circuitos de manera
ms eficiente y rpida.
0 1 1 0 1 0
1 0 0 0 0 1 Las compuertas TTL al momento de no ser
conectadas interpretan como una
1 0 1 0 0 1 indeterminacin es decir si un pin sobrase y
1 1 0 0 0 1 no se conectara la compuerta trabajara de
forma errada.
1 1 1 0 1 0
9 Bibliografia
6 Anlisis de resultados
Los valores de estados lgicos llevan [1] Pierson, M.M. and Pierson, B.L. Beginnings
relevancia nominal, ya que coinciden en un and Endings: Keys to Better Engineering
100% lo simulado y lo realizado ya que al Technical Writing. IEEE Trans. On Professional
ser tecnologa TTL es tecnologa robusta al Communication. Vol 40, No. 4, (December,
tacto y no se pierden las seales. 1997), pp. 299-304.
Los valores medidos en las compuertas [2] Stunk, W. and White, E.B. The Elements of
NAND, NOR; NOT que son valores Style. Fourth Edition, Boston: Allyn and Bacon.
cercanos a cero para pulsos bajos y cercanos 2000.
a 5 para los pulsos altos pero estos valores
contienen un error el valor terico es de 5V [3] Ronald, J Toccy. Sistemas digitales principios y
pero el valor medido es de 3.37V, pero el aplicaciones .Tenth Edition , Boston: Pearson
voltaje mencionado es el adecuado para que 2007
la compuerta lo interprete como una seal de
encendido.
7 Conclusiones
El comportamiento de los circuitos digitales
con tecnologa TTL es sencillo ya que son