Sie sind auf Seite 1von 8

Enunciado

Realizar el diseo en protoboard de un circuito combinacional codificador el cual


consta de 10 entradas (X0, X1, X2, X3, X4, X5, X6, X7, X8, X9) y cuatro salidas (A, B,
C, D) usando la combinacin NAND.

Objetivos

Observar cmo cambia el diseo de un circuito realizado con compuertas


OR a su respectiva equivalencia en NAND o en NOR (en nuestro caso
realizaremos la conversin a NAND).
Conocer la funcionalidad de los circuitos combinacionales bsicos y ser
capaces de utilizarlos en el diseo de circuitos de funciones.
Realizar el diseo de las funciones obtenidas haciendo uso de
combinaciones en NAND.
Teora
Circuito combinacional
Un circuito combinacional, como su nombre lo sugiere es un circuito cuya salida
depende solamente de la combinacin de sus entradas en el momento que se
est realizando la medida en la salida. Este circuito est conformado por funciones
lgicas elementales; es decir, AND, OR, NAND, NOR, etc. Analizando un circuito
combinacional, se puede observar la salida de cada una de las compuertas que se
muestran, depende nicamente de sus entradas.

Los circuitos combinacionales se clasifica en:


Codificador
Decodificador
Multiplexores
Demultiplexores
Sumadores
Restadores
Comparadores
Circuito combinacional Codificador
Son los dispositivos MSI que realizan la operacin inversa a la realizada por los
decodificadores. Generalmente, poseen 2 n entradas y n salidas. Cuando solo una
de las entradas est activa para cada combinacin de salida, se le denomina
codificador completo.
Tabla de equivalencias o Implementacin
Para realizar nuestro diseo solo tenderemos en cuenta la implementacin de la
funcin OR en NAND

Compuertas lgicas:
Las compuertas logicas utilizadaspara realizar nuestro diseo son:
Funciones:

A = X8 + X9
B = X4 + X5 + X6 + X7
C = X2 + X3 + X6 + X7
D = X1 + X3 + X5 + X7 + X9

Diseo lgico
Para realizar el diseo lgico del circuito codificador se debe tener en cuenta que
est compuesto por 4 funciones diferentes las cuales se muestran a continuacin
en su diseo lgico y su respectiva combinacin en NAND.

A = X 8 + X9

Diseo con compuertas OR

Representacin en NAND
B = X4 + X 5 + X 6 + X 7

Diseo con compuertas OR

Representacin en NAND

C = X2 + X 3 + X6 + X 7

Diseo con compuertas OR


Representacin en NAND

D = X1 + X 3 + X 5 + X 7 + X 9

Diseo con compuertas OR

Representacin en NAND
Diseo completo de las cuatro funciones

Tabla de verdad:
X0 X1 X2 X3 X4 X5 X6 X7 X8 X9 A B C D
1 0 0 0 0 0 0 0 0 0 0 0 0 0
0 1 0 0 0 0 0 0 0 0 0 0 0 1
0 0 1 0 0 0 0 0 0 0 0 0 1 0
0 0 0 1 0 0 0 0 0 0 0 0 1 1
0 0 0 0 1 0 0 0 0 0 0 1 0 0
0 0 0 0 0 1 0 0 0 0 0 1 0 1
0 0 0 0 0 0 1 0 0 0 0 1 1 0
0 0 0 0 0 0 0 1 0 0 0 1 1 1
0 0 0 0 0 0 0 0 1 0 1 0 0 0
0 0 0 0 0 0 0 0 0 1 1 0 0 1
Conclusiones
Se demostr que es mucho ms extenso realizar el diseo del circuito por medio
de combinaciones NAND que con compuertas bsicas OR; ya que cada
compuerta OR equivale a tres NAND.

Bibliografa

Circuitos Combinacionales MSI (2008). Recuperado de:


http://www.uhu.es/rafael.lopezahumada/Cursos_anteriores/fund97_98/combinacio
nales.pdf

Sistema Combinacional. Recuperado de:


https://es.wikipedia.org/wiki/Sistema_combinacional

Circuit Market 2000 programa utilizado para simular las funciones

Manual TTL Tomado de:

Das könnte Ihnen auch gefallen