Sie sind auf Seite 1von 23

[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de

Ingeniera Elctrica 2017

INGENIERA ELCTRICA

[LABORATORIO DE CIRCUITOS
ELECTRNICOS II ]

Laboratorio de Circuitos Electrnicos II-Experiencia n3 1


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

UNIVERSIDAD NACIONAL
MAYOR DE SAN MARCOS
Ingeniera Elctrica
FACULTAD:
Ingeniera Electrnica y Elctrica

ESCUELA:
Ingeniera Elctrica (19.2)
CURSO:
LABORATORIO DE CIRCUITOS ELECTRNICOS II
PROFESOR:
ING. PONCE MARTINEZ LUIS

INTEGRANTES:
Cermeo Torres Jhorman Adrian 13190028
Zapata Yarleque Kevin 15190130
Luque Cisneros Miguel Angel 15190198
Huari Montoya George Angel 15190196

TEMA:

RESPUESTA EN BAJA FRECUENCIA DE UN AMPLIFICADOR DE


UNA SOLA ETAPA (experiencia 03)

Laboratorio de Circuitos Electrnicos II-Experiencia n3 2


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

RESPUESTA EN BAJA FRECUENCIA DE UN


AMPLIFICADOR DE UNA SOLA ETAPA

Cermeo Torres Jhorman Adrian


Huari Montoya George Angel
Luque Cisneros Miguel Angel
Zapata Yarleque Kevin

Facultad de Ingeniera Elctrica y Electrnica,


Universidad Nacional Mayor De San Marcos, Per, Lima

Resumen

En este artculo analizaremos la regin de baja frecuencia del


amplificador BJT de una sola etapa, en la cual las combinaciones
de RC formadas por los capacitores Ci, Ce y Co y los parmetros
resistivos de la red determinan las frecuencias de corte. Se variara
la frecuencia y determinaremos la frecuencia a la cual la ganancia
de voltaje se reduce a 0.707 de su valor mximo. Una vez que
determinemos las frecuencias de corte variaremos los capacitores,
compararemos los diagramas de bode para cada caso.
Palabras ClavesOsciloscopio, Generador de Seales, Protoboard,
Multmetro Digital, Fuente DC, Respuesta en Baja Frecuencia,
Amplificador BJT, Condensadores, Transistor, Ganancia de Voltaje,
Frecuencia de Corte Inferior.

Abstract

In this paper we will analyze the low frequency region of the


single-stage BJT amplifier, in which the combinations of RC
formed by the capacitors Ci, Ce and Co and the resistive
parameters of the network determine the cutoff frequencies. The
frequency will be varied and we will determine the frequency at
which the voltage gain is reduced to 0.707 of its maximum value.
Once we determine the cutoff frequencies we will vary the
capacitors, we will compare the goat diagrams for each case.

Key Words-Oscilloscope, Signal Generator, Protoboard, Digital


Multimeter, DC Power Supply, Low Frequency Response, BJT
Amplifier, Capacitors, Transistor, Voltage Gain, Low Cutting
Frequency.

Laboratorio de Circuitos Electrnicos II-Experiencia n3 3


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

1 Introduccin
El anlisis de esta seccin emplear la
configuracin de polarizacin por medio del
divisor de voltaje para el BJT, aunque los
resultados se pueden aplicar a cualquier
configuracin de BJT.
Basta encontrar la resistencia equivalente
apropiada para la combinacin RC. Los
capacitores Ci, Ce y Co determinarn la
Figura 1.1_ Combinacin de RC respuesta en baja frecuencia de la red de la
que definir una frecuencia de
corte inferior. figura 1.1.

Obviamente, la ganancia mxima est disponible cuando RE es de 0. A


bajas frecuencias, con el capacitor de puenteo Ce en su estado
equivalente de circuito abierto toda la RE aparece en la ecuacin de la
ganancia previa y el resultado es la ganancia mnima. A medida que se
incrementa la frecuencia, la reactancia del capacitor Ce se reducir y
tambin lo har la impedancia en paralelo de RE y Ce hasta que el
resistor RE queda efectivamente en cortocircuito por Ce. El resultado
es una ganancia de banda media o mxima determinada por
Av=- RC/re. A la ganancia ser de 3 dB por debajo del valor de banda
media determinado con RE en cortocircuito.

Antes de continuar, tenga en cuenta que Ci, Ce y Co afectarn slo la


respuesta en baja frecuencia. Al nivel de frecuencias de banda media,
se pueden insertar los equivalentes de cortocircuito de los capacitores.
Aunque cada nivel afectar la ganancia Av=Vo/Vi en un intervalo
similar de frecuencia, el corte en baja frecuencia mximo determinado
por Ci, Ce o Co tendr el impacto mximo porque ser el ltimo que se
presente antes del nivel de banda media.

Si las frecuencias estn relativamente separadas, la frecuencia de corte


mxima determinar en esencia la frecuencia de corte inferior para
todo el sistema. Si hay dos o ms frecuencias de corte superiores, el
efecto ser incrementar la frecuencia de corte inferior y reducir el
ancho de banda resultante del sistema. En otras palabras, hay una
interaccin entre los elementos capacitivos que puede afectar la
frecuencia de corte inferior resultante. Sin embargo si las frecuencias
de corte establecidas por cada capacitor estn suficientemente
separadas, el efecto de una en la otra puede ser ignorada con un alto
grado de precisin.

Laboratorio de Circuitos Electrnicos II-Experiencia n3 4


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

2 Importancia De La Experiencia
La experiencia realizada en este laboratorio es muy importante ya
que nos permite observar y comprender que a bajas frecuencias
slo se tendrn en cuenta los condensadores de acoplo y
desacoplo, comportndose como circuitos abiertos las
capacidades internas de los dispositivos activos. Mediante esta
experiencia aprenderemos a determinar la frecuencia de corte
inferior a la cual el voltaje de salida se reduce a 0.707 de su valor
mximo. Adems veremos que esta frecuencia de corte inferior se
define como la frecuencia a la cual el valor de la caracterstica de
transferencia disminuye 3dB por debajo del valor mximo de
frecuencias medias. Y todo ello contribuir de manera eficaz en
nuestro aprendizaje y comprensin.

3 Objetivos De La Experiencia
-Investigar la influencia de los condensadores de acoplo y
desacoplo sobre el punto de corte inferior en un amplificador de
audio.

4 Equipos y Materiales Utilizados


-Osciloscopio
-Generador de seales de audio frecuencia
-Multmetro digital
-Fuente DC
-Resistores de W de 56K, 0.47K, 12K, 10K (2), 1K, 0.22K, 1.5K
-Condensador de 16 V de 0.1uF, 0.01uF, 4.7uF, 22uF.
-Protoboard
-Cables de conexin diversos
-Transistores 2N2222

5 Software Utilizado

Utilizaremos como herramienta software al Proteus para la


simulacin de los circuitos elctricos que emplearemos en
esta experiencia y as podernos brindar una respuesta
aproximada de lo que es el comportamiento en lo real.

Laboratorio de Circuitos Electrnicos II-Experiencia n3 5


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

6 Metodologa
Procedimiento realizado

a) Implemente el circuito de la Figura 1

Figura 1.2 Circuito 1

b) Sin aplicar seal, medir.

= 7.77 = 1.94

c) Aplicar una seal hasta obtener la mxima seal de salida


sin distorsin (1KHz) .Bajo esta condicin medir.

Ci 22 uF

Ce 47 uF

Co 22 uF

Av 4.69

Laboratorio de Circuitos Electrnicos II-Experiencia n3 6


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Figura 1.3- Entrada y Frecuencia de 1KHz

d) Llenar la tabla. Note que el punto de corte inferior se


produce a una frecuencia en que la ganancia de voltaje
alcanza el 0.707 de su valor.

Ce 4.7 uF

Ci 0.01 uF

Vo 2.14 V

Vi 0.472 V

Av 4.534

Figura 1.4- Entrada y Frecuencia de 5KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 7


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 4.7 uF

Ci 0.01 uF

Vo 2.2 V

Vi 0.51 V

Av 4.314

Figura 1.5- Entrada y Frecuencia de 4KHz

Ce 4.7 uF

Ci 0.01 uF

Vo 2.08 V

Vi 0.51 V

Av 4.078

Figura 1.6- Entrada y Frecuencia de 3KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 8


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 4.7 uF

Ci 0.01 uF

Vo 1.52 V

Vi 0.51 V

Av 2.980

Figura 1.7- Entrada y Frecuencia de 1.5KHz

Ce 4.7 uF

Ci 0.01 uF

Vo 1.08 V

Vi 0.51 V

Av 2.118

Figura 1.8- Entrada y Frecuencia de 900Hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 9


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 4.7 uF

Ci 0.01 uF

Vo 0.86 V

Vi 0.51 V

Av 1.686

Figura 1.9- Entrada y Frecuencia de 700Hz

Ce 4.7 uF

Ci 0.01 uF

Vo 0.6 V

Vi 0.51 V

Av 1.176

Figura 1.10- Entrada y Frecuencia de 500Hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 10


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 4.7 uF

Ci 0.01 uF

Vo 380 mV

Vi 0.51 V

Av 0.745

Figura 1.11- Entrada y Frecuencia de 300Hz

Ce 4.7 uF

Ci 0.01 uF

Vo 220 mV

Vi 0.505 V

Av 0.436

Figura 1.12- Entrada y Frecuencia de 200Hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 11


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 4.7 uF

Ci 0.01 uF

Vo 86 mV

Vi 492 mV

Av 0.175

Figura 1.13- Entrada y Frecuencia de 100Hz

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.54 V

Av 4.592

Figura 1.14- Entrada y Frecuencia de 8KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 12


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.53 V

Av 4.679

Figura 1.15- Entrada y Frecuencia de 7KHz

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.53 V

Av 4.679

Figura 1.16- Entrada y Frecuencia de 6KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 13


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.53 V

Av 4.679

Figura 1.17- Entrada y Frecuencia de 5KHz

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.54 V

Av 4.592

Figura 1.18- Entrada y Frecuencia de 4KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 14


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 0.47 uF

Ci 0.1 uF

Vo 2.48 V

Vi 0.53 V

Av 4.679

Figura 1.19- Entrada y Frecuencia de 3KHz

Ce 0.47 uF

Ci 0.1 uF

Vo 2.44 V

Vi 0.54 V

Av 4.518

Figura 1.20- Entrada y Frecuencia de 1.5KHz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 15


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 0.47 uF

Ci 0.1 uF

Vo 2.34 V

Vi 0.55 V

Av 4.254

Figura 1.21- Entrada y Frecuencia de 1KHz

Ce 0.47 uF

Ci 0.1 uF

Vo 2.24 V

Vi 0.53 V

Av 4.226

Figura 1.22- Entrada y Frecuencia de 700Hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 16


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Ce 0.47 uF

Ci 0.1 uF

Vo 2.10 V

Vi 0.53 V

Av 3.962

Figura 1.23- Entrada y Frecuencia de 500Hz

Ce 0.47 uF

Ci 0.1 uF

Vo 0.76 V

Vi 0.53 V

Av 1.434

Figura 1.24- Entrada y Frecuencia de 100Hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 17


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

e) Desacople las resistencias de emisor con el condensador


de 4.7uF. Anote el nuevo valor de la ganancia y el nuevo
punto de corte inferior.

Ci 22 uF

Ce 4.7 uF

Co 22 uF

Av 4.25

Figura 1.24- Entrada y Frecuencia de 1KHz

Frecuencia de corte = 156.6 Hz

Figura 1.25- Frecuencia De Corte 156.6hz

Laboratorio de Circuitos Electrnicos II-Experiencia n3 18


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

7 Cuestionario

A. Compare Sus Clculos Tericos Con


Los Obtenidos En El Experimento. Si Es
Necesario Mencione A Que Se Deben Las
Diferencias.

VALORES VALORES
TEORICOS EXPERIMENTALES
18 1.94
8.06 7.77
5.56 4.69

Estas variaciones que presentan nuestros resultados


tericos comparados con nuestros resultados
experimentales, se deben en mayor parte a que en los
clculos tericos trabajamos con valores ideales, los
cuales no siempre coinciden con los valores reales con
los que trabajamos en el laboratorio.

B. Grafique en papel semilogaritmico la


ganancia expresada en dB vs la
frecuencia.

Para: = 4.7, = 0.01

() ()
5000 4.534 13.129
4000 4.314 12.697
3000 4.078 12.209
1500 2.980 9.484
900 2.118 6.518
700 1.686 4.537
500 1.176 1.408
300 0.745 -2.557
200 0.436 -7.210
100 0.175 -15.189

Laboratorio de Circuitos Electrnicos II-Experiencia n3 19


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Figura 1.26- Ganancia expresada en dB Vs la Frecuencia

Para: = 0.47, = 0.1

() ()
7000 4.679 13.40
6000 4.679 13.40
5000 4.679 13.40
4000 4.592 13.24
3000 4.679 13.40
1500 4.518 13.09
1000 4.254 12.58
700 4.226 12.52
500 3.962 11.96
100 1.434 3.13

Figura 1.27- Ganancia expresada en dB Vs la Frecuencia

Laboratorio de Circuitos Electrnicos II-Experiencia n3 20


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

C. Explique la curva obtenida.

En el grafico tenemos a ciertas frecuencias medias una


ganancia casi constante, pero cuando llegamos a cierta
frecuencia tenemos una cada de ganancia de 0.707 de
su valor, a esta frecuencia donde se produce esta efecto
de cada se llama frecuencia de corte inferior, que es la
que ocasionan condensadores de acoplo y desacoplo
, , . Despus de esta cada de ganancia
observamos una brusca cada de ganancia conforme
disminuimos la frecuencia a partir de la frecuencia de
corte inferior.

D. Qu conclusiones obtuvo del


experimento?

A bajas frecuencias los capacitores de desacoplo y


acoplo generan conjunto con los elementos
resistivos del sistema determinan nuestra
frecuencia de corte inferior.
Cuando la ganancia de voltaje del amplificador cae
en 0.707 de su valor mximo en frecuencias
medias, observamos que se da a cierta frecuencia la
cual se conocer como la frecuencia de corte
inferior.

Laboratorio de Circuitos Electrnicos II-Experiencia n3 21


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

8 Conclusiones y Recomendaciones De La
Experiencia

La regin de baja frecuencia se caracteriza por una frecuencia de


corte inferior.
Generalmente, el anlisis en frecuencia de un amplificador se
realiza sobre un rango muy variable de valores de frecuencia. Para
facilitar su caracterizacin se utiliza escalas logartmicas en
trminos de decibelio.
Se estudia los efectos en frecuencia introducidos por
condensadores, generalmente externos, que limitan la frecuencia
baja de operacin del amplificador.
Los condensadores de acoplo y desacoplo limitan su respuesta a
baja frecuencia.
La presencia de condensadores en un amplificador hace que la
ganancia de ste dependa de la frecuencia.
Un incremento en el nmero de etapas amplificadoras conectadas
en cascada tambin limitan a su vez la respuesta a bajas
frecuencias.
Se establecer una red RC por cada elemento capacitivo y
determinaremos la frecuencia a la cual el voltaje de salida se reduce
a 0.707 de su valor mximo.
Si las frecuencias estn relativamente separadas, la frecuencia de
corte mxima determinar en esencia la frecuencia de corte inferior
para todo el sistema.
Hay una interaccin entre los elementos capacitivos que puede
afectar la frecuencia de corte inferior resultante. Sin embargo si las
frecuencias de corte establecidas por cada capacitor estn
suficientemente separadas, el efecto de una en la otra puede ser
ignorada con un alto grado de precisin.
El corte en baja frecuencia mximo determinado por Ci, Ce o Co
tendr el impacto mximo porque ser el ltimo que se presente
antes del nivel de banda media.
Sin duda, la ms alta de las frecuencias de corte inferiores tendr el
mayor impacto en la frecuencia de corte inferior para el sistema.

Laboratorio de Circuitos Electrnicos II-Experiencia n3 22


[UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS] 19 de OCTUBRE de
Ingeniera Elctrica 2017

Referencias

[1] ROBERT L. BOYLESTAD LOUIS NASHELSKY -


Electrnica: Teora De Circuitos Y Dispositivos Electrnicos

[2] KATSUHIKO OGATA -Ingeniera De Control Moderna

[4] http://146.83.206.1/~jhuircan/PDF_CTOI/ieeerf03.pdf

[5] http://www.fceia.unr.edu.ar/enica3/rtafrec.pdf.

[6]http://146.83.206.1/~jhuircan/PDF_ELECTRONICA/Rf01
b.pdf.

[7]https://sites.google.com/a/goumh.umh.es/circuitos-
electronicos-analogicos/transparencias/tema-5#TOC-
Respuesta-a-bajas-frecuencias:-C-lculo-de-wL-

Laboratorio de Circuitos Electrnicos II-Experiencia n3 23

Das könnte Ihnen auch gefallen