Sie sind auf Seite 1von 2

INSTITUTO TECNOLÓGICO

INSTITUTO TECNOLÓGICO
de Cd. Juárez
de Cd. Juárez AVANCE PROGRAMÁTICO

Departamento: Ingeniería Eléctrica y Electrónica Materia: Electrónica Digital


Semestre: Enero - Junio 2018 Clave: 4GF - 4KE - 6HE
Profesor(a): Ing. Armando Peinado Renteria Créditos: 2 - 3 - 5

Aportación de la asignatura al perfil del egresado: Criterios de Evaluación


Esta asignatura aporta al perfil del Ingeniero la capacidad de conocer, diseñar y
aplicar los circuitos digitales para el control de los diferentes sistemas. Prácticas 10 %
OBJETIVO GENERAL DEL CURSO Exámenes 20%
Conocer, diseñar y aplicar los circuitos digitales para el control de los diferentes Participación 10%
sistemas. Tareas 10%
Asistencia 10%
Portafolio de evidencias 40%

Semana Contenido Estrategias Didácticas


1 UNIDAD I. Fundamentos de Entrega del Avance Programático y precisiones acerca de su interpretación.
Enero Examen de diagnóstico
sistemas digitales Repaso de los conceptos básicos
22 - 26
1.1 Fundamentos de los sistemas digitales Práctica No 1 Análisis y mediciones del circuito de la curva V-I del diodo de Si y del
1.2 Señales análogas y digitales. diodo led.

2 1.3 Relación entre los sistemas análogos y los Práctica No 2. Vusualización y mediciónes de una señal analógica.
Enero sistemas digitales
29 a Feb
2

3 UNIDAD II. Código y sistemas Práctica No 3. Vusualización y mediciónes de una señal digital.
Febrero Numéricos Práctica No 4. Comprobación de los transistores.
2.1 Números binarios Examen unidad I (martes 06-01-2018)
5 - 10 1.- Examen de diagnóstico
2.2 Sistemas numéricos.
2.2.1 Binario 2.- Tarea de investigación
2.2.2 Octal 3.- Exposición del tema
2.2.3 Hexadecimal 4.- Practicas del laboratorio
2.2.4 Conversión entre sistemas 5.- Portafolio de evidencias
numéricos 6.- Mapa mental y conceptual
7.- Documentar digitalmente las evidencias de cada unidad de la materia.

4 2.3 Operaciones básicas Práctica No 5 Aplicación del led como indicador.


Febrero 2.3.1 Suma Práctica No 6 Medición del estado lógico del didio en compuertas lógicas.
2.3.2 Resta Práctica No 7. Medición del V-I de la salida de la compuerta lógica And con el uso de
12 - 16 2.3.3 Multiplicación un circuito integrado DTL.
2.3.4 División
5 2.4 Códigos binarios y alfanuméricos
Febrero 2.4.1 GRAY Práctica No 8 Compuertas lógicas basicas.
2.4.2 BCD
19 - 23 2.4.3 ASCII Práctica No 9. Suma de bits.
2.4.4 UNICODE

UNIDAD III. Compuertas lógicas Práctica No 10 Conversión de binario a Gray.


6 Práctica No 11 Hacer una compuerta Or mediante una compuerta Nand.
Febrero 3.1 Compuertas básicas Examen unidad II (martes 27-02-2018)
26 a Marzo 2 3.1.1 AND 1.- Examen de diagnóstico
3.1.2 OR 2.- Tarea de investigación
3.1.3 NOT 3.- Exposición del tema
3.1.4 NAND 4.- Practicas del laboratorio
3.1.5 NOR 5.- Portafolio de evidencias
3.1.6 XOR 6.- Mapa mental y conceptual
3.2 Familias lógicas 7.- Documentar digitalmente las evidencias de cada unidad de la materia.
3.2.1 Lógica Transistor-Transistor (TTL)
3.2.2 Metal Óxido-Semiconductor (CMOS)
3.2.3 Silicio sobre Aislante (SOI) Práctica No 12 comprobación de los teoremas con compuertas lógicas.
7 3.2.4 Características del Fabricante Práctica No 13 Convertidor de binario a decimal.
3.2.5 Compatibilidad entre familias
Marzo lógicas
5-9 3.3 Pruebas con analizadores de estados
lógicos
8 UNIDAD IV. Algebra Booleana Práctica No 14 Diseño de una memoria MNR.
Marzo 4.1 Teoremas y postulados fundamentales Práctica No 15 Diseño de un circuito combinacional.
4.1.1 Funciones booleanas simples Examen unidad III (martes 13-03-2018)
12 - 16 1.- Examen de diagnóstico
4.1.2 Funciones booleanas compuestas
4.2 Simplificación de funciones booleanas 2.- Tarea de investigación
3.- Exposición del tema
4.- Practicas del laboratorio
5.- Portafolio de evidencias
6.- Mapa mental y conceptual
7.- Documentar digitalmente las evidencias de cada unidad de la materia.

9
Marzo 4.2.1 Minitérminos y maxitérminos Práctica No .16 Arranque, paro e inversión de giro de un motor de C. D.
19 - 23 4.2.2 Mapas de Karnaugh
4.2.3 Método de Quine-Mcclausky

10 UNIDAD V. Circuitos Práctica No 17 Diseño de un temporizador 555 (reloj) modo astable.


Abril Práctica No 18 Diseño de un Flip – Flop.
Combinacionales Examen unidad IV (martes 10-04 -2018)
9 - 13 1.- Examen de diagnóstico
5.1 Procedimiento de diseño 2.- Tarea de investigación
5.2 Circuitos combinacionales básicos 3.- Exposición del tema
5.3 Simulación de los circuitos 4.- Practicas del laboratorio
combinacionales 5.- Portafolio de evidencias
5.3.1 Multiplexores. 6.- Mapa mental y conceptual
5.3.2 Demultiplexores. 7.- Documentar digitalmente las evidencias de cada unidad de la materia.
11 5.3.3 Decodificadores. Práctica No 19 Diseño de un contador del 0 al 15 con Flip – Flop.
Abril 5.3.4 Codificadores. Práctica No 20 Conteo binario con indicador led del 0 al 15.
5.3.5 Indicadores numéricos (Display’s) Práctica No 21 Convertidor de binario a decimal del 0 a 3.
16 - 20 5.4 Dispositivos lógicos programables
5.5 Lenguajes VHDL
12 UNIDAD VI. Circuitos Secuenciales Examen unidad V (martes 24-04-2018)
Abril 1.- Examen de diagnóstico
2.- Tarea de investigación
23 - 27 6.1 Maquinas Mealy y Maquinas Moore 3.- Exposición del tema
6.2 Temporizadores 4.- Practicas del laboratorio
6.2.1 Circuito 555 modo monoestable 5.- Portafolio de evidencias
6.2.2 Circuito 555 modo astable 6.- Mapa mental y conceptual
6.3 FLIP FLOPS 7.- Documentar digitalmente las evidencias de cada unidad de la materia.
Práctica No 22. Decodificador 7447 para display de 7 segmentos.
13 6.3.1 R-S Práctica No 23. Display de 7 segmentos.
Abril 6.3.2 J-K Práctica No 24. Diseño de un contador de década de 0 al 10.
6.3.3 D
30 a Mayo 4 6.3.4 T
6.3.5 Maestro-Esclavo
14 6.4 Diagramas y ecuaciones de estado Práctica No 25. Diseño de un contador de dos digitos.
Mayo 6.5 Circuitos síncronos y asíncronos Práctica No 26 Diseño de un converidor de análogo a digital ADC.
6.6 Circuitos secuenciales básicos
7 - 11 6.6.1 Registros
6.6.2 Contadores
6.6.3 Memorias
6.7 Circuitos lógicos programables
6.8 Descripción decircuitos mediante VHDL
15 UNIDAD VII. Convertidores Práctica No 27 Diseño de un converidor de digital a análogo DAC.
Mayo 7.1 Funcionamiento del ADC Examen unidad VI (martes 15-05-2018)
7.2 Descripción con lenguaje VHDL 1.- Examen de diagnóstico
14 - 18 2.- Tarea de investigación
3.- Exposición del tema
4.- Practicas del laboratorio
5.- Portafolio de evidencias
6.- Mapa mental y conceptual
7.- Documentar digitalmente las evidencias de cada unidad de la materia.
16 Examen unidad VII (martes 22-05-2018)
Mayo 7.3 Funcionamiento del DAC Práctica No 28. Diseño de un ADC
7.4 Descripción con lenguaje VHDL Práctica No 29 . Diseño de un DAC
21 - 26 7.5 Aplicaciones 1.- Examen de diagnóstico
2.- Tarea de investigación
3.- Exposición del tema
Exámenes de Regularización 4.- Practicas del laboratorio
Exámenes Extraordinarios 5.- Portafolio de evidencias
6.- Mapa mental y conceptual
7.- Documentar digitalmente las evidencias de cada unidad de la materia.
17

Fuentes de Información:
1. Romero Troncoso, Rene de J. Sistemas Digitales con VHDL, Ed. Universidad
de Guanajuato, 2008.
2. Morris Mano, M. Diseño Digital, Ed. Person Educación,1987
3. De la Cruz Laso César René. Fundamentos De Diseño Digital. Ed. Trillas, 1988.

Das könnte Ihnen auch gefallen