Sie sind auf Seite 1von 4

TABLA COMPARATIVA

UNIDAD 4. LOGICA SECUENCIAL


Circuitos Definición características Aplicación Imagen
Circuitos En un circuito secuencial Un conjunto de circuitos
secuenciales asíncrono, los cambios de Poseen uno o más muy importantes en la vida
sincrónicos estado ocurren al ritmo natural caminos de cotidiana. En cualquier
marcado por los retardos realimentación, es decir, elemento que sea
asociados a las compuertas una o más señales necesario almacenar
lógicas utilizadas en su internas o de salida se algún parámetro, es
implementación, es decir, vuelven a introducir como necesario un sistema
estos circuitos no usan señales de entradas. secuencial. Así, cualquier
elementos especiales de Gracias a esta elemento de
memoria, pues se sirven de los característica se garantiza programación (o lo que es
retardos propios (tiempos de la dependencia de la lo mismo, con más de una
propagación) de las operación con la función) necesita un
compuertas lógicas usados en secuencia anterior. sistema secuencial.
ellos. Esta manera de operar
puede ocasionar algunos Como es lógico, existe
problemas de funcionamiento, una dependencia explícita
ya que estos retardos del tiempo.
naturales no están bajo el
control del diseñador y
además no son idénticos en
cada compuerta lógica.
Circuitos Los circuitos secuenciales En cualquier elemento
secuenciales síncronos, sólo permiten un Elementos de retraso, ya que sea necesario
asincrónicos cambio de estado en los sean explícitos o almacenar algún
instantes marcados por una implícitos debido al parámetro, es necesario
señal de sincronismo de tipo retraso de la lógica un sistema secuencial.
oscilatorio denominada reloj. combinacional. Este
Con esto se pueden evitar los retraso es fijo e
problemas que tienen los independiente de
circuitos asíncronos cualquier señal.
originados por cambios de Elementos de memoria,
estado no uniformes en todo el que son dispositivos que
circuito. almacena el valor de la
entrada en un instante
determinado por una
señal externa y lo
mantiene hasta que dicha
señal ordene el
almacenamiento de un
nuevo valor.
FLIP-FLOP RS La conexión cruzada de la Sólo tienen entradas de Un biestable puede
salida de cada compuerta a la control. El más empleado usarse para almacenar un
entrada de la otra construye el es el flip flop RS. bit. La información
lazo de reglamentación Síncronos: Además de las contenida en muchos
imprescindible en todo entradas de control biestables puede
dispositivo de memoria. necesita un entrada representar el estado de
sincronismo o de reloj. un secuenciador, el valor
de un contador, un
carácter ASCII en la
memoria de un ordenador,
o cualquier otra clase de
información.

FLIP-FLOP T Un flip flop tipo T de una sola El Flip-flop T cambia de Es de utilidad en la


entrada del flip flop J K se estado en cada pulso de construcción de
obtiene mediante un J K si T. El pulso es un ciclo contadores binarios,
ambas entradas se ligan. La completo de cero a 1. Con divisores de frecuencia, y
denominación T proviene de la el flip flop T podemos dispositivos de sumas
capacidad del flip flop para complementar una binarias en general. Se
comentar o cambiar de estado entrada de reloj al flip flop puede hacer a partir de
complementario cuando rs. flip-flops J-K, llevando
ocurre el pulso de reloj ambas entradas J y K a
mientras la entrada T es logica alta (high).
1. El flip flop T es un
dispositivo biostable que
permita de estado de sus
salidas cada vez que recibe un
pulso de reloj.
FLIP-FLOP D El flip-flop tipo D es un Sigue a la entrada, Permiten poner a la salida
elemento de memoria que haciendo transiciones que Q del flip-flop, una salida
puede almacenar información coinciden con las de la deseada sin importar la
en forma de un “1” o “0” entrada. El término "D", entrada D y el estado del
lógicos. Este flip-flop tiene una significa dato; este "flip- reloj.
entrada D y dos salidas Q y Q. flop" almacena el valor
También tiene una entrada de que está en la línea de
reloj, que en este caso, nos datos. Se puede
indica que es un FF disparado considerar como una
por el borde o flanco celda básica de memoria.
descendente (ver el triángulo y Un "flip-flop" D, se puede
la pequeña esfera en la hacer con un "flip-flop"
entrada en los diagramas "set/reset", uniendo la
inferiores). Si el flip flop se salida set (estado alto) con
disparara por el borde la salida reset (estado
ascendente sólo aparecería el bajo), a través de un
triángulo (no hay la pequeña inversor. El resultado se
esfera). puede sincronizar.
FLIP-FLOP JK El "flip-flop" J-K, es el más A diferencia del flip flop Aunque aún puede
versátil de los flip-flops RS, en el caso de encontrarse en algunos
básicos. Tiene el carácter de activarse ambas entradas equipos, este tipo de
seguimiento de entrada del a la vez, la salida adquiere biestable, denominado en
flip-flop D sincronizado, pero el estado contrario al que inglés J-K Flip-Flop
tiene dos entradas, tenía. Master-Slave, ha quedado
denominadas obsoleto ya que ha sido
tradicionalmente J y K. Si J y K reemplazado por el tipo
son diferentes, la salida Q anterior.
toma el valor de J durante la Su funcionamiento es
subida del siguiente pulso de similar al JK activo por
sincronismo. flanco: en el nivel alto (o
bajo) se toman los valores
de las entradas J y K y en
el flanco de bajada (o de
subida) se refleja en la
salida.
BIBLIOGRAFIA
http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/Tflipflop.html
https://sites.google.com/site/electronicadigitaluvfime/4-3-elementos-biestables-flip-flops-r-s-j-k-d-y-t-sincronos-y-
asincronos
https://es.wikipedia.org/wiki/Biestable
http://www.ingmecafenix.com/electronica/flipflop/
http://www.esi.uclm.es/www/isanchez/teco0910/profesor/tema8.pdf

Das könnte Ihnen auch gefallen