Sie sind auf Seite 1von 8

INGENIERÍA ELÉCTRICA-

ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

TEMA: Aplicaciones de los Flip Flops

PRÁCTICA N° FECHA INTEGRANTES FIRMA


 Guambaña Leimer
lguambana@est.ups.edu.ec,
 Rivera German
10 26/07/2018 friverar@est.ups.edu.ec,

RESPONSABLE: Ing. Luis Abad Calvo


TIEMPO: 2hr

UNIVERSIDAD POLITÉCNICA SALESIANA.

RESUMEN: En el presente informe se llegó a realizar una aplicación de los Flip Flops el cual
trata de un registro de desplazamiento de bits o corrimientos de bits

1. OBJETIVOS DE LA PRÁCTICA:

1.1. Objetivo General.


 Implementar y comprobar el funcionamiento de los siguientes circuitos:
Carga asíncrona de un bit a 8 bits con corrimiento síncrono hasta 16 bits
en bucle cerrado.
 Realizar un circuito que cargue asíncronamente en paralelo de 1 hasta
8 bits a través de un dipswitch y produzca el corrimiento síncrono
hasta un máximo desplazamiento de 16 bits en bucle cerrado.
 Utilizar 8 FF-JK ó FF-D que tengan PRESET, CLEAR y un
DipSwitch de 8 bits para la carga mediante un pulso en P1, 8 FF-D en
cascada para el corrimiento, pulsante de arranque y paro con el P2, y
pulsante de Reset general P0.
 Si no se realiza una condición de Reset general con P0, NO se puede
cargar otra configuración de carga de bits.
 Hacer uso de Leds con su respectiva interface para la visualización de
los estados.
Carga síncrona de un número en BCD y corrimiento síncrono hasta de 4
posiciones en bucle cerrado.
 Al inicio del proceso todos los displays muestran 0 0 0 0

 Utilizar un dipswitch de 4 bits, para predisponer un número en BCD, se


acciona P1 y este solo carga el número en D1, con el pulsante P2
(arranque/paro) inicia el desplazamiento hacia D2, luego D3 , D4 y
nuevamente en D1 y continua el desplazamiento en bucle cerrado, si
1
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

aplasto el mismo pulsante P2 se detiene, nuevamente P2 y continua el


desplazamiento, hasta que un pulsante P0 termina el proceso y muestra
0 0 0 0 en los display, listo para cargar otro número y realizar el mismo
procedimiento.
 Utilizar 4 FF-JK ó 4 FF-D que tengan reset y 12 FF-D en grupos de 4
en cascada.

2. INTRODUCCIÓN:

Aunque existen miles de tipos de circuitos digitales integrados, el elemento de memoria


más importante es el flip-flop, que está formado por un ensamble de compuertas lógicas.
Aunque una compuerta lógica, por si misma, no tiene capacidad de almacenamiento, pueden
conectarse varias de ellas de manera que permitan almacenar información. Existen varias
maneras de configuraciones de compuertas que se utilizan para producir estos flip-flops(FF).

Existen varios tipos de flip-flops, hablaremos del tipo D que es un circuito de memoria que
almacena una señal digital o bit. En su forma más sencilla, un flip-flop D tiene dos entradas y
una salida. El bloque rectangular representa el flip-flop, con sus entradas etiquetadas como D y
C y su salida como Q, las líneas rectas que llegan al bloque representan alambres que conectan a
otras partes del circuito. Estos alambres pueden transportar señales digitales de y hacia el flip-
flop.

3. MARCO TEÓRICO:

Flip-Flop D

El flip-flop D (datos) es una ligera modificación del flip-flop SR. Un flip-flop SR se convierte a
un flip-flop D insertando un inversor entre S y R y asignando el símbolo D a la entrada única.
La entrada D se muestra durante la ocurrencia de una transición de reloj de 0 a 1. Si D = 1, la
salida del flip-flop va al estado 1, pero si D = 0, la salida del flip-flop va a el estado 0. [2]

Figura 1: Compuerta del Flip Flop tipo D

Flip-Flop J-K

El "flip-flop" J-K, es el más versátil de los flip-flops básicos. Tiene el carácter de seguimiento
de entrada del flip-flop D sincronizado, pero tiene dos entradas, denominadas tradicionalmente J
y K. Si J y K son diferentes, la salida Q toma el valor de J durante la subida del siguiente pulso
de sincronismo.

2
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

Figura 2: Compuerta del Flip Flop tipo JK

Compuerta NAND

La puerta NAND, compuerta NAND o NOT AND es una puerta lógica que produce una salida
falsa solamente si todas sus entradas son verdaderas; por tanto, su salida es complemento a la de
la puerta AND, -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando
todas sus entradas están en 1 (uno) o en ALTA, su salida está en 0 o en BAJA, mientras que
cuando una sola de sus entradas o ambas están en 0 o en BAJA, su SALIDA va a estar en 1 o en
ALTA

Figura 3: Compuerta NAND

Compuerta AND

La puerta AND o compuerta AND es una puerta lógica digital que implementa la conjunción
lógica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Esta tendrá una
salida ALTA (1), únicamente cuando los valores de ambas entradas sean ALTOS. Si alguna de
estas entradas no es ALTAS, entonces tendrá un valor de salida BAJA (0).

Figura 4: Compuerta AND

3
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

Compuerta OR

La puerta OR o compuerta OR es una puerta lógica digital que implementa la disyunción


lógica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus
entradas están en 0 (cero) o en BAJA, su salida está en 0 o en BAJA, mientras que cuando al
menos una o ambas entradas están en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA. En
otro sentido, la función de la compuerta OR efectivamente encuentra el máximo entre dos
dígitos binarios, así como la función AND encuentra el mínimo.

Figura 5: Compuerta OR

4. DESARROLLO DE LA PRÁCTICA:

4.1. Procedimientos:

Carga asíncrona de un bit a 8 bits con corrimiento síncrono hasta 16 bits en bucle cerrado.

Para esta parte se ha realizado una conexión de los Flip Flop en serie es decir hará un
corrimiento en serie con una retroalimentación como al ser carga asíncrona:
 Se ha utilizado sus entradas asíncronas es decir el Preset y Clear una lógica
combinatoria para la respectiva carga de datos, también se usó una lógica para evitar la
carga de datos al momento del corrimiento esto gracias al Flip Flop de paro y arranque
 Para el botón de paro y arranque se ha utilizado un Flip Flop JK en complemento para
poner usar la opción que nos brinda este Flip Flop.
 El boto de Reset se lo ha implementado con una lógica para el bloqueo al momento de
arranque y evitar borrar los datos cuantos estos estén en corrimiento esto gracias al Flip
Flop de paro y arranque.

Carga síncrona de un número en BCD y corrimiento síncrono hasta de 4 posiciones en


bucle cerrado.

Para esta parte al también se ha realizado una carga en paralelo y un corrimiento en serie con
una retroalimentación y al ser una carga síncrona

 Se ha utilizado sus entradas síncronas al utilizar un Flip Flop tipo D hemos usado su
única entrada y se ha hecho el uso de lógica respectiva para evitar el uso de carga de
datos al momento que el circuito este en corrimiento.
Para evitar que el dato se cargue más de una vez se ha usado un Flip Flop en J=1 y K=0
 Para el boto de paro y arranque se ha hecho lo mismo que en la parte a

4
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

 El botón de Reset se lo ha implementado con una lógica para el bloqueo al momento de


arranque y evitar borrar los datos cuantos estos estén en corrimiento esto gracias al Flip
Flop de paro y arranque.

4.2. Resultados:

Carga asíncrona de un bit a 8 bits con corrimiento síncrono hasta 16 bits en bucle cerrado.

Figura 6: Carga de datos

Figura 7: Clk

Figura 8: Load

5
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

Figura 9: Reset

Figura 10: Circuito completo de la Parte A

Carga síncrona de un número en BCD y corrimiento síncrono hasta de 4 posiciones en


bucle cerrado.

Figura 11: Carga de datos

6
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

Figura 12: Botones de Clk, load, Reset

Figura 13: Circuito completo de la Parte B

4.3. Material Suplementario.

Figura 14: Practica realizada

7
INGENIERÍA ELÉCTRICA-
ELECTRÓNICA
ELECTRÓNICA DIGITAL I LABORATORIO DE ELECTRÓNICA DIGITAL I

5. CONCLUSIONES:

Para el diseño de circuito se tuvo que haber tenido un conocimiento de cómo funciona los
diferentes Flip Flop en sus diferentes conexiones.
Se ha añadido algunas condiciones nuevas por lo cual se pudo acoplar lógica para cumplir lo
especificado
Se tiene que tener en cuenta que los pulsantes nos daba un error al momento de pulsarlos ya que
no daban el dato correcto
Se pudo implementar todo el circuito con una compuerta la cual llega 8 Flip Flop en un solo
encapsulado en cual es entrada serie y corrimiento en serie.

6. BIBLIOGRAFÍA:

[1] https://unicrom.com/compuerta-nand-o-compuerta-no-y/
[2] https://es.wikipedia.org/wiki/Fotorresistor

7. BIOGRAFÍA:

Guambaña Calle Leimer nació en la provincia de Morona Santiago cantón


Limón Indanza el 27 de enero de 1996, sus estudios secundarios los ha
realizado en el Colegio Fisco misional Rio Santiago, realizado su viaje a la
ciudad de Cuenca para poder obtener una nueva meta que es el estudio
universitario le gusta los deportes en especial el futbol.

Fausto German Rivera Rodríguez, nació el 11 de mayo de 1997 en la


ciudad de azogues comensales sus estudios en la escuela la Salle para
luego culminar sus estudios de bachillerato en el instituto tecnológico Luis
Rogerio González de la ciudad de azogues, actualmente se encuentra
estudiando Ing. eléctrica en la Universidad Politécnica Salesiana.

Das könnte Ihnen auch gefallen