Sie sind auf Seite 1von 17

CURSO: ELECTRÓNICA

DIGITAL
LABORATORIO Nº4
“Tecnología Digital”

Apellidos y Nombres Nota


Beltran Zapana Helenisse

Integrantes Ccalloquispe Condori Walter

Torres Quispe Sandra

Profesor: Ing. Oswaldo Moreno

Programa Profesional Electrotecnia


Grupo: B
Industrial

Fecha de realización 02 2016


Mesa de Trabajo:
Fecha de entrega 02 2016 1
1. Introduccion:
Un biestable (flip-flop en inglés), es un multivibrador capaz de permanecer en uno de dos
estados posibles durante un tiempo indefinido en ausencia de perturbaciones.1 Esta
característica es ampliamente utilizada en electrónica digital para memorizar información. El
paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas
entradas los biestables se dividen en:

 Asíncronos: solamente tienen entradas de control. El más empleado es el biestable RS.


 Síncronos: además de las entradas de control posee una entrada de sincronismo o de reloj.

Si las entradas de control dependen de la de sincronismo se denominan síncronas y en caso


contrario asíncronas. Por lo general, las entradas de control asíncronas prevalecen sobre las
síncronas.

La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de
bajada). Dentro de los biestables síncronos activados por nivel están los tipos RS y D, y dentro
de los activos por flancos los tipos JK, T y D.

Los biestables síncronos activos por flanco (flip-flop) se crearon para eliminar las deficiencias de
los latches (biestables asíncronos o sincronizados por nivel).
2. Objetivos
 Interpretar las operaciones de las tablas de verdad
 Simulación de las operaciones de las tablas de verdad

3. Fundamento teórico
 Biestable RS
Descripción

Dispositivo de almacenamiento temporal de 2 estados (alto y bajo), cuyas entradas principales


permiten al ser activadas:

 R: el borrado (reset en inglés), puesta a 0 ó nivel bajo de la salida.


 S: el grabado (set en inglés), puesta a 1 ó nivel alto de la salida

Si no se activa ninguna de las entradas, el biestable permanece en el estado que poseía tras la última
operación de borrado o grabado. En ningún caso deberían activarse ambas entradas a la vez, ya que
esto provoca que las salidas directa (Q) y negada (Q') queden con el mismo valor: a bajo, si el flip-
flop está construido con puertas NOR, o a alto, si está construido con puertas NAND. El problema de
que ambas salidas queden al mismo estado está en que al desactivar ambas entradas no se podrá
determinar el estado en el que quedaría la salida. Por eso, en las tablas de verdad, la activación de
ambas entradas se contempla como caso no deseado (N. D.).
 Biestable RS (Set Reset) asíncrono
Sólo posee las entradas R y S. Se compone internamente de dos puertas lógicas NAND o NOR, según
se muestra en la siguiente figura:

Tabla de verdad biestable RS

R S Q (NOR) Q (NAND)

0 0 q N. D.

0 1 1 0

1 0 0 1

1 1 N. D. q

N. D.= Estado no deseado q= Estado de memoria

• Biestable RS (Set Reset) síncrono


Además de las entradas R y S, posee una entrada C de sincronismo cuya misión es la de permitir o no
el cambio de estado del biestable. En la siguiente figura se muestra un ejemplo de un biestable
síncrono a partir de una asíncrona, junto con su esquema normalizado:

Su tabla de verdad es la siguiente:

Tabla de verdad biestable RS

C R S Q (NOR)

0 X X q

1 0 0 q

1 0 1 1

1 1 0 0

1 1 1 N. D.

X=no importa

Biestable D (Data o Delay

El flip-flop D resulta muy útil cuando se necesita almacenar un único bit de datos (1 o 0). Si se añade
un inversor a un flip-flop S-R obtenemos un flip-flop D básico. El funcionamiento de un dispositivo
activado por el flanco negativo es, por supuesto, idéntico, excepto que el disparo tiene lugar en el
flanco de bajada del impulso del reloj. Recuerde que Q sigue a D en cada flanco del impulso de reloj.

Para ello, el dispositivo de almacenamiento temporal es de dos estados (alto y bajo), cuya salida
adquiere el valor de la entrada D cuando se activa la entrada de sincronismo, C. En función del modo
de activación de dicha entrada de sincronismo, existen dos tipos:

 Activo por nivel (alto o bajo), también denominado registro o cerrojo (latch en inglés).
 Activo por flanco (de subida o de bajada).
y su tabla de verdad:

D Q Qsiguiente

0 X 0

1 X 1

X=no importa

4. Procedimiento:

I. Ejercicio con un biestable D dinámico

Esquema de conexiones

Instrumentos virtuales

Seleccione la opción de 8 bits para los instrumentos y la representación decimal (DEC).


Montaje experimental

1.1. Tareas
1.2. Tarea 1

Monte el circuito de acuerdo con el esquema de conexiones 1 y el diagrama de montaje


aquí presente, utilizando el equipo y los componentes indicados.

1.3. Tarea 2

Cronograma
¿Cuál de las tres curvas de la señal en el tiempo del cronograma corresponde a la señal
dinámica de la salida Qdyn?

 Curva de señal Q2dvn


1.4. Tarea 3

Elabore la tabla de verdad simplificada para el biestable D dinámico.

Tabla de verdad:

D cp Q Qno
0 ^ 0 1
1 ^ 1 0

D C Q1 Q2
1 1 0 1
1 0 0 1
0 0 0 1
1 0 0 1
1 1 1 0
1 0 1 0
0 0 1 0
II. Ejercicio con biestable JK

Instrumentos virtuales
Seleccione la opción de 8 bits para los instrumentos y la representación decimal (DEC).

Montaje experimental
 Tarea 2

Después de que haya asegurado el estado inicial, es decir, aplicado señales de reloj hasta
que la salida no negada del biestable sea "0", en primer lugar, aplique los niveles exigidos
en las entradas de control S, J y K y, a continuación, introduzca los flancos de reloj
determinados para "cp".

Anote en la tabla de verdad las reacciones observables en la salida tras la aplicación de


distintos niveles lógicos y flancos.

Tabla de verdad:

Paso S J K cp Qtn+1 Qtn+ no


Estado 1 0 0 0 Qtn "-Qtn
inicial
1 1 0 0 0=>1 Qtn "-Qtn
2 1 0 0 1=>0 Qtn "-Qtn

3 1 0 1 0=>1 Qtn "-Qtn

4 1 0 1 1=>0 0 1
5 1 1 0 1 impulso 1 0

6 1 0 1 1 impulso 0 1
7 0 == === ==========> 1 0
 Tarea 3

¿Qué denominación reciben este tipo de biestables JK?

Se trata en este caso de un biestable JK controlado por un flanco.


El flanco activo de reloj es el de subida o flanco de reloj positivo.
Se trata en este caso de un biestable JK controlado por un flanco. El flanco activo de
reloj es el de bajada o flanco de reloj negativo.
Se trata en este caso de un biestable JK controlado por dos flancos. El flanco activo de
reloj es el de subida o flanco de reloj positivo.

Elabore una tabla de verdad simplificada.

Tabla de verdad:

J K cp Qtn Qtn+1

0 0 "- Qtn Qtn

1 0 "- x 1
0 1 "- x 0

1 1 "- Qtn "-Qtn

Qtn: Qtn: Estado de la salida antes del flanco de reloj


activo
Qtn+1: Estado de la salida después del flanco de reloj activo

X: Estado indeterminado

0=>1: El flanco activo de reloj es el de bajada o flanco de reloj


negativo

 Tarea 4

Active las dos entradas de obtención de datos de J y K de forma simultánea y, durante la


duración de este ejercicio, manténgalas constantemente en el nivel lógico "1" y envíe
constantemente pulsos de reloj. ¿Cómo reaccionan las salidas del circuito?

Las salidas de señales cambian con cada flanco activo pasando al


mismo estado.
Las salidas de señales cambian con cada flanco activo
pasando al estado contrario.
Las salidas de señales cambian cada dos flancos activos pasando al
mismo estado.

 Tarea 5
Amplíe el circuito del esquema de conexiones 1 de tal forma que la entrada K esté conectada
mediante una negación a la entrada J.

 Tarea 6
Introduzca en esta entrada J, conectada como se ha descrito, los distintos niveles lógicos y
determine la tabla de verdad de este circuito.
Tabla de verdad:

J cp Qtn+1

0 0=>1 0

1 0=>1 1

¿Qué tipo de funcionamiento se genera de esta manera?

Con esta conexión de entrada el componente JK trabaja como un


biestable D.
Con esta conexión de entrada el componente JK trabaja
como un biestable RS.
Con esta conexión de entrada el biestable JK no funciona en absoluto

III. Ejercicio con un biestable JK maestro y esclavo

Montaje experimental
Montaje experimental
 Tarea 1

Monte el circuito de acuerdo con el esquema de conexiones 1 utilizando el equipo y los


componentes indicados.

 Tarea 2
Cronograma:
¿Cuál de las características del cronograma ofrece la curva correcta de la señal en el tiempo de
la salida Qjkms?

Característica Q1jkms
Característica Q2jkms ¡Correcto!
Característica Q3jkms

 Tarea 3
Cronograma:
¿Cuál de las curvas se corresponde con la salida Qjk de un biestable controlado por un flanco
de reloj conforme al capítulo del biestable JK, tareas 1 a 3?

Característica Q1jk

Característica Q2jk ¡Correcto!


Característica Q3jk
 Tarea 4

¿Cuál es la diferencia entre un biestable JK y otro JK-MS?

Un biestable JK-MS lee el estado de las entradas en el flanco de


subida de reloj y lo entrega en el flanco de bajada de reloj.

Un biestable JK MS lee el estado de las entradas en el


flanco de bajada de reloj y lo entrega en el flanco de bajada. ¡Correcto!

Un biestable JK-MS lee el estado de las entradas en el flanco de


bajada de reloj y lo entrega en el flanco de subida.

IV. Ejercicio con monoestable integrado y pulsador/conmutador libre de rebotes

Esquema de Conexiones
Instrumentos virtuales
Seleccione la opción de 8 bits para los instrumentos y la representación decimal (DEC).

Montaje Experimental

Tarea 1
Monte el circuito de acuerdo con el esquema de conexiones 1 utilizando el equipo y los
componentes indicados. En primer lugar, el cable permanece desconectado en uno de sus
extremos.

Retire el cable del monovibrador y conéctelo directamente a la entrada GND de la placa.


Conéctelo una vez rápidamente y otra con lentitud. ¿Cómo reacciona la salida Q del
multivibrador monoestable?

o Q tiene siempre el valor 1.


 Q tiene un valor indeterminado.
o Q tiene siempre el valor 0.

Ahora conecte el cable en la salida no negada del multivibrador superior. Pulse el interruptor
de forma continua y rápida. ¿Cuál es la respuesta de la salida Q?

 La salida Q se activa solo una vez que el interruptor esté en reposo.


o La salida Q se activa con cada pulsación del interruptor.
o La salida Q se activa solo después de cinco pulsaciones del interruptor.

Se conoce como rebote un problema mecánico propio de interruptores y pulsadores. En lugar


de un contacto eléctrico directo, en primer lugar, el accionamiento del interruptor provoca
varios cierres y aperturas del contacto dentro de una fracción de segundo. Esto también se
produce si se apaga el interruptor o se lo suelta, hecho que provoca nuevamente sucesivos

2. OBSERVACIONES Y CONCLUCIONES
Walter Ccalloquispe Condori

Observaciones

 Antes de realizar las experiencias verificar q nuestro materiales estén en buenas


condiciones
 Antes de abrir el programa de simulación conectar el equipo a la computadora
 Por seguridad, al realizar algún cambio en el circuito desconectar de la fuente
 Para obtener buenos resultados realizar correctamente las conexiones del circuito como
indica el programa
 Dependiendo de la señal que enviamos las puertas lógicas nos darán un resultado
distinto

Conclusiones

 Se realizaron simulaciones de puertas lógicas de manera correcta y efectiva


 Se concluye que las puertas lógicas sirven para el control de circuitos mediante envió de
señales y pulsaciones de señal
 Se determinó que dependiendo de la puerta lógica que se utilice obtendremos
resultados distintos en cada experiencia
 Se determinó que para obtener algún resultado deseado bajo ciertas condiciones
podemos combinar puertas lógicas
 Se logro determinar las salidas tras analizar los cronogramas de curvas de cada
experiencia

Helenisse Beltran Zapana

Conclusiones:

 Se concluyó que un biestable JK-MS lee el estado de las entradas en el flanco de subida
de reloj y lo entrega en el flanco de bajada de reloj.
 Se determinó que al conectar el cable en la salida no negada del multivibrador superior
al pulsar el interruptor de forma continua y rápida la salida Q se activa solo una vez que
el interruptor esté en reposo.
 Se concluyó que al retirar el cable del monovibrador y conectarlo directamente a la
entrada GND de la placa la salida Q tiene un valor indeterminado.
 Se logró identificar el funcionamiento de cada uno de los dispositivos así mismo su
importancia en cada de los circuitos armados.
 Se logró realizar cada uno de los circuitos de forma ordenada así mismo se realizó las
simulaciones correspondientes a los circuitos.
Observaciones

 Se contó con información previa para la realización de las experiencias.


 Se observó que todos los materiales estuvieran en buen estado para la realización de
cada una de las experiencias.
 Se observó el funcionamiento de cada uno de los dispositivos.
 Se observó la organización del grupo en cada una de las experiencias.
 se contó con la supervisión del Ingeniero en todo momento.

Sandra Torres Quispe

Conclusiones:

 Se puede usar un pulsador para simular un pulso y así realizar un cambio


 Al conectar el cable del mono vibrador a tierra ya sea rápido o lento esto nos dará como
consecuencia diferentes cambios en la salida del biestable
 Un biestable JK-MS lee el estado de las entradas en el flanco de subida de reloj y lo
entrega en el flanco de bajada de reloj.
 Se logró identificar el funcionamiento de cada biestable
 Se logró realizar simulaciones de cada circuito

Observaciones

 Antes de abrir el programa se debe hacer la conexión de todo el equipo para que el
sistema lo reconozca
 Al realizar un cambio de experiencia se debe desconectar por protección a los equipos
 El uso de las tablas lógicas ayuda mucho para comprender el funcionamiento del
circuito
 Al terminar cada experiencia se debe llamar al docente para que realice la revisión
correspondiente
 Desconectar el borne de energía para realizar cambios de circuito

Das könnte Ihnen auch gefallen