Beruflich Dokumente
Kultur Dokumente
DIGITAL
PRÁCTICA 1
CONVERTIDOR DE
ANALÓGICO A DIGITAL
(A/D)
INGENIERÍA ELÉCTRICA QUINTO SEMESTRE
Objetivo General
Objetivos específicos:
Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 15 VCD.
1 multímetro digital.
Materiales:
1 integrado ADC0804LCN.
8 Leds
Jumpers o conductor de calibre pequeño
1 potenciómetro de 10 K Ω.
1 resistencia de 10 KΩ
1 capacitor de 150 pf
1 Protoboard.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulación (Proteus).
Procedimiento
Marco Teórico
ADC0804 necesita un reloj para operar. El tiempo necesario para convertir el valor analógico
en valor digital depende de esta fuente de reloj. Se puede dar un reloj externo en el pin Clock
IN. ADC 0804 también tiene un reloj incorporado que se puede usar en ausencia de reloj
externo. Un circuito RC adecuado está conectado entre los pines Clock IN y Clock R para usar
el reloj interno.
Diagrama de Pin:
Desarrollo de la práctica
Para la elaboración de esta práctica empecé por elaborar el circuito digitalmente de tal manera que
use proteus para poder corroborar si funcionaba adecuadamente.
Una vez ya estando echa elaborada la práctica digitalmente empecé a armarla físicamente
Después probé el circuito digital y el circuito físico para poder ver si realmente funcionaban
adecuadamente ambos circuitos.
CONCLUSION
En la práctica se observaba que dependiendo del número de bits prendidos era el voltaje de
salida de pendiendo de la combinación para ello se decidió tomar el voltaje de referencia
del cargador conectado a la protoboard para después poder interpretar las combinaciones
de salida (vs) .
PRÁCTICA 2
RESTAS DE BITS CON
COMPUERTAS
LOGICAS
INGENIERÍA ELÉCTRICA QUINTO SEMESTRE
Objetivo General
Aplicar los conceptos de lógica de compuertas para el diseño de un circuito restador de uno, dos y
hasta tres bits.
Objetivos específicos:
Armar el circuito físicamente que permita introducir bits para comparar las sumas con las
obtenidas en la simulación.
Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 0-15 VCD.
1 multímetro digital.
Materiales:
Integrado 74LS86 (Compuerta OR EXCLUSIVA).
integrado 74LS08 (Compuerta AND).
Integrado 74LS04 (Compuerta OR).
4 leds de color rojo.
Conductor de calibre pequeño.
1 protoboard.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulación (Multisim).
Procedimiento:
1. Realizar la simulación del circuito lógico (Figura 30) que suma un bit con software Multisim
Marco Teórico
Las compuertas lógicas son circuitos electrónicos diseñados para obtener resultados
booleanos (0,1), los cuales se obtienen de operaciones lógicas binarias (suma,
multiplicación). Dichas comports son AND, OR, NOT, NAND, NOR, XOR, XNOR. Además
se pueden conectar entre sí para obtener nuevas funciones. A continuación se
describirá las características de las compuertas. Este tipo de dispositivos lógicos se
encuentran implementados con transistores y diodos en un semiconductor y actualmente
podemos encontrarlas en formas de circuitos integrados lógicos. Al mismo tiempo, puedes
tu programar el comportamiento de otra manera, con circuitos reconfigurables o
programable, como micro controladores o FPGAs. Sin embargo, en este tutorial veremos
las compuertas implementadas en circuitos independientes y su comportamiento.
Para la compuerta AND, La salida estará en estado alto de tal manera que solo si las dos
entradas se encuentran en estado alto. Por esta razón podemos considerar que es una
multiplicación binaria.
Operación
Q=A.B
La compuerta OR, la salida estará en estado alto cuando cualquier entrada o ambas estén
en estado alto. De tal manera que sea una suma lógica.
Operación
Q=A+B
Q=Q
La compuerta XOR Su salida estará en estado bajo cuando las dos entradas se encuentren
en estado bajo o alto. Al mismo tiempo podemos observar que entradas iguales es cero y
diferentes es uno.
Operación
Q= A.B+A.B
Su salida de hecho estará en estado bajo cuando una de las dos entradas se encuentre en
estado alto. Igualmente, la salida de una XOR negada.
Operación
Q=A.B+A.B
Desarrollo de la práctica
Para comprobar si el circuito coincidía con el físico se hicieron algunas pruebas de resta.
Una vez realizada todas las pruebas se comrpobo que estaban armados corectamente ambos
circuitos tanto fisicos como digitales.
Conclusiòn
Para realizar el circuito se emplearon varias compuertas lógicas las cuales cada una tiene una
configuración diferente internamente lo cual determinan diferentes respuestas de salidas de bits.
Al establecerse la resta de bits se realiza con el voltaje que subministra la fuente es decir ceros y unos
al conectar la compuerta a neutro o tierra.
Para comprobar resultados se emplean diferentes programas como el Multisim que sirve para armar
circuitos y así poder comprobar si coincide con el físico aunque en ocasiones para armar el físico se
presentan problemáticas por lo que en ocasiones las respuestas varean con el digital.
Para saber si funciona correctamente el circuito físico se realizó pruebas para confirmar su eficacia.
PRÁCTICA 3
SUMA DE BITS CON
COMPUERTAS
LOGICAS
INGENIERÍA ELÉCTRICA QUINTO SEMESTRE
Objetivo General
Aplicar los conceptos de lógica de compuertas para el diseño de un circuito sumador de uno, dos y
hasta cuatro bits.
Objetivos específicos:
Armar el circuito físicamente que permita introducir bits para comparar las sumas con las
obtenidas en la simulación.
Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 0-15 VCD.
1 multímetro digital.
Materiales:
3 Integrado 74LS86 (Compuerta OR EXCLUSIVA).
3 integrado 74LS08 (Compuerta AND).
1 Integrado 74LS32 (Compuerta OR).
5 leds de color rojo.
Conductor de calibre pequeño.
1 protoboard.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulación (Multisim).
Procedimiento:
2. Realizar la simulación del circuito lógico (Figura 30) que suma un bit con software multisim.
3. El circuito de la figura 30, muestra la suma de un bit A + bit B, que en el caso de la simulación
es la suma de 1 + 1 en binario, en el cual al considerar las siguientes reglas en la suma de
binarios:
0+0=0
0+1=1
1+0=1
1 + 1 = 0 se acarrea 1
Se tiene como respuesta que la salida 1 es 0 y la salida 2 es 1 debido al acarreo, en este caso
una compuerta OR EXCLUSIVA da una respuesta similar a la suma y con la compuerta AND
se realiza el acarreo. Conforme a lo mencionado y considerando otras combinaciones a las
entradas en bits, a completar la tabla 1 para la suma de un bit
B A Salida 2 Salida 1
0 + 0 0 0
0 + 1 0 1
1 + 0 0 1
1 + 1 1 0
5. Elaborar la simulación (figura 32), obtener la tabla de comportamiento y armar el circuito físico
para la suma de dos bits.
6. Explicar el funcionamiento del circuito sumador de dos bits de la figura 32 y llenar la tabla 2 del
comportamiento a las salidas del circuito.
Marco Teórico
Las compuertas lógicas son circuitos electrónicos diseñados para obtener resultados
booleanos (0,1), los cuales se obtienen de operaciones lógicas binarias (suma,
multiplicación). Dichas comports son AND, OR, NOT, NAND, NOR, XOR, XNOR. Además
se pueden conectar entre sí para obtener nuevas funciones. A continuación se
describirá las características de las compuertas. Este tipo de dispositivos lógicos se
encuentran implementados con transistores y diodos en un semiconductor y actualmente
podemos encontrarlas en formas de circuitos integrados lógicos. Al mismo tiempo, puedes
tu programar el comportamiento de otra manera, con circuitos reconfigurables o
programable, como micro controladores o FPGAs. Sin embargo, en este tutorial veremos
las compuertas implementadas en circuitos independientes y su comportamiento.
Para la compuerta AND, La salida estará en estado alto de tal manera que solo si las dos
entradas se encuentran en estado alto. Por esta razón podemos considerar que es una
multiplicación binaria.
Operación
Q=A.B
La compuerta OR, la salida estará en estado alto cuando cualquier entrada o ambas estén
en estado alto. De tal manera que sea una suma lógica.
Operación
Q=A+B
Q=Q
La compuerta XOR Su salida estará en estado bajo cuando las dos entradas se encuentren
en estado bajo o alto. Al mismo tiempo podemos observar que entradas iguales es cero y
diferentes es uno.
Operación
Q= A.B+A.B
Su salida de hecho estará en estado bajo cuando una de las dos entradas se encuentre en
estado alto. Igualmente, la salida de una XOR negada.
Operación
Q=A.B+A.B
Desarrollo de la práctica
Se realizó la práctica utilizando compuestas and, or y or exclusiva, cada de las compuertas tiene una
función diferente algunas tienen 2 o más entradas y al momento de su salida pueden arrojar 1 y 0 como
valores
Se realiza la simulación digital para poder comprobar los resultados con en circuito físico y si llega a
estar mal se facilita más en donde está el error.
Se realizaron algunos ejercicios para poder comparar si el circuito fisico funcionaba de acuerdamente
15 + 12
1111
+
1100
----------
11011
11+10
1011
+
1010
----------
10101
2+13
0010
+
1101
----------
1111
Conclusiones
La suma de bits utilizando un circuito en el que se emplean integrados de compuertas lógicas en las
cuales las combinaciones de las compuertas establecen las determinaciones o características en la
suma de bits. De acuerdo con el número de bits que se requiera sumar aumenta el número de
compuertas lógicas y en consecuencia aumenta el número de compuertas para la condición del
acarreo.
Al establecerse los bits a sumar se realiza con el voltaje que subministra la fuente es decir ceros y
unos al conectar la compuerta a neutro o tierra.
El uso del software multisim se utiliza para comprobar el circuito físico y en diagrama de alambrado,
sin embargo, al armar el circuito físico se presentan problemáticas como la continuidad en la
protoboard o la comprobación de que las compuertas funcionen correctamente ya que debido a
estructura interna de la compuerta puede haber confusiones y esto afectar que funcione correctamente.
Realzando algunos ejercicios como ejemplo y confirmando con una tabla los valores se concluyó la
práctica funciona de manera correcta.