Sie sind auf Seite 1von 14

Formatted: Top: (Thin-thick small gap, Auto, 3 pt Line

Escuela Politécnica Nacional width), Bottom: (Thick-thin small gap, Auto, 3 pt Line
width), Left: (Thin-thick small gap, Auto, 3 pt Line
width), Right: (Thick-thin small gap, Auto, 3 pt Line
width)
Laboratorio de Sistemas Digitales

Preparatorio Nro. 9
Tema: Flip-Flops (multivibradores
biestables) II
GR 9

Instructor: Ing. Sánchez Franklin

Integrantes: Catota Jonathan


Cordones Luis
Sebastián Sánchez

Fecha: 11-01-2019
Flip-Flops (multivibradores biestables) II
Objetivos:
 Afianzar los conocimientos en diseño de circuitos secuenciales usando flip-flops.
 Creación de flip-flops mediante VHDL.

Trabajo preparatorio: Formatted: Font: (Default) Times New Roman, 14 pt,


Bold
1. Realizar contadores tipo Ripple-Clock ascendente que se presenta en la siguiente tabla, Formatted: Font: (Default) Times New Roman, Bold
armarlos en el simulador LogiSim, además crear el código VHDL y la simulación en
simulación VHDL Quartus (utilizar la arquitectura estructural usando flip-flops J-K y
compuertas lógicas). Formatted: Font: 14 pt

Formatted: Font: (Default) Times New Roman


JO= Q4´+Q2´+Q1´
Formatted: Font: (Default) Times New Roman, Not
KO=1 Bold
JI= Q0+Q1
K1=Q0+Q2*Q4
J2=1
K2=1
J3=Q4´
K3=1
J4=Q3+Q4
K4=1
CLK:

FFO= CLK
FF1=CLK
FF2=Q1
FF3=Q2
FF4=Q2

Circuito en LogiSim.

Código Vhdl
Flip-Flop JK
2. Realizar contadores tipo Ripple-Clock descendente que se presenta en la siguiente tabla,
armarlos en el simulador LogiSim, además crear el código VHDL y la simulación en
simulación VHDL Quartus (utilizar la arquitectura estructural usando flip-flops J-K y
compuertas lógicas).

Modulo 19

Simulación el Login Sim


Código VHDL
Tenemos el código de desarrollo

Ripple-Clock descendente código VHDL

Simulación VHDL Quartus


3. Realizar el código en VHDL como además crear el código VHDL y la simulación en
simulación VHDL Quartus de las siguientes compuertas lógicas 7490,7492 y 7496 (utilice la
arquitectura de VHDL que crea conveniente).

 74LS90: Contador por décadas y binario 74LS90. Puede contar en binario del 0 al 9 (BCD) y en
biquinario. TTL
Este circuito integrado consta de 2 contadores independientes uno de 1 bit y otro de 3 bits, utilizando
los dos contadores internos podemos hacer que cuente de 0 a 9 aunque configurando los pines 2,3,6
y 7 con las salidas podemos hacer que no solo cuente en sistema decimal.
 7492: Divisor entre 12. Un contador de 1:12 que se puede dividir en 1: 2 y 1: 6
 7496: Registro de desplazamiento de 5 bits. Para completar los datos binarios en la conversión de
paralelo -serial o serial- paralelo.

Das könnte Ihnen auch gefallen